CY24130
的HOTLink II SMPTE接收培训
时钟
特点
■
■
■
好处
■
■
■
集成锁相环
低抖动,高精度输出
3.3V操作
内部PLL高达400 MHz的内部运作
会见复杂系统的关键时序要求
设计
使应用程序的兼容性
表1.频率表
产品型号
CY24130-1
CY24130-2
输出
2
2
输入频率
27兆赫(驱动参考)
27兆赫(水晶参考)
输出频率范围
1份27 - MHz参考时钟输出
的27- / 36- / 54- / 148.5- / 74.25 - MHz的(频率可选) 1份
1份27 - MHz参考时钟输出
的27- / 36- / 54- / 148.5- / 74.25 - MHz的(频率可选) 1份
逻辑框图
XIN
XOUT
P
PLL
REFCLK
S0
S1
S2
OSC 。
Q
Φ
VCO
产量
多路复用器
和
分频器
CLKA
VDDL
VDD
AVDD AVSS VSS VSSL
表2.频率选择选项
S2
0
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
CLKA
27
36
54
148.50
74.25
OFF ,拉低
OFF ,拉低
OFF ,拉低
REFCLK
27
27
27
27
27
27
27
27
单位
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
赛普拉斯半导体公司
文件编号: 38-07711修订版**
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2008年5月22日
[+ ]反馈
CY24130
引脚配置
图1. CY24130-1 , -2 , 16引脚TSSOP
XIN
VDD
AVDD
S0
AVSS
VSSL
N / C
CLKA
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
XOUT
S2
REFCLK
VSS
N / C
VDDL
S1
N / C
表3.针脚定义
名字
XIN
V
DD
AV
DD
S0
AV
SS
V
SSL
N / C
CLKA
N / C
S1
V
DDL
N / C
VSS
REFCLK
S2
XOUT
引脚数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
描述
参考晶振输入。
电源电压。
模拟电源电压。
频率选择0 。
模拟地。
VDDL地面。
无连接。
27- / 36- / 54- / 148.50- / 74.25 - MHz时钟输出(频率可选) 。
无连接。
频率选择1 。
电源电压。
无连接。
地面上。
参考时钟输出。
频率选择2 。
参考晶振输出。悬空为-1 。
绝对最大条件
参数
V
DD,
AV
DD
V
DDL
T
J
描述
电源电压
I / O电源电压
结温
数字输入
静电放电
分钟。
–0.5
–
–
AV
SS
– 0.3
2
马克斯。
7.0
7.0
125
AV
DD
+ 0.3
–
单位
V
V
°C
V
kV
推荐工作条件
参数
V
DD
/ AV
DDL
/V
DDL
T
A
C
负载
f
REF
C
LNOM
描述
工作电压
环境温度
马克斯。负载电容
参考频率
标称平行晶体负载
电容-2
分钟。
3.135
0
–
–
–
典型值。
3.3
–
–
27
18
马克斯。
3.465
70
15
–
–
单位
V
°C
pF
兆赫
pF
文件编号: 38-07711修订版**
第2 6
[+ ]反馈
CY24130
封装图纸和尺寸
图5. 16引脚TSSOP 4.40毫米的机身Z16.173
引脚1号
1
尺寸(mm) [英寸] MIN 。
马克斯。
参考JEDEC MO- 153
6.25[0.246]
6.50[0.256]
4.30[0.169]
4.50[0.177]
包装重量0.05克
产品编号
Z16.173
标准PKG 。
ZZ16.173无铅PKG 。
16
0.65[0.025]
BSC 。
0.19[0.007]
0.30[0.012]
1.10 [ 0.043 ] MAX 。
0.25[0.010]
BSC
规
飞机
0°-8°
0.076[0.003]
0.85[0.033]
0.95[0.037]
0.05[0.002]
0.15[0.006]
座位
飞机
0.50[0.020]
0.70[0.027]
0.09[[0.003]
0.20[0.008]
4.90[0.193]
5.10[0.200]
51-85091-*A
文件编号: 38-07711修订版**
分页: 5 6
[+ ]反馈
CY24130
的HOTLink II SMPTE接收时钟培训
特点
集成锁相环
低抖动,高精度输出
3.3V工作电压
好处
内部PLL高达400 MHz的内部运作
符合复杂系统的关键时序要求
设计
使应用程序的兼容性
产品型号
CY24130-1
CY24130-2
输出
2
2
输入频率
27兆赫(驱动参考)
27兆赫(水晶参考)
输出频率范围
1份27 - MHz参考时钟输出
的27- / 36- / 54- / 148.5- / 74.25 - MHz的(频率可选) 1份
1份27 - MHz参考时钟输出
的27- / 36- / 54- / 148.5- / 74.25 - MHz的(频率可选) 1份
逻辑框图
XIN
XOUT
P
PLL
REFCLK
S0
S1
S2
OSC 。
Q
Φ
VCO
产量
多路复用器
和
分频器
CLKA
VDDL
VDD
AVDD AVSS VSS VSSL
引脚配置
CY24130-1 , -2
16引脚TSSOP
XIN
VDD
AVDD
S0
AVSS
VSSL
N / C
CLKA
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
XOUT
S2
REFCLK
VSS
N / C
VDDL
S1
N / C
赛普拉斯半导体公司
文件编号: 38-07711牧师**
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2005年2月4日
CY24130
频率选择选项
S2
0
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
CLKA
27
36
54
148.50
74.25
OFF ,拉低
OFF ,拉低
OFF ,拉低
REFCLK
27
27
27
27
27
27
27
27
单位
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
引脚说明
名字
XIN
V
DD
AV
DD
S0
AV
SS
V
SSL
N / C
CLKA
N / C
S1
V
DDL
N / C
VSS
REFCLK
S2
XOUT
引脚数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
描述
参考晶振输入。
电源电压。
模拟电源电压。
频率选择0 。
模拟地。
VDDL地面。
无连接。
27- / 36- / 54- / 148.50- / 74.25 - MHz时钟输出(频率可选) 。
无连接。
频率选择1 。
电源电压。
无连接。
地面上。
参考时钟输出。
频率选择2 。
参考晶振输出。悬空为-1 。
绝对最大条件
参数
V
DD,
AV
DD
V
DDL
T
J
描述
电源电压
I / O电源电压
结温
数字输入
静电放电
分钟。
–0.5
–
–
AV
SS
– 0.3
2
马克斯。
7.0
7.0
125
AV
DD
+ 0.3
–
单位
V
V
°C
V
kV
推荐工作条件
参数
V
DD
/ AV
DDL
/V
DDL
T
A
C
负载
f
REF
C
LNOM
描述
工作电压
环境温度
马克斯。负载电容
参考频率
标称平行晶体负载
电容-2
分钟。
3.135
0
–
–
–
典型值。
3.3
–
–
27
18
马克斯。
3.465
70
15
–
–
单位
V
°C
pF
兆赫
pF
文件编号: 38-07711牧师**
页2的5
CY24130
t
3
t
4
V
DD
80 %的V
DD
时钟
产量
Ⅴ的20%的
DD
0V
图2. ER = ( 0.6× V
DD
) /t
3
, EF = ( 0.6× V
DD
) /t
4
订购信息
订购代码
LEAD -FREE
CY24130ZXC-1
CY24130ZXC-1T
CY24130ZXC-2
CY24130ZXC-2T
16引脚TSSOP
16引脚TSSOP - 磁带和卷轴
16引脚TSSOP
16引脚TSSOP - 磁带和卷轴
广告
广告
广告
广告
3.3V
3.3V
3.3V
3.3V
套餐类型
工作范围
工作电压
封装图纸和尺寸
16引脚TSSOP 4.40毫米的机身Z16.173
引脚1号
1
尺寸(mm) [英寸] MIN 。
马克斯。
参考JEDEC MO- 153
6.25[0.246]
6.50[0.256]
4.30[0.169]
4.50[0.177]
包装重量0.05克
产品编号
Z16.173
标准PKG 。
ZZ16.173无铅PKG 。
16
0.65[0.025]
BSC 。
0.19[0.007]
0.30[0.012]
1.10 [ 0.043 ] MAX 。
0.25[0.010]
BSC
规
飞机
0°-8°
0.076[0.003]
0.85[0.033]
0.95[0.037]
0.05[0.002]
0.15[0.006]
座位
飞机
0.50[0.020]
0.70[0.027]
0.09[[0.003]
0.20[0.008]
4.90[0.193]
5.10[0.200]
51-85091-*A
MediaClock是赛普拉斯半导体公司的商标。本文档中提及的所有产品和公司名称
可能是其各自所有者的商标。
文件编号: 38-07711牧师**
第4 5
赛普拉斯半导体公司,是2005年。本文所含信息如有更改,恕不另行通知。赛普拉斯半导体公司对使用任何责任
比电路体现在赛普拉斯产品以外的任何电路。它也没有传达或暗示根据专利或其他权利的任何许可。赛普拉斯产品不保证,也不打算成为
用于医疗,生命支持,救生,关键控制或安全应用程序,除非根据与赛普拉斯签订明确的书面协议。此外,赛普拉斯不授权将其
产品用作生命支持系统故障或故障可合理地预期会导致显著的伤害到用户的关键组成部分。赛普拉斯的
产品用于生命支持系统中,则表示制造商应承担因使用的所有风险,并赔偿赛普拉斯由此产生的一切费用。
CY24130
文档历史记录页
文件标题: CY24130的HOTLink II SMPTE接收时钟培训
文件编号: 38-07711
启示录
**
ECN号
314514
发行日期
见ECN
原稿。的
变化
RGL
新的数据表
变化的说明
文件编号: 38-07711牧师**
页5