CY23S09 , CY23S05
低成本3.3V传播感知
零延迟缓冲器
特点
■
■
■
10兆赫至100和133 MHz的工作范围,兼容
与CPU和PCI总线频率
零输入输出传输延迟
多个低输出偏斜
输出输出偏斜小于250 ps的
装置设备偏斜小于700 ps的
一个输入驱动五个输出( CY23S05 )
一个输入驱动器9输出,归纳为4 + 4 + 1
(CY23S09)
低于200 ps的周期到周期抖动兼容
奔腾
基于系统
测试模式绕过PLL (仅CY23S09 ,看
选择输入
解码的CY23S09
第2页)
提供节省空间的16引脚, 150密耳SOIC , 4.4毫米
TSSOP封装,以及150万SSOP ( CY23S09 )或8引脚, 150万
SOIC封装( CY23S05 )
工作电压为3.3V ,先进的0.65μ CMOS技术
意识到传播
兆赫频率和有动力比-1的设备高。所有
部分具有片上锁相环的锁定到输入时钟上的REF
引脚。 PLL反馈是在芯片上,并从获得
CLKOUT垫。
该CY23S09有两个库,每个四路输出,它可以是
通过选择输入控制如图中选择输入
在解码表
选择输入解码的CY23S09
在页
2.如果所有的输出时钟是不必需的,银行B可以是
三态。选择输入还允许输入时钟是
直接施加到输出端为芯片和系统测试
的目的。
该CY23S09和CY23S05的PLL进入掉电模式
当有对REF输入没有上升沿。在这种状态下,
的输出三态并且PLL被关断,从而导致
在小于12.0
μA
电流消耗(商用温度
设备)和25.0
μA
(工业温度设备) 。该
CY23S09锁相环关闭在一个另外的情况下,如图中
该
选择输入解码的CY23S09
第2页。
多CY23S09和CY23S05设备可以接受相同
输入时钟和分发。在这种情况下,之间的歪斜
的两个设备输出被保证是小于700 ps的。
所有输出都小于200 ps的周期到周期抖动。输入
这两个设备上的输出的传播延迟被保证是
小于350 ps的;输出到输出偏移被保证是
超过250 ps的少。
该CY23S05和CY23S09是在两个不同的config-可用
urations ,如图中
订购信息
第6页上的
CY23S05-1和CY23S09-1是基部。该CY23S05-1H
和CY23S09-1H是-1的高驱动版本,它的崛起
和下降时间比-1快得多。
■
■
■
■
■
功能说明
该CY23S09是设计成一种低成本3.3V零延迟缓冲器
分配高速时钟,并采用16引脚SOIC
封装。该CY23S05是CY23S09的8引脚版本。它
接受一个参考输入,并可提供五种低偏移时钟。
每个器件的-1H版本以高达100和133进行操作
逻辑框图
赛普拉斯半导体公司
文件编号: 38-07296牧师* D
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2008年10月22日
[+ ]反馈
CY23S09 , CY23S05
选择输入解码的CY23S09
S2
0
0
1
1
S1
0
1
0
1
时钟A1A4
三态
驱动的
驱动的
驱动的
时钟B1B4
三态
三态
驱动的
驱动的
CLKOUT
[1]
驱动的
驱动的
驱动的
驱动的
输出源
PLL
PLL
参考
PLL
PLL的停工
N
N
Y
N
零延迟和偏移控制
所有输出必须均匀加载,实现零延迟
在输入和输出之间。由于CLKOUT引脚是
内部反馈到PLL ,它的相对负载可调节
输入 - 输出延迟。这示于上述的图。
对于需要零输入输出延时的应用,所有的输出,
包括CLKOUT ,必须平等加载。即使是CLKOUT
不使用时,它必须有一个容性负载等于在其他
输出,以获得零输入 - 输出延迟。如果输入到输出的延迟
需要调整,用上面的图来计算
之间的CLKOUT引脚和其他输出负载的差异。
对于零输出,输出偏斜时,一定要加载的所有输出一样。
欲了解更多信息,请参考应用笔记“ CY23S05
和CY23S09 PCI和SDRAM缓冲区“ 。
意识到传播
许多系统被设计现在使用一种叫做技术
扩展频谱频率时序发生。赛普拉斯是
SSFTG发展的先驱,并设计了这个
产品以免过滤掉的扩频功能
参考输入,假设它的存在。当一个零延迟缓冲器
不旨在通过在SS特征通过,其结果是一个显
着性量跟踪歪斜的,这可能会导致问题
系统需要同步。
有关扩频时钟技术的更多信息,请
看到赛普拉斯应用笔记
AN1278,
EMI抑制
与扩频频率时序发生器技术
( SSFTG )集成电路。
销刀豆网络gurations
图1.引脚图 - CY23S09
图2.引脚图 - CY23S05
记
1.本输出被驱动并具有用于在PLL的内部反馈。在此输出上的负载可以被调节以改变基准和输出之间的偏移。
文件编号: 38-07296牧师* D
第2 9
[+ ]反馈
CY23S09 , CY23S05
最大额定值
电源电压对地电位................- 0.5V至+ 7.0V
直流输入电压( REF除外) ............ -0.5V到V
DD
+ 0.5V
直流输入电压REF
............................................. 0.5V
至7V
存储温度................................. -65
°
C至+150
°
C
最大焊接温度( 10秒) ......... 260
°
C
结温................................................ 。 150
°
C
静电放电电压
(每MIL -STD -883方法3015 ) ........................... > 2,000V
工作条件CY23S05SC -XX和CY23S09SC -XX
商业温度装置
[5]
参数
V
DD
T
A
C
L
C
L
C
IN
电源电压
工作温度(环境温度)
负载电容,低于100 MHz的
负载电容,从100 MHz到133 MHz的
输入电容
描述
民
3.0
0
最大
3.6
70
30
10
7
单位
V
°C
pF
pF
pF
电气特性CY23S05SC -XX和CY23S09SC -XX
商业温度装置
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DD
( PD模式)
I
DD
描述
输入低
电压
[6]
2.0
V
IN
= 0V
V
IN
= V
DD
I
OL
= 8 MA( -1 )
I
OH =
12毫安( -1H )
I
OH
= -8毫安( -1 )
I
OL
= -12毫安( -1H )
REF = 0兆赫
在66.67 MHz的空载输出,
SEL输入在V
DD
2.4
12.0
32.0
50.0
100.0
0.4
输入高电压
[6]
输入低电平电流
输入高电流
输出低电压
[7]
输出高电压
[7]
掉电电源电流
电源电流
测试条件
民
最大
0.8
单位
V
V
μA
μA
V
V
μA
mA
开关特性CY23S05SC -1和CY23S09SC - 1
商业温度装置
[8]
参数
t1
描述
输出频率
占空比
[7]
= t
2
÷
t
1
t3
t
4
t
5
t
6
t
7
t
J
t
LOCK
上升
时间
[7]
下降时间
[7]
输出至输出扭曲
[7]
30 pF负载
10 pF负载
测量1.4V ,女
OUT
= 66.67 MHz的
测量0.8V和2.0V之间
测量0.8V和2.0V之间
所有输出同样装
0
0
测试条件
民
10
10
40.0
50.0
典型值
最大
100
133.33
60.0
2.50
2.50
250
±350
700
200
1.0
单位
兆赫
兆赫
%
ns
ns
ps
ps
ps
ps
ms
延迟,楼盘上升沿测量V
DD
/2
CLKOUT上升沿
[7]
设备到设备斜
[7]
周期到周期抖动
[7]
PLL锁定时间
[7]
测量V
DD
/ 2上的CLKOUT引脚
器件
测得66.67兆赫,输出装
稳定的电源,有效的时钟
呈现在REF引脚
笔记
5.多电源:在任何输入或I / O引脚上的电压不能超过上电时的电源引脚。电源排序不是必需的。
6. REF的输入为V的阈值电压
DD
/2.
7.参数是通过设计和特性保证。不是100 %生产测试。
8.与负载输出指定的所有参数。
文件编号: 38-07296牧师* D
第4页第9
[+ ]反馈
CY23S09 , CY23S05
开关特性的CY23S05SI - 1H和CY23S09SI - 1H
工业温度装置
[8]
参数
t1
描述
输出频率
占空比
[7]
= t
2
÷
t
1
占空比
[7]
= t
2
÷
t
1
t3
t
4
t
5
t
6
t
7
t
8
t
J
t
LOCK
上升时间
[7]
下降时间
[7]
输出至输出扭曲
[7]
测试条件
30 pF负载
10 pF负载
测量1.4V ,女
OUT
= 66.67 MHz的
测量1.4V ,女
OUT
<50.0兆赫
测量0.8V和2.0V之间
测量0.8V和2.0V之间
所有输出同样装
民
10
10
40.0
45.0
典型值
最大
100
133.33
单位
兆赫
兆赫
%
%
ns
ns
ps
ps
ps
V / ns的
50.0
50.0
60.0
55.0
1.50
1.50
250
延迟,楼盘上升沿测量V
DD
/2
CLKOUT上升沿
[7]
设备到设备斜
[7]
输出压摆率
[7]
周期到周期抖动
[7]
PLL锁定
时间
[7]
测量V
DD
/ 2上的CLKOUT引脚
器件
通过测量0.8V和2.0V之间
测试电路# 2
测得66.67兆赫,输出装
稳定的电源,有效的时钟
呈现在REF引脚
1
0
0
±350
700
200
1.0
ps
ms
开关波形
占空比时序
t
1
t
2
1.4V
1.4V
1.4V
所有输出上升/下降时间
产量
2.0V
0.8V
t
3
2.0V
0.8V
t
4
3.3V
0V
输出输出扭曲
产量
1.4V
产量
t
5
1.4V
输入输出传输延迟
输入
V
DD
/2
产量
t
6
V
DD
/2
文件编号: 38-07296牧师* D
第5 9
[+ ]反馈
CY23S09
CY23S05
低成本3.3V传播感知零延迟缓冲器
特点
10 MHz至100- / 133 - MHz的工作范围,兼容
与CPU和PCI总线频率
零输入输出传输延迟
多低偏移输出
- 输出 - 输出偏斜小于250 ps的
- 设备 - 设备偏斜小于700 ps的
- 一个输入驱动五个输出( CY23S05 )
- 一个输入驱动器9输出,归纳为4 + 4 + 1
(CY23S09)
小于200 ps的周期到周期抖动兼容
奔腾
基于系统
测试模式绕过PLL( CY23S09只,请参阅选择
第2页上输入解码表)
提供节省空间的16引脚, 150密耳SOIC , 4.4毫米
TSSOP封装,以及150万SSOP ( CY23S09 )或8引脚, 150万
SOIC封装( CY23S05 )
3.3V工作电压,先进的0.65μ CMOS技术
传播感知
高达100- / 133 - MHz的频率,并具有传动比更高
-1装置。所有部件具有片上的PLL该锁定到输入
REF引脚的时钟。 PLL反馈是在芯片上,并
从CLKOUT垫获得。
该CY23S09有四个输出两个银行各,它可以
如图所示,选择输入的选择输入被控制
第2页的解码表。如果所有的输出时钟是不必需的,
B银行可以三态。选择输入还允许
输入时钟被直接施加到所述输出端对芯片和
系统测试目的。
该CY23S09和CY23S05的PLL进入掉电模式
当有对REF输入没有上升沿。在这种状态下,
的输出三态并且PLL被关断,从而导致
在小于12.0
A
电流消耗(商业temper-的
ATURE设备)和25.0
A
(工业温度
设备)。该CY23S09 PLL的一个额外关闭
情况下,如示于下表中。
多CY23S09和CY23S05设备可以接受相同
输入时钟和分发。在这种情况下,之间的歪斜
的两个设备输出被保证是小于700 ps的。
所有输出都小于200 ps的周期到周期抖动。该
输入到输出的传播延迟在两个设备上是
保证是小于350 ps的,并且输出到输出
歪斜保证是小于250 ps的。
该CY23S05 / CY23S09是两种不同的组态提供
口粮,如第6页上显示的订购信息
CY23S05-1 / CY23S09-1是基部。该CY23S05-1H /
CY23S09-1H是-1的高驱动版本,它的崛起
和下降时间比-1快得多。
功能说明
该CY23S09是设计成一种低成本3.3V零延迟缓冲器
分配高速时钟,并采用16引脚SOIC
封装。该CY23S05是的八脚版
CY23S09 。它接受一个参考输入,并驱动了5
低偏移时钟。每个器件的-1H版本在操作
框图
PLL
REF
MUX
CLKOUT
CLKA1
CLKA2
CLKA3
CLKA4
S2
选择输入
解码
S1
CLKB1
CLKB2
CLKB3
引脚配置
SOIC / TSSOP / SSOP
顶视图
REF
CLKA1
CLKA2
V
DD
GND
CLKB1
CLKB2
S2
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
CLKOUT
CLKA4
CLKA3
V
DD
GND
CLKB4
CLKB3
S1
CY23S09
CLKB4
CY23S09
REF
PLL
UT CLKO
CLK1
CLK2
CLK3
CLK4
SOIC
顶视图
REF
CLK2
CLK1
GND
1
2
3
4
8
7
6
5
CLKOUT
CLK4
V
DD
CLK3
CY23S05
CY23S05
赛普拉斯半导体公司
文件编号: 38-07296牧师* C
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年9月21日
CY23S09
CY23S05
选择输入解码的CY23S09
S2
0
0
1
1
S1
0
1
0
1
时钟A1A4
三态
驱动的
驱动的
驱动的
时钟B1B4
三态
三态
驱动的
驱动的
CLKOUT
[1]
驱动的
驱动的
驱动的
驱动的
输出源
PLL
PLL
参考
PLL
PLL的停工
N
N
Y
N
零延迟和偏移控制
所有输出应均匀加载,实现零延迟
在输入和输出之间。由于CLKOUT引脚是
内部反馈到PLL ,它的相对负载可调节
输入 - 输出延迟。这示于上述的图。
对于需要零输入输出延时的应用,所有的输出,
包括CLKOUT ,必须平等加载。即使CLKOUT
不使用时,它必须有一个容性负载等于上
其它输出,以获得零输入输出延迟。如果输入
输出延迟调整是必需的,使用上图
计算之间的CLKOUT引脚和负载的不同
其他输出。
对于零输出,输出偏斜时,一定要加载所有输出
同样。欲了解更多信息,请参考应用笔记
“ CY23S05和CY23S09 PCI和SDRAM缓冲区。 ”
意识到传播
许多系统现在正在设计利用一种叫做技术
扩展频谱频率时序发生。赛普拉斯
一直SSFTG发展的先驱之一,我们
设计这个产品,以免过滤掉蔓延
参考输入的光谱特征,假设它的存在。
当一个零延迟缓冲器的目的不是通过频谱扩展
设有通,其结果是一个显著量的跟踪
偏斜可能会导致在系统中的问题,需要
同步。
有关扩频时钟技术的详细信息,
请参阅赛普拉斯应用笔记,题为“ EMI
与扩频频抑制技术
定时发生器( SSFTG )芯片。 “
引脚说明的CY23S09
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
REF
[2]
CLKA1
[3]
CLKA2
[3]
V
DD
GND
CLKB1
[3]
CLKB2
[3]
S2
[4]
S1
[4]
CLKB3
[3]
CLKB4
[3]
GND
V
DD
CLKA3
[3]
CLKA4
[3]
CLKOUT
[3]
信号
缓冲时钟输出, A银行
缓冲时钟输出, A银行
3.3V电源
地
缓冲时钟输出, B银行
缓冲时钟输出, B银行
选择输入, 2位
选择输入, 1位
缓冲时钟输出, B银行
缓冲时钟输出, B银行
地
3.3V电源
缓冲时钟输出, A银行
缓冲时钟输出, A银行
缓冲输出,在这个引脚内部反馈
描述
输入参考频率, 5V容限输入
注意事项:
1.本输出被驱动并具有用于在PLL的内部反馈。在此输出上的负载可以被调节以改变基准和输出之间的偏移。
2.弱上拉了下来。
对所有输出3.弱上拉了下来。
在这些输入4.弱上拉。
文件编号: 38-07296牧师* C
第2 9
CY23S09
CY23S05
最大额定值
电源电压对地电位............... -0.5V至+ 7.0V
直流输入电压( REF除外) ............- 0.5V至V
DD
+ 0.5V
直流输入电压REF
............................................. 0.5V
至7V
存储温度................................. -65
°
C至+150
°
C
马克斯。焊接温度( 10秒) ....................... 260
°
C
结温................................................ 。 150
°
C
静电放电电压
(每MIL -STD -883方法3015 ) ........................... > 2,000V
工作条件CY23S05SC -XX和CY23S09SC -XX
商业温度装置
[5]
参数
V
DD
T
A
C
L
C
L
C
IN
电源电压
工作温度(环境温度)
负载电容,低于100 MHz的
负载电容,从100 MHz到133 MHz的
输入电容
描述
分钟。
3.0
0
马克斯。
3.6
70
30
10
7
单位
V
°C
pF
pF
pF
电气特性CY23S05SC -XX和CY23S09SC -XX
商业温度装置
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DD
( PD模式)
I
DD
描述
输入低电压
[6]
输入高电压
[6]
输入低电平电流
输入高电流
输出低
电压
[7]
V
IN
= 0V
V
IN
= V
DD
I
OL
= 8 MA( -1 )
I
OH =
12毫安( -1H )
I
OH
= -8毫安( -1 )
I
OL
= -12毫安( -1H )
REF = 0兆赫
在66.67 MHz的空载输出,
SEL输入在V
DD
2.4
12.0
32.0
2.0
50.0
100.0
0.4
测试条件
分钟。
马克斯。
0.8
单位
V
V
A
A
V
V
A
mA
输出高电压
[7]
掉电电源电流
电源电流
开关特性CY23S05SC -1和CY23S09SC - 1
商业温度装置
[8]
参数
t1
描述
输出频率
占空比
[7]
= t
2
÷
t
1
t3
t
4
t
5
t
6
t
7
t
J
t
LOCK
上升
时间
[7]
[7]
测试条件
30 pF负载
10 pF负载
测量1.4V ,女
OUT
= 66.67 MHz的
测量0.8V和2.0V之间
测量0.8V和2.0V之间
所有输出同样装
分钟。
10
10
40.0
典型值。
马克斯。
100
133.33
单位
兆赫
兆赫
%
ns
ns
ps
ps
ps
ps
ms
50.0
60.0
2.50
2.50
250
下降时间
输出至输出扭曲
[7]
延迟,楼盘上升沿测量V
DD
/2
CLKOUT上升沿
[7]
设备到设备斜
[7]
周期到周期抖动
[7]
PLL锁定时间
[7]
0
0
±350
700
200
1.0
测量V
DD
/ 2上的CLKOUT引脚
器件
测得66.67兆赫,输出装
稳定的电源,有效的时钟
呈现在REF引脚
注意事项:
5.
多个电源:
对任何输入或I / O引脚上的电压不能超过电期间的电源引脚。电源排序不是必需的。
6. REF的输入为V的阈值电压
DD
/2.
7.参数是通过设计和特性保证。不是100 %生产测试。
8.与负载输出指定的所有参数。
文件编号: 38-07296牧师* C
第4页第9
CY23S09
CY23S05
开关特性的CY23S05SI - 1H和CY23S09SI - 1H
工业温度装置
[8]
参数
t1
描述
输出频率
占空比
[7]
= t
2
÷
t
1
占空比
[7]
= t
2
÷
t
1
t3
t
4
t
5
t
6
t
7
t
8
t
J
t
LOCK
上升时间
[7]
下降时间
[7]
测试条件
30 pF负载
10 pF负载
测量1.4V ,女
OUT
= 66.67 MHz的
测量1.4V ,女
OUT
<50.0兆赫
测量0.8V和2.0V之间
测量0.8V和2.0V之间
分钟。
10
10
40.0
45.0
典型值。
马克斯。
100
133.33
单位
兆赫
兆赫
%
%
ns
ns
ps
ps
ps
V / ns的
50.0
50.0
60.0
55.0
1.50
1.50
250
输出至输出
SKEW
[7]
所有输出同样装
0
0
1
延迟,楼盘上升沿测量V
DD
/2
CLKOUT上升沿
[7]
设备到设备斜
[7]
输出压摆率
[7]
周期到周期抖动
[7]
PLL锁定时间
[7]
测量V
DD
/ 2上的CLKOUT引脚
器件
通过测量0.8V和2.0V之间
测试电路# 2
测得66.67兆赫,输出装
稳定的电源,有效的时钟
呈现在REF引脚
±350
700
200
1.0
ps
ms
开关波形
占空比时序
t
1
t
2
1.4V
1.4V
1.4V
所有输出上升/下降时间
产量
2.0V
0.8V
t
3
2.0V
0.8V
t
4
3.3V
0V
输出输出扭曲
产量
1.4V
产量
t
5
1.4V
输入输出传输延迟
输入
V
DD
/2
产量
t
6
V
DD
/2
文件编号: 38-07296牧师* C
第5 9