CY23FS08
故障安全 2.5V / 3.3V零延迟缓冲器
特点
内部DCXO连续无故障运行
零输入输出传输延迟
100ps的典型输出周期到周期抖动
110 ps的典型输出,输出偏斜
为1 MHz -200 MHz参考输入
支持业界标准输入晶体
200兆赫(商业) , 166兆赫(工业)输出
5V容限输入
锁相环( PLL )旁路模式
双基准输入
28引脚SSOP
分割2.5V或3.3V输出电源
3.3V核心供电
工业应用温度
功能说明
该CY23FS08是一种可靠零延迟缓冲器有两个
参考时钟输入和八个相位对齐的输出。该
设备提供了用于应用的最佳解决方案
需要在一个主时钟的情况下连续运转
失败。
连续,无故障运行是通过使用实现
DCXO ,其作为在该事件冗余时钟源
的通过保持最后频率的基准时钟故障
和相位的基准时钟的信息。
该CY23FS08的独特特征是, DCXO是在
事实上,主时钟源,它是同步的
(相位对齐),以外部参考时钟。当此
外部时钟恢复时, DCXO自动resynchro-
nizes到外部时钟。
晶体的频率,这将在连接到所述
DCXO必须被选择为频率的整数因子
参考时钟。此因子设置四个选择线路:
S [ 4:1] 。请参阅
表1中。
该CY23FS08有三个分
电源;一为核心,另一个是银行A输出和
第三对B组输出。除了每路输出电源,
VDDC可以连接到2.5V或3.3V 。 VDDC是
电源引脚内部电路和必须连接
到3.3V 。
框图
引脚配置
鑫XOUT
REFSEL
DCXO
REF1
REF2
VSSB
CLKB1
4
REF1
REF2
FBK
故障安全
TM
块
PLL
CLKA [1: 4]
CLKB [1: 4]
CLKB2
S2
S3
VDDB
VSSB
CLKB3
4
解码器
FAIL # /安全
S[4:1]
4
CLKB4
VDDB
VDDC
XIN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
CY23FS08
28
27
26
25
24
23
22
21
20
19
18
17
16
15
REFSEL
FBK
VSSA
CLKA1
CLKA2
S1
S4
VDDA
VSSA
CLKA3
CLKA4
VDDA
FAIL # /安全
XOUT
28引脚SSOP
赛普拉斯半导体公司
文件编号: 38-07518牧师* C
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年1月2日
CY23FS08
引脚德网络nitions
引脚数
1,2
4,5,10,11
25,24,19,18
27
23,6,7,22
14
15
16
13
8,12
3,9
17,21
20,26
28
引脚名称
REF1,REF2
CLKB [1: 4]
CLKA [1: 4]
FBK
S[1:4]
XIN
XOUT
FAIL # /安全
VDDC
VDDB
VSSB
VDDA
VSSA
REFSEL
B银行的时钟输出。
[1, 2]
银行时钟输出。
[1, 2]
反馈输入到PLL。
[1, ]
频率选择引脚/ PLL和DCXO绕行。
[3]
参考晶振输入。
参考晶振输出。
有效的参考指标。
高电平表示一个有效的参考输入。
3.3V电源的内部电路。
2.5V或银行B输出3.3V电源。
地面上。
2.5V或3.3V电源为银行A输出。
地面上。
参考选择。
无论从REF1和REF2选择有效的参考时钟。
REFSEL = 1, REF1被选中, REFSEL = 0, REF2被选中。
描述
5V容限,参考时钟输入
[4]
.
表1.配置表
XTAL (兆赫)
S[4:1]
0000
1000
1110
0101
1011
0011
1001
1111
1100
0001
0110
1101
0100
1010
0010
0111
8.33
9.50
8.50
8.33
8.33
8.33
8.00
8.00
8.33
8.33
8.33
8.33
8.33
8.33
8.33
30
30
30
30
30
30
25
25
30
30
30
30
30
30
30
16.67
57.00
6.80
25.00
2.78
8.33
32.00
64.00
1.04
4.17
16.67
4.17
12.50
1.39
6.25
60.00
180.00
24.00
90.00
10.00
30.00
100.00
200.00
3.75
15.00
60.00
15.00
45.00
5.00
22.50
分钟。
马克斯。
REF (兆赫)
分钟。
马克斯。
OUT (兆赫)
分钟。
8.33
28.50
1.70
6.25
2.78
8.33
32.00
64.00
2.08
8.33
33.33
16.67
50.00
11.11
50.00
马克斯。
30.00
90.00
6.00
22.50
10.00
30.00
100.00
200.00
7.50
30.00
120.00
60.00
180.00
40.00
180.00
REF : OUT
比
÷2
÷2
÷4
÷4
x1
x1
x1
x1
x2
x2
x2
x4
x4
x8
x8
REF : XTAL
比
出: XTAL比
2
6
4/5
3
1/3
1
4
8
1/8
1/2
2
1/2
3/2
1/6
3/4
1
3
1/5
3/4
1/3
1
4
8
1/4
1
4
2
6
4/3
6
PLL和DCXO旁路模式
注意事项:
1,正常工作时,任一接口连接八个时钟输出到FBK输入。
对所有输出2.弱上拉起伏。
在这些输入3.弱上拉。
在这些输入4.弱下拉电阻。
文件编号: 38-07518牧师* C
第12页2
CY23FS08
故障保护功能
该CY23FS08是针对时钟分配的应用程序
这可能和目前需要继续操作
应主要参考时钟失败。现有的方法
这一要求已经利用多个基准时钟与
无论是内部或外部的方法之间的切换
引用。这种技术的问题是,它会导致
从一个转换时中断(或毛刺)
引用到另一个时,往往需要复杂的外部电路
或软件来维护系统的稳定性。该技术imple-
mented在这种设计彻底消除了任何切换
引用的PLL ,大大简化了系统的设计。
该CY23FS08 PLL通过晶体振荡器,它是驱动
相位对齐到外部参考时钟,以使输出
的设备被有效地相位对齐通过引用
外部反馈环路。这是通过利用一个完成
数字控制的电容阵列拉晶体频率
在其标称的大致范围内的± 300ppm的
频率。
在这种模式下,如果参考频率失败(即停止或
消失) ,在DCXO保持其最后的设置和标志
信号(FAIL # / SAFE)被设置为指示基准的失败
时钟。
该CY23FS08提供了四种选择位, S1到S4到
控制参考晶振频率比。该DCXO是
内部调谐到所述外部的所述相位和频率
参考仅当参考频率除以该
比是DCXO捕捉范围内。如果频率是出
范围,标志将在FAIL # /安全引脚通知设置
系统,该系统所选择的基准无效。如果参考
在范围内移动,则该标志将被清除,说明该
系统,该系统所选择的基准是有效的。
REF
UT
F A IL # / S A F é
t
F 。S L
t
F小号
图1.故障# /安全定时的输入参考灾难性失败
t
F小号L(米X)
= 2
(
t
F
x
n
)
+
25ns
n
=
F
F
= 4
(在B○ V E E X A M P乐)
F
XTAL
t
五六H(米)
=
12
(
t
F
x
n
)
+
25ns
图2.故障# /安全时序公式
表2.防故障时序表
参数
t
FSL
t
FSH
描述
失败# /安全断言延迟
失败# /安全解除报警延时
条件
测得在80 %至20% ,负荷= 15 pF的
测得在80 %至20% ,负荷= 15 pF的
SEE
图2
分钟。
马克斯。
SEE
图2
单位
ns
ns
文件编号: 38-07518牧师* C
第12页3
CY23FS08
参考+ 300ppm的
参考
参考 - 300 ppm的
参考关闭
频率
输出+ 300ppm的
产量
输出 - 300 ppm的
FAIL # /安全
伏特
t
FSH
t
FSL
时间
图3.防故障时序图:输入参考慢慢飘散出的防故障捕捉范围
故障安全典型频率稳定时间
初始有效的参考文献1 = 20 MHz的100 ppm时,
然后切换到REF2 = 20 MHz的
输出频率DELTA ( PPM )
150
100
50
0
0
0.45
1.3
稳定时间(毫秒)
2.5
图4.防故障参考切换行为
文件编号: 38-07518牧师* C
第12页4
CY23FS08
图5.有效的FailSafe环路带宽(分钟)
REF1
REF2
REFSEL
0毫秒
0 D如
-1 8 0 D例如
0毫秒
1.4米每秒
木星的图6.示例定时与两个参考时钟180 ℃,出阶段和结果输出
相位偏移典型稳定时间( 105兆赫)
文件编号: 38-07518牧师* C
第12页5
CY23FS08
故障安全 2.5 V / 3.3 V零延迟缓冲器
特点
■
■
■
■
■
■
■
■
■
■
■
■
■
■
功能说明
该CY23FS08是一种可靠零延迟缓冲器有两个
参考时钟输入和八个相位对齐的输出。该
设备提供了用于应用的最佳解决方案
需要在一个主时钟的情况下连续运转
失败。
连续,无故障运行是通过使用一个DCXO来实现,
用作中的一个的情况下冗余时钟源
通过保持最后的频率参考时钟故障并
参考时钟的相位信息。
该CY23FS08的独特特征是, DCXO实际上
主时钟源,它是同步的
(相位对齐),以外部参考时钟。当此
外部时钟会自动恢复, DCXO
重新同步的外部时钟。
连接到DCXO晶体的频率,必须是
选择为基准的频率的整数因子
时钟。 S:这个因子被四个选择线设置[4: 1] 。看
表2中。
该CY23FS08有三个分开的电源;一为核心,
另一个银行A输出,第三个为B银行的输出。
除了VDDC每个输出供电,可连接到
无论是2.5 V或3.3 V. VDDC是电源引脚内部
电路和必须连接到3.3 V.
内部DCXO连续无故障运行
零输入输出传输延迟
100 ps的典型输出周期到周期抖动
110 ps的典型输出,输出偏斜
1 MHz至200 MHz参考输入
支持业界标准输入晶体
200兆赫(商业) , 166兆赫(工业)输出
可承受5V电压输入
锁相环(PLL)的旁路模式
双基准输入
28引脚SSOP
斯普利特2.5 V或3.3 V输出电源
3.3 V核心供电
提供工业级温度
逻辑框图
鑫XOUT
REFSEL
DCXO
REF1
REF2
FBK
故障安全
TM
块
PLL
4
4
CLKA [1: 4]
CLKB [1: 4]
解码器
FAIL # /安全
S[4:1]
4
赛普拉斯半导体公司
文件编号: 38-07518牧师* F
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2011年1月7日
[+ ]反馈
CY23FS08
目录
功能................................................. ............................ 1
功能说明................................................ 1 .....
逻辑框图............................................... ......... 1
目录................................................. ........................... 2
引脚分配................................................. ............................. 3
防故障功能................................................ .............. 4
XTAL选择标准和应用实例...... 8
绝对最大条件..................................... 10
建议可牵引水晶规格
........... 10
工作条件................................................ ..... 10
直流电气特性........................................ 11
开关特性.............................................. 11
订购信息................................................ ....... 11
包图................................................ ............ 12
文档历史记录页............................................... .. 13
销售,解决方案和法律信息...................... 14
全球销售和设计支持....................... 14
产品................................................. ................... 14
的PSoC解决方案................................................ ......... 14
文件编号: 38-07518牧师* F
分页: 15 2
[+ ]反馈
CY23FS08
引脚配置
图1.引脚配置
REF1
REF2
VSSB
CLKB1
CLKB2
S2
S3
VDDB
VSSB
CLKB3
CLKB4
VDDB
VDDC
XIN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
CY23FS08
28
27
26
25
24
23
22
21
20
19
18
17
16
15
REFSEL
FBK
VSSA
CLKA1
CLKA2
S1
S4
VDDA
VSSA
CLKA3
CLKA4
VDDA
FAIL # /安全
XOUT
28引脚SSOP
表1.引脚定义
引脚数
1,2
4,5,10,11
25,24,19,18
27
23,6,7,22
14
15
16
13
8,12
3,9
17,21
20,26
28
引脚名称
REF1,REF2
CLKB [1: 4]
CLKA [1: 4]
FBK
S[1:4]
XIN
XOUT
FAIL # /安全
VDDC
VDDB
VSSB
VDDA
VSSA
REFSEL
参考时钟输入。
[4]
可承受5V电压。
B银行的时钟输出。
[1, 2]
银行时钟输出。
[1, 2]
反馈输入到PLL。
[1]
频率选择引脚/ PLL和DCXO绕行。
[3]
参考晶振输入。
参考晶振输出。
有效的参考指标。
高电平表示一个有效的参考输入。
3.3 V电源的内部电路。
2.5 V或3.3 V电源为B银行的输出。
地面上。
2.5 V或3.3 V电源供电为银行A输出。
地面上。
参考选择。
无论从REF1和REF2选择有效的参考时钟。
当REFSEL = 1, REF1被选中。当REFSEL = 0 , REF2选择。
描述
表2.配置表
S[4:1]
0000
1000
1110
8.33
9.50
30
30
16.67
57.00
60.00
180.00
XTAL (兆赫)
民
最大
REF (兆赫)
民
最大
OUT (兆赫)
民
8.33
28.50
最大
30.00
90.00
REF : OUT
比
2
2
REF : XTAL输出: XTAL比
比
2
6
1
3
PLL和DCXO旁路模式
笔记
1,正常工作时,任一接口连接八个时钟输出到FBK输入。
2.弱下拉电阻上的所有CLK输出。
3.弱上拉跌宕这些输入。
4.弱下拉电阻上的这些投入。
文件编号: 38-07518牧师* F
第15 3
[+ ]反馈
CY23FS08
表2.配置表
(续)
S[4:1]
0101
1011
0011
1001
1111
1100
0001
0110
1101
0100
1010
0010
0111
XTAL (兆赫)
民
8.50
8.33
8.33
8.33
8.00
8.00
8.33
8.33
8.33
8.33
8.33
8.33
8.33
最大
30
30
30
30
25
25
30
30
30
30
30
30
30
REF (兆赫)
民
6.80
25.00
2.78
8.33
32.00
64.00
1.04
4.17
16.67
4.17
12.50
1.39
6.25
最大
24.00
90.00
10.00
30.00
100.00
200.00
3.75
15.00
60.00
15.00
45.00
5.00
22.50
OUT (兆赫)
民
1.70
6.25
2.78
8.33
32.00
64.00
2.08
8.33
33.33
16.67
50.00
11.11
50.00
最大
6.00
22.50
10.00
30.00
100.00
200.00
7.50
30.00
120.00
60.00
180.00
40.00
180.00
REF : OUT
比
4
4
×1
×1
×1
×1
×2
×2
×2
×4
×4
×8
×8
REF : XTAL输出: XTAL比
比
4/5
3
1/3
1
4
8
1/8
1/2
2
1/2
3/2
1/6
3/4
1/5
3/4
1/3
1
4
8
1/4
1
4
2
6
4/3
6
故障保护功能
该CY23FS08是针对时钟分配的应用程序
需要或可能需要继续运作,如果主要参考
时钟出现故障。现有的方法这一要求已使用
多个基准时钟与内部或外部的方法
以引用之间进行切换。这种技术的问题
是,它会导致中断(或毛刺)过渡时
从一个到另一个引用,经常需要复杂的外部
电路或软件来维护系统的稳定性。该技术
在本设计中实现完全消除了任何切换
引用PLL的,大大简化了系统的设计。
该CY23FS08 PLL通过晶体振荡器,它是驱动
相位对齐到外部参考时钟,以使输出
的设备被有效地相位对齐通过引用
外部反馈环路。这是通过使用一个数字地实现
控制电容阵列拉晶体频率超过了
从它的标称频率的近似范围为± 300ppm以下。
在这种模式下,如果参考频率失败时(即,停止或
消失) ,在DCXO保持其最后的设置和标志信号
(FAIL # / SAFE)被设置为指示所述参考时钟的故障。
该CY23FS08提供了四种选择位, S1到S4到
控制参考晶振频率比。该DCXO是
内部调谐到所述外部的所述相位和频率
参考仅当参考频率除以该比率
是DCXO捕捉范围内。如果频率是出
范围,标志设置在故障# /安全引脚通知系统
所选择的参照是无效的。如果在参考移动
范围内,则该标记被清除,表示对系统的
选择的基准是有效的。
输入参考灾难性失败图2.故障# /安全时间
REF
UT
F A IL # / S A F é
t
F 。S L
t
F小号
文件编号: 38-07518牧师* F
第15 4
[+ ]反馈
CY23FS08
图3.故障# /安全时序公式
表3.防故障时序表
参数
t
FSL
t
FSH
描述
失败# /安全断言延迟
失败# /安全解除报警延时
条件
测得在80 %至20% ,负荷= 15 pF的
测得在80 %至20% ,负荷= 15 pF的
SEE
科幻gure 3
民
最大
SEE
科幻gure 3
单位
ns
ns
图4.防故障时序图:输入参考慢慢飘散出的防故障捕捉范围
参考+ 300ppm的
参考
参考 - 300 ppm的
参考关闭
频率
输出+ 300ppm的
产量
输出 - 300 ppm的
FAIL # /安全
伏特
t
FSH
t
FSL
时间
文件编号: 38-07518牧师* F
第15个5
[+ ]反馈