添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第43页 > CY2308SXC-4
1CY2308
CY2308
3.3V零延迟缓冲器
特点
零输入输出传输延迟,可调
在FBK输入电容负载
多种配置,请参阅“可用CY2308
配置?表
多低偏移输出
- 输出 - 输出偏斜小于200 ps的
- 设备 - 设备偏斜小于700 ps的
- 两家银行四路输出,三stateable两
选择输入
10 MHz至133 MHz的工作范围
低抖动小于200 ps的循环周期( -1 , -1H , -4 , -5H )
节省空间的16引脚150密耳SOIC封装或16引脚
TSSOP
3.3V工作电压
工业应用温度
该CY2308具有四个输出两个各银行,它可以
如表所示,通过该选择输入可以控制“选择
输入解码。 “如果所有的输出时钟不需要, B银行
可三态的。选择输入还允许输入
时钟被直接施加到输出芯片和系统
测试目的。
该CY2308 PLL进入的时候有一个掉电状态
在REF输入没有上升沿。在这种模式下,所有的输出都
三态并且PLL被关断,从而导致在小于
50
A
的电流消耗。在PLL中两个额外的关闭
例所示的“选择输入解码”表。
多个CY2308设备能够接受相同的输入时钟和
在一个系统中分发。在这种情况下,之间的歪斜
的两个设备输出被保证是小于700 ps的。
该CY2308有五种不同的配置,如
在页面上的“可用CY2308配置”表中所示
2. CY2308-1是基座部分,其中所述输出
频率等于参考,如果有,在无反
反馈路径。该CY2308-1H是高驱版
的-1,并上升和下降在此设备上的时间是要快得多。
该CY2308-2允许获得2X和1X的用户
频率上的每个输出库。的确切配置和
输出频率取决于其输出驱动
反馈引脚。该CY2308-3允许用户获得4X和
2X频率上的输出。
该CY2308-4使得用户能够获得关于所有2X时钟
输出。因此,该部分是非常通用的,并且可以使用
在各种应用中。
该CY2308-5H与REF / 2高驱动版本上都
银行。
功能说明
该CY2308是3.3V零延迟缓冲器设计分布
在高速时钟PC ,工作站,数据通信,电信,和
其它高性能应用。
该器件具有片上PLL用于锁定到输入时钟
呈现在REF引脚。 PLL反馈需要是
驱动到FBK销,并且可以从所述一个获得
输出。的输入 - 输出偏移被保证是少
超过350 PS,输出至输出偏斜保证是
超过200 ps的少。
框图
/2
REF
引脚配置
PLL
MUX
FBK
CLKA1
CLKA2
CLKA3
CLKA4
REF
CLKA1
CLKA2
V
DD
GND
CLKB1
CLKB2
S2
/2
额外的除法器( -3 , -4 )
额外的除法器( -5H )
SOIC
顶视图
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
S2
S1
FBK
CLKA4
CLKA3
V
DD
GND
CLKB4
CLKB3
S1
选择输入
解码
/2
CLKB1
CLKB2
CLKB3
额外的分频器( -2,-3 )
CLKB4
赛普拉斯半导体公司
文件编号: 38-07146牧师* C
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2004年6月16日
CY2308
引脚说明
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
REF
[1]
CLKA1
[2]
CLKA2
[2]
V
DD
GND
CLKB1
[2]
CLKB2
[2]
S2
[3]
S1
[3]
CLKB3
[2]
CLKB4
[2]
GND
V
DD
CLKA3
[2]
CLKA4
[2]
FBK
信号
时钟输出, A银行
时钟输出, A银行
3.3V电源
时钟输出, B银行
时钟输出, B银行
选择输入, 2位
选择输入, 1位
时钟输出, B银行
时钟输出, B银行
3.3V电源
时钟输出, A银行
时钟输出, A银行
PLL反馈输入
描述
输入参考频率,可承受5V输入
选择输入解码
S2
0
0
1
1
S1
0
1
0
1
时钟A1A4
三态
驱动的
驱动的
[4]
驱动的
时钟B1B4
三态
三态
驱动的
[4]
驱动的
输出源
PLL
PLL
参考
PLL
PLL关闭
Y
N
Y
N
可用CY2308配置
设备
CY2308–1
CY2308–1H
CY2308–2
CY2308–2
CY2308–3
CY2308–3
CY2308–4
CY2308–5H
反馈
银行A或B银行
银行A或B银行
银行
B组
银行
B组
银行A或B银行
银行A或B银行
银行A频率
参考
参考
参考
2 X参考
2 X参考
4×参考
2 X参考
参考/ 2
B组频率
参考
参考
Reference/2
参考
引用或参考
[5]
2 X参考
2 X参考
参考/ 2
注意事项:
1.弱上拉了下来。
对所有输出2.弱上拉了下来。
在这些输入3.弱上拉。
4.输出倒在2308-2和2308-3旁路模式时, S2 = 1, S1 = 0 。
5.输出相位是不确定的(从输入时钟0°或180 °)。如果相位完整性是必需的,使用CY2308-2 。
文件编号: 38-07146牧师* C
第14页2
CY2308
零延迟和偏移控制
REF 。输入FBK引脚和CLKA / CLKB引脚之间CLKA / CLKB延迟V / S差异加载
关闭CY2308的反馈环路,该反馈信号上销可
从任意的八个可用输出引脚驱动。输出
驱动FBK引脚将驾驶7 pF的加上总负荷
额外的负载,它驱动。该输出的相对负载
(相对于所述剩余的输出)可以调整输入 -
输出延迟。这示于上面的曲线图。
对于需要零输入输出延时,所有输出的应用
包括一个提供反馈应该是平等
加载。如果需要的输入 - 输出延迟的调整中,使用
上面的图,计算之间的负载差异
反馈输出和剩余的输出。
对于零输出,输出偏斜时,一定要加载同样的输出。
有关使用CY2308的更多信息,请参考应用程序
阳离子记“ CY2308 :零延迟缓冲器”。
最大额定值
电源电压对地电位...............- 0.5V至+ 7.0V
DC输入电压(参考文献除外) .............. -0.5V到V
DD
+ 0.5V
直流输入电压REF ........................................... -0.5到7V
存储温度.................................. -65 ° C至+ 150°C
结温................................................ ... 150℃
静电放电电压
(每MIL -STD -883方法3015 ) ............................. >2000V
工作条件CY2308SC -XX商业温度装置
参数
V
DD
T
A
C
L
C
IN
t
PU
电源电压
工作温度(环境温度)
负载电容,低于100 MHz的
负载电容,从100 MHz到133 MHz的
输入电容
[6]
上电时间为所有V
DD
s到达到指定的最低电压
(功率坡道必须是单调)
0.05
描述
分钟。
3.0
0
马克斯。
3.6
70
30
15
7
50
单位
V
°C
pF
pF
pF
ms
注意:
6.同时适用于参考时钟和FBK 。
文件编号: 38-07146牧师* C
第14页3
CY2308
电气特性CY2308SC -XX商业温度装置
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DD
( PD模式)
I
DD
描述
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
[7]
输出高电压
[7]
V
IN
= 0V
V
IN
= V
DD
I
OL
= 8毫安( -1,-2 ,-3,-4 )
I
OL
= 12 MA( -1H , -5H )
I
OH
= -8毫安( -1,-2 ,-3,-4 )
I
OH
= -12毫安( -1H , -5H )
空载输出, 100 MHz的REF ,
在V选择输入
DD
或GND
空载输出, 66 - MHz的REF
(–1, –2, –3, –4)
空载输出, 33 - MHz的REF
(–1, –2, –3, –4)
注意:
7.参数是通过设计和特性保证。不是100 %生产测试。
测试条件
分钟。
2.0
马克斯。
0.8
50.0
100.0
0.4
单位
V
V
A
A
V
V
2.4
12.0
45.0
70.0
(–1H,–5H)
32.0
18.0
掉电电源电流REF = 0兆赫
电源电流
A
mA
mA
mA
mA
文件编号: 38-07146牧师* C
第14页4
CY2308
开关特性的CY2308SC -XX商业温度装置
[8]
参数
t
1
t
1
t
1
名字
输出频率
输出频率
输出频率
= t
2
÷
t
1
(–1, –2, –3, –4, –1H, –5H)
占空比
[7]
= t
2
÷
t
1
(–1, –2, –3, –4, –1H, –5H)
t
3
t
3
t
3
t
4
t
4
t
4
t
5
上升时间
[7]
(–1, –2, –3, –4)
上升时间
[7]
(–1, –2, –3, –4)
上升时间
[7]
(–1H, –5H)
下降时间
[7]
(–1, –2, –3, –4)
下降时间
[7]
(–1, –2, –3, –4)
下降时间
[7]
(–1H, –5H)
输出到输出偏斜上
同一家银行
(–1, –2, –3, –4)
[7]
输出到输出偏斜
(–1H, –5H)
周期
[7]
测试条件
30 pF负载,所有设备
20 pF负载, -1H , -5H设备
[9]
15 pF负载, -1,-2 ,-3,-4设备
测量1.4V ,女
OUT
66.66 MHz的
30 pF负载
测量1.4V ,女
OUT
<50.0兆赫
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
所有输出同样装
分钟。
10
10
10
40.0
45.0
50.0
50.0
典型值。
马克斯。
100
133.3
133.3
60.0
55.0
2.20
1.50
1.50
2.20
1.50
1.25
200
单位
兆赫
兆赫
兆赫
%
%
ns
ns
ns
ns
ns
ns
ps
所有输出同样装
200
200
400
0
0
1
200
200
100
400
400
1.0
±250
700
ps
ps
ps
ps
ps
V / ns的
ps
ps
ps
ps
ps
ms
输出银行A到输出
所有输出同样装
B银行歪斜( -1 , -4 , -5H )
输出银行A到输出
B银行歪斜( -2,-3 )
t
6
t
7
t
8
t
J
所有输出同样装
延迟,楼盘上升沿测量V
DD
/2
FBK上升沿
[7]
设备到设备斜
[7]
输出压摆率
[7]
循环周期抖动
[7]
(–1, –1H, –4, –5H)
测量V
DD
/ 2的FBK销
器件
测量0.8V和2.0V之间的-1H ,
使用测试电路# 2 -5H设备
测得66.67兆赫,输出装,
15 pF负载
测得66.67兆赫,输出装,
30 pF负载
测得133.3兆赫,输出装,
15 pF负载
t
J
循环周期抖动
[7]
(–2, –3)
测得66.67兆赫,输出装
30 pF负载
测得66.67兆赫,输出装
15 pF负载
t
LOCK
PLL锁定时间
[7]
稳定的电力供应,有效时钟介绍
在REF和FBK引脚
注意事项:
8.所有参数都指定了加载输出。
9. CY2308-5H有133.33 MHz的最大输入频率和66.67 MHz的最大输出功率。
文件编号: 38-07146牧师* C
第14页5
CY2308
3.3V零延迟缓冲器
特点
零输入输出传输延迟,可调
在FBK输入电容负载
多种配置,请参阅
“可用CY2308的配置
范“
第3页上
多个低输出偏斜
两家银行的四路输出,三stateable两个选择
输入
10 MHz至133 MHz的工作范围
75 ps的典型周期到周期抖动( 15 PF, 66兆赫)
节省空间的16引脚150密耳SOIC封装或16引脚TSSOP
3.3V操作
提供工业级温度
输入解码“
第2页“ 。如果所有的输出时钟都没有
要求B银行处于三态。输入时钟是直接
施加到由输出为芯片和系统测试目的
在选择输入。
该CY2308 PLL进入的时候有一个掉电状态
在REF输入没有上升沿。在这种模式下,所有的输出都
三态并且PLL被关闭导致小于
50
μA
的电流消耗。在PLL中两个额外的关闭
如表中所示的情况下
“选择输入解码”
on
第2页。
多CY2308设备接受相同的输入时钟和
在一个系统中分发。在这种情况下,之间的歪斜
两款器件的输出小于700 ps的。
该CY2308是在五个不同的配置,可
表中所示的
“可用CY2308配置”
on
3. CY2308-1页是基座部分,其中所述输出
频率等于参考,如果有,在无反
反馈路径。该CY2308-1H是的高驱版
-1,上升和下降在此设备上时间要快得多。
该CY2308-2能够获得2X和1X的用户
频率上的每个输出库。的确切配置和
输出频率取决于驱动的输出
反馈引脚。该CY2308-3能够获得4X用户
和2X频率的输出。
该CY2308-4使得用户能够获得关于所有2X时钟
输出。因此,该部分是非常通用的,并用于在一个
各种应用程序。
该CY2308-5H与REF / 2高驱动版本上都
银行。
功能说明
该CY2308是3.3V零延迟缓冲器设计分布
在高速时钟PC,工作站,数据通信,电信,和
其它高性能应用。
该器件具有片上PLL的锁定到输入时钟
呈现在REF引脚。 PLL反馈驱动到
FBK销,并从输出中的一个获得的。该
输入至输出偏斜小于350 ps的输出至输出
偏斜小于200 ps的。
该CY2308拥有的每四个输出是两家银行
通过选择输入来控制,如图中的表
Select
逻辑框图
/2
REF
PLL
MUX
FBK
CLKA1
CLKA2
CLKA3
CLKA4
/2
额外的除法器( -3 , -4 )
额外的除法器( -5H )
S2
S1
选择输入
解码
/2
CLKB1
CLKB2
CLKB3
额外的分频器( -2,-3 )
CLKB4
赛普拉斯半导体公司
文件编号: 38-07146牧师* E
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2007年8月3日
[+ ]反馈
CY2308
引脚配置
图1.引脚图 - 16引脚SOIC
顶视图
REF
CLKA1
CLKA2
V
DD
GND
CLKB1
CLKB2
S2
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
FBK
CLKA4
CLKA3
V
DD
GND
CLKB4
CLKB3
S1
表1.引脚定义 - 16引脚SOIC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
REF
[1]
CLKA1
[2]
CLKA2
[2]
V
DD
GND
CLKB1
S2
[3]
S1
[3]
CLKB3
[2]
CLKB4
[2]
GND
V
DD
CLKA3
[2]
CLKA4
[2]
FBK
[2]
信号
时钟输出, A银行
时钟输出, A银行
3.3V电源
时钟输出, B银行
时钟输出, B银行
选择输入, 2位
选择输入, 1位
时钟输出, B银行
时钟输出, B银行
3.3V电源
时钟输出, A银行
时钟输出, A银行
PLL反馈输入
描述
输入参考频率,可承受5V输入
CLKB2
[2]
选择输入解码
S2
0
0
1
1
S1
0
1
0
1
时钟A1A4
三州
驱动的
驱动的
[4]
驱动的
时钟B1B4
三州
三州
驱动的
[4]
驱动的
输出源
PLL
PLL
参考
PLL
PLL关闭
Y
N
Y
N
笔记
1.弱上拉了下来。
2.弱上拉下来的所有输出。
3.弱上拉跌宕这些输入。
4.输出倒在2308-2和2308-3旁路模式时, S2 = 1, S1 = 0 。
文件编号: 38-07146牧师* E
分页: 15 2
[+ ]反馈
CY2308
可用CY2308配置
设备
CY2308–1
CY2308–1H
CY2308–2
CY2308–2
CY2308–3
CY2308–3
CY2308–4
CY2308–5H
反馈
银行A或B银行
银行A或B银行
银行
B组
银行
B组
银行A或B银行
银行A或B银行
银行A频率
参考
参考
参考
2 X参考
2 X参考
4×参考
2 X参考
参考/ 2
B组频率
参考
参考
Reference/2
参考
引用或参考
[5]
2 X参考
2 X参考
参考/ 2
零延迟和偏移控制
表2. REF 。输入CLKA / CLKB延迟与差异加载FBK引脚和CLKA / CLKB引脚之间
关闭CY2308的反馈环路中, FBK引脚被驱动
从任意的八个可用输出管脚。输出驱动
FBK引脚驱动的7 pF的总负荷加上任何额外的负载
它的驱动器。该输出的剩余的相对负载
输出调节的输入 - 输出延迟。这示于
表2中。
对于需要零输入输出延时,所有输出的应用
包括一个提供反馈同样加载。
如果需要的输入 - 输出延迟的调整中,使用
延迟和偏移控制
图形计算负载的差异
反馈输出和剩余产出之间。
对于零输出,输出偏斜,输出同样加载。为
使用CY2308的更多信息,请参考应用笔记
“ CY2308 :零延迟缓冲器”。
5.输出相位是不确定的(从输入时钟0°或180 °)。如果相位完整性是必需的,使用CY2308-2 。
文件编号: 38-07146牧师* E
第15 3
[+ ]反馈
CY2308
最大额定值
电源电压对地电位................- 0.5V至+ 7.0V
DC输入电压(参考文献除外) .............. -0.5V到V
DD
+ 0.5V
直流输入电压REF ........................................... -0.5到7V
存储温度.................................. -65 ° C至+ 150°C
结温................................................ .. 150℃
静电放电电压
( MIL -STD -883方法3015 ) .................................... >2000V
工作条件商用温度装置
参数
V
DD
T
A
C
L
C
IN
t
PU
电源电压
工作温度(环境温度)
负载电容,低于100 MHz的
负载电容,从100 MHz到133 MHz的
输入电容
[6]
上电时所有V
DD
s到达到指定的最低电压
(功率坡道必须是单调)
描述
3.0
0
0.05
最大
3.6
70
30
15
7
50
单位
V
°C
pF
pF
pF
ms
电气特性的商用温度装置
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DD
( PD模式)
I
DD
描述
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
[7]
输出高电压
[7]
V
IN
= 0V
V
IN
= V
DD
I
OL
= 8毫安( -1,-2 ,-3,-4 )
I
OL
= 12 MA( -1H , -5H )
I
OH
= -8毫安( -1,-2 ,-3,-4 )
I
OH
= -12毫安( -1H , -5H )
空载输出, 100MHz的REF ,
在V选择输入
DD
或GND
空载输出, 66 MHz的REF
(–1, –2, –3, –4)
空载输出, 33 MHz的REF
(–1, –2, –3, –4)
测试条件
2.0
2.4
最大
0.8
50.0
100.0
0.4
12.0
45.0
70.0
(–1H,–5H)
32.0
18.0
单位
V
V
μA
μA
V
V
μA
mA
mA
mA
mA
掉电电源电流REF = 0兆赫
电源电流
6.同时适用于参考时钟和FBK 。
7.参数是通过设计和特性保证。不是100 %生产测试。
文件编号: 38-07146牧师* E
第15 4
[+ ]反馈
CY2308
开关特性的商用温度装置
[8]
参数
t
1
t
1
t
1
名字
输出频率
输出频率
输出频率
占空比
[7]
= t
2
÷
t
1
(–1, –2, –3, –4, –1H, –5H)
占空比
[7]
= t
2
÷
t
1
(–1, –2, –3, –4, –1H, –5H)
t
3
t
3
t
3
t
4
t
4
t
4
t
5
上升时间
[7]
(–1, –2, –3, –4)
上升时间
[7]
(–1, –2, –3, –4)
上升时间
[7]
(–1H, –5H)
下降时间
[7]
(–1, –2, –3, –4)
下降时间
[7]
(–1, –2, –3, –4)
下降时间
[7]
(–1H, –5H)
输出到输出偏斜上
同一家银行
(–1, –2, –3, –4)
[7]
输出到输出偏斜
(–1H, –5H)
测试条件
30 pF负载,所有设备
20 pF负载, -1H , -5H设备
[9]
15 pF负载, -1,-2 ,-3,-4设备
测量1.4V ,女
OUT
66.66 MHz的
30 pF负载
测量1.4V ,女
OUT
<50.0兆赫
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
所有输出同样装
分钟。
10
10
10
40.0
45.0
典型值。
50.0
50.0
马克斯。
100
133.3
133.3
60.0
55.0
2.20
1.50
1.50
2.20
1.50
1.25
200
单位
兆赫
兆赫
兆赫
%
%
ns
ns
ns
ns
ns
ns
ps
所有输出同样装
1
0
0
75
200
200
400
±250
700
ps
ps
ps
ps
ps
V / ns的
输出银行A到输出
所有输出同样装
B银行歪斜( -1 , -4 , -5H )
输出银行A到输出
B银行歪斜( -2,-3 )
t
6
t
7
t
8
t
J
所有输出同样装
延迟,楼盘上升沿测量V
DD
/2
FBK上升沿
[7]
设备到设备斜
[7]
输出压摆率
[7]
循环周期抖动
[7]
(–1, –1H, –4, –5H)
测量V
DD
/ 2的FBK销
器件
测量0.8V和2.0V之间的-1H ,
使用测试电路2 -5H设备
测得66.67兆赫,输出装,
15 pF负载
测得66.67兆赫,输出装,
30 pF负载
测得133.3兆赫,输出装,
15 pF负载
200
200
100
400
400
1.0
ps
ps
ps
ps
ps
ms
t
J
循环周期抖动
[7]
(–2, –3)
测得66.67兆赫,输出装
30 pF负载
测得66.67兆赫,输出装
15 pF负载
t
LOCK
PLL锁定时间
[7]
稳定的电力供应,有效时钟介绍
在REF和FBK引脚
笔记
8.所有参数都指定了加载输出。
9. CY2308-5H有133.33 MHz的最大输入频率和66.67 MHz的最大输出功率。
文件编号: 38-07146牧师* E
第15个5
[+ ]反馈
1CY2308
CY2308
3.3V零延迟缓冲器
特点
零输入输出传输延迟,可调
在FBK输入电容负载
多种配置,请参阅“可用CY2308
配置?表
多低偏移输出
- 输出 - 输出偏斜小于200 ps的
- 设备 - 设备偏斜小于700 ps的
- 两家银行四路输出,三stateable两
选择输入
10 MHz至133 MHz的工作范围
低抖动小于200 ps的循环周期( -1 , -1H , -4 , -5H )
节省空间的16引脚150密耳SOIC封装或16引脚
TSSOP
3.3V工作电压
工业应用温度
该CY2308具有四个输出两个各银行,它可以
如表所示,通过该选择输入可以控制“选择
输入解码。 “如果所有的输出时钟不需要, B银行
可三态的。选择输入还允许输入
时钟被直接施加到输出芯片和系统
测试目的。
该CY2308 PLL进入的时候有一个掉电状态
在REF输入没有上升沿。在这种模式下,所有的输出都
三态并且PLL被关断,从而导致在小于
50
A
的电流消耗。在PLL中两个额外的关闭
例所示的“选择输入解码”表。
多个CY2308设备能够接受相同的输入时钟和
在一个系统中分发。在这种情况下,之间的歪斜
的两个设备输出被保证是小于700 ps的。
该CY2308有五种不同的配置,如
在页面上的“可用CY2308配置”表中所示
2. CY2308-1是基座部分,其中所述输出
频率等于参考,如果有,在无反
反馈路径。该CY2308-1H是高驱版
的-1,并上升和下降在此设备上的时间是要快得多。
该CY2308-2允许获得2X和1X的用户
频率上的每个输出库。的确切配置和
输出频率取决于其输出驱动
反馈引脚。该CY2308-3允许用户获得4X和
2X频率上的输出。
该CY2308-4使得用户能够获得关于所有2X时钟
输出。因此,该部分是非常通用的,并且可以使用
在各种应用中。
该CY2308-5H与REF / 2高驱动版本上都
银行。
功能说明
该CY2308是3.3V零延迟缓冲器设计分布
在高速时钟PC ,工作站,数据通信,电信,和
其它高性能应用。
该器件具有片上PLL用于锁定到输入时钟
呈现在REF引脚。 PLL反馈需要是
驱动到FBK销,并且可以从所述一个获得
输出。的输入 - 输出偏移被保证是少
超过350 PS,输出至输出偏斜保证是
超过200 ps的少。
框图
/2
REF
引脚配置
PLL
MUX
FBK
CLKA1
CLKA2
CLKA3
CLKA4
REF
CLKA1
CLKA2
V
DD
GND
CLKB1
CLKB2
S2
/2
额外的除法器( -3 , -4 )
额外的除法器( -5H )
SOIC
顶视图
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
S2
S1
FBK
CLKA4
CLKA3
V
DD
GND
CLKB4
CLKB3
S1
选择输入
解码
/2
CLKB1
CLKB2
CLKB3
额外的分频器( -2,-3 )
CLKB4
赛普拉斯半导体公司
文件编号: 38-07146牧师* C
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2004年6月16日
CY2308
引脚说明
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
REF
[1]
CLKA1
[2]
CLKA2
[2]
V
DD
GND
CLKB1
[2]
CLKB2
[2]
S2
[3]
S1
[3]
CLKB3
[2]
CLKB4
[2]
GND
V
DD
CLKA3
[2]
CLKA4
[2]
FBK
信号
时钟输出, A银行
时钟输出, A银行
3.3V电源
时钟输出, B银行
时钟输出, B银行
选择输入, 2位
选择输入, 1位
时钟输出, B银行
时钟输出, B银行
3.3V电源
时钟输出, A银行
时钟输出, A银行
PLL反馈输入
描述
输入参考频率,可承受5V输入
选择输入解码
S2
0
0
1
1
S1
0
1
0
1
时钟A1A4
三态
驱动的
驱动的
[4]
驱动的
时钟B1B4
三态
三态
驱动的
[4]
驱动的
输出源
PLL
PLL
参考
PLL
PLL关闭
Y
N
Y
N
可用CY2308配置
设备
CY2308–1
CY2308–1H
CY2308–2
CY2308–2
CY2308–3
CY2308–3
CY2308–4
CY2308–5H
反馈
银行A或B银行
银行A或B银行
银行
B组
银行
B组
银行A或B银行
银行A或B银行
银行A频率
参考
参考
参考
2 X参考
2 X参考
4×参考
2 X参考
参考/ 2
B组频率
参考
参考
Reference/2
参考
引用或参考
[5]
2 X参考
2 X参考
参考/ 2
注意事项:
1.弱上拉了下来。
对所有输出2.弱上拉了下来。
在这些输入3.弱上拉。
4.输出倒在2308-2和2308-3旁路模式时, S2 = 1, S1 = 0 。
5.输出相位是不确定的(从输入时钟0°或180 °)。如果相位完整性是必需的,使用CY2308-2 。
文件编号: 38-07146牧师* C
第14页2
CY2308
零延迟和偏移控制
REF 。输入FBK引脚和CLKA / CLKB引脚之间CLKA / CLKB延迟V / S差异加载
关闭CY2308的反馈环路,该反馈信号上销可
从任意的八个可用输出引脚驱动。输出
驱动FBK引脚将驾驶7 pF的加上总负荷
额外的负载,它驱动。该输出的相对负载
(相对于所述剩余的输出)可以调整输入 -
输出延迟。这示于上面的曲线图。
对于需要零输入输出延时,所有输出的应用
包括一个提供反馈应该是平等
加载。如果需要的输入 - 输出延迟的调整中,使用
上面的图,计算之间的负载差异
反馈输出和剩余的输出。
对于零输出,输出偏斜时,一定要加载同样的输出。
有关使用CY2308的更多信息,请参考应用程序
阳离子记“ CY2308 :零延迟缓冲器”。
最大额定值
电源电压对地电位...............- 0.5V至+ 7.0V
DC输入电压(参考文献除外) .............. -0.5V到V
DD
+ 0.5V
直流输入电压REF ........................................... -0.5到7V
存储温度.................................. -65 ° C至+ 150°C
结温................................................ ... 150℃
静电放电电压
(每MIL -STD -883方法3015 ) ............................. >2000V
工作条件CY2308SC -XX商业温度装置
参数
V
DD
T
A
C
L
C
IN
t
PU
电源电压
工作温度(环境温度)
负载电容,低于100 MHz的
负载电容,从100 MHz到133 MHz的
输入电容
[6]
上电时间为所有V
DD
s到达到指定的最低电压
(功率坡道必须是单调)
0.05
描述
分钟。
3.0
0
马克斯。
3.6
70
30
15
7
50
单位
V
°C
pF
pF
pF
ms
注意:
6.同时适用于参考时钟和FBK 。
文件编号: 38-07146牧师* C
第14页3
CY2308
电气特性CY2308SC -XX商业温度装置
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DD
( PD模式)
I
DD
描述
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
[7]
输出高电压
[7]
V
IN
= 0V
V
IN
= V
DD
I
OL
= 8毫安( -1,-2 ,-3,-4 )
I
OL
= 12 MA( -1H , -5H )
I
OH
= -8毫安( -1,-2 ,-3,-4 )
I
OH
= -12毫安( -1H , -5H )
空载输出, 100 MHz的REF ,
在V选择输入
DD
或GND
空载输出, 66 - MHz的REF
(–1, –2, –3, –4)
空载输出, 33 - MHz的REF
(–1, –2, –3, –4)
注意:
7.参数是通过设计和特性保证。不是100 %生产测试。
测试条件
分钟。
2.0
马克斯。
0.8
50.0
100.0
0.4
单位
V
V
A
A
V
V
2.4
12.0
45.0
70.0
(–1H,–5H)
32.0
18.0
掉电电源电流REF = 0兆赫
电源电流
A
mA
mA
mA
mA
文件编号: 38-07146牧师* C
第14页4
CY2308
开关特性的CY2308SC -XX商业温度装置
[8]
参数
t
1
t
1
t
1
名字
输出频率
输出频率
输出频率
= t
2
÷
t
1
(–1, –2, –3, –4, –1H, –5H)
占空比
[7]
= t
2
÷
t
1
(–1, –2, –3, –4, –1H, –5H)
t
3
t
3
t
3
t
4
t
4
t
4
t
5
上升时间
[7]
(–1, –2, –3, –4)
上升时间
[7]
(–1, –2, –3, –4)
上升时间
[7]
(–1H, –5H)
下降时间
[7]
(–1, –2, –3, –4)
下降时间
[7]
(–1, –2, –3, –4)
下降时间
[7]
(–1H, –5H)
输出到输出偏斜上
同一家银行
(–1, –2, –3, –4)
[7]
输出到输出偏斜
(–1H, –5H)
周期
[7]
测试条件
30 pF负载,所有设备
20 pF负载, -1H , -5H设备
[9]
15 pF负载, -1,-2 ,-3,-4设备
测量1.4V ,女
OUT
66.66 MHz的
30 pF负载
测量1.4V ,女
OUT
<50.0兆赫
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
所有输出同样装
分钟。
10
10
10
40.0
45.0
50.0
50.0
典型值。
马克斯。
100
133.3
133.3
60.0
55.0
2.20
1.50
1.50
2.20
1.50
1.25
200
单位
兆赫
兆赫
兆赫
%
%
ns
ns
ns
ns
ns
ns
ps
所有输出同样装
200
200
400
0
0
1
200
200
100
400
400
1.0
±250
700
ps
ps
ps
ps
ps
V / ns的
ps
ps
ps
ps
ps
ms
输出银行A到输出
所有输出同样装
B银行歪斜( -1 , -4 , -5H )
输出银行A到输出
B银行歪斜( -2,-3 )
t
6
t
7
t
8
t
J
所有输出同样装
延迟,楼盘上升沿测量V
DD
/2
FBK上升沿
[7]
设备到设备斜
[7]
输出压摆率
[7]
循环周期抖动
[7]
(–1, –1H, –4, –5H)
测量V
DD
/ 2的FBK销
器件
测量0.8V和2.0V之间的-1H ,
使用测试电路# 2 -5H设备
测得66.67兆赫,输出装,
15 pF负载
测得66.67兆赫,输出装,
30 pF负载
测得133.3兆赫,输出装,
15 pF负载
t
J
循环周期抖动
[7]
(–2, –3)
测得66.67兆赫,输出装
30 pF负载
测得66.67兆赫,输出装
15 pF负载
t
LOCK
PLL锁定时间
[7]
稳定的电力供应,有效时钟介绍
在REF和FBK引脚
注意事项:
8.所有参数都指定了加载输出。
9. CY2308-5H有133.33 MHz的最大输入频率和66.67 MHz的最大输出功率。
文件编号: 38-07146牧师* C
第14页5
CY2308
3.3V零延迟缓冲器
特点
零输入输出传输延迟,可调电容
负载FBK输入
多种配置,请参阅
可用CY2308配置
第3页上
多个低输出偏斜
两家银行的四路输出,三stateable两个选择输入
10 MHz至133 MHz的工作范围
75 ps的典型周期到周期抖动( 15 PF, 66兆赫)
节省空间的16引脚150密耳SOIC封装或16引脚TSSOP
3.3V操作
提供工业级温度
该CY2308有四个输出两家银行各被控制
通过选择输入端,如图中的表
选择输入解码
如果所有的输出时钟不要求第2页上, B银行是
三态。输入时钟被直接施加到该输出
芯片和系统测试目的的选择输入。
该CY2308 PLL进入省电状态,当没有
在REF输入的上升沿。在这种模式下,所有的输出都
三态并且PLL被关闭导致小于50
μA
的电流消耗。锁相环在另外两个案件关闭
表中所示的
选择输入解码
第2页。
多CY2308设备接受相同的输入时钟和
在一个系统中分发。在这种情况下,之间的歪斜
两款器件的输出小于700 ps的。
该CY2308有五种不同的配置如图所示
在表中
可用CY2308配置
第3页上的
CY2308-1是基座部分,其中输出频率等于
参考如果在反馈路径中没有计数器。该
CY2308-1H是的的高驱动版本-1和兴衰
在此设备上的时间是要快得多。
该CY2308-2使得用户能够获得2X和1X频率
每个输出行。的确切配置和输出
频率取决于驱动器反馈引脚输出。
该CY2308-3使得用户能够获得4X和2X频率
上的输出。
该CY2308-4使得用户能够获得关于所有2X时钟
输出。因此,该部分是非常通用的,并用于在一个
各种应用程序。
该CY2308-5H与REF / 2高驱动版本上都
银行。
功能说明
该CY2308是3.3V零延迟缓冲器设计分布
在高速时钟PC,工作站,数据通信,电信,和
其它高性能应用。
该器件具有片上PLL的锁定到输入时钟
呈现在REF引脚。 PLL反馈驱动到
FBK销,并从输出中的一个获得的。该
输入至输出偏斜小于350 ps的输出至输出
偏斜小于200 ps的。
逻辑框图
/2
REF
PLL
MUX
FBK
CLKA1
CLKA2
/2
额外的除法器( -3 , -4 )
额外的除法器( -5H )
CLKA3
CLKA4
S2
S1
选择输入
解码
/2
CLKB1
CLKB2
CLKB3
额外的分频器( -2,-3 )
CLKB4
赛普拉斯半导体公司
文件编号: 38-07146牧师* H
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2009年3月12日
[+ ]反馈
CY2308
引脚配置
图1.引脚图 - 16引脚SOIC (顶视图)
REF
CLKA1
CLKA2
V
DD
GND
CLKB1
CLKB2
S2
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
FBK
CLKA4
CLKA3
V
DD
GND
CLKB4
CLKB3
S1
表1.引脚定义 - 16引脚SOIC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
REF
[1]
CLKA1
[2]
CLKA2
[2]
V
DD
GND
CLKB1
[2]
CLKB2
[2]
S2
[3]
S1
[3]
CLKB3
[2]
CLKB4
[2]
GND
V
DD
CLKA3
[2]
CLKA4
[2]
FBK
信号
时钟输出, A银行
时钟输出, A银行
3.3V电源
时钟输出, B银行
时钟输出, B银行
选择输入, 2位
选择输入, 1位
时钟输出, B银行
时钟输出, B银行
3.3V电源
时钟输出, A银行
时钟输出, A银行
PLL反馈输入
描述
输入参考频率,可承受5V输入
选择输入解码
S2
0
0
1
1
S1
0
1
0
1
时钟A1A4
三州
驱动的
驱动的
[4]
驱动的
时钟B1B4
三州
三州
驱动的
[4]
驱动的
输出源
PLL
PLL
参考
PLL
PLL关闭
Y
N
Y
N
笔记
1.弱上拉了下来。
2.弱上拉下来的所有输出。
3.弱上拉跌宕这些输入。
4.输出倒在2308-2和2308-3旁路模式时, S2 = 1, S1 = 0 。
文件编号: 38-07146牧师* H
分页: 15 2
[+ ]反馈
CY2308
可用CY2308配置
设备
CY2308–1
CY2308–1H
CY2308–2
CY2308–2
CY2308–3
CY2308–3
CY2308–4
CY2308–5H
反馈
银行A或B银行
银行A或B银行
银行
B组
银行
B组
银行A或B银行
银行A或B银行
银行A频率
参考
参考
参考
2 X参考
2 X参考
4×参考
2 X参考
参考/ 2
参考
参考
Reference/2
参考
引用或参考
[5]
2 X参考
2 X参考
参考/ 2
B组频率
零延迟和偏移控制
图2. REF 。输入CLKA / CLKB延迟与差异FBK引脚和CLKA / CLKB引脚之间加载
关闭CY2308的反馈环路中, FBK引脚被驱动
从任意的八个可用输出管脚。输出驱动
FBK引脚驱动的7 pF的总负荷加上任何额外的负载
它的驱动器。该输出的剩余的相对负载
输出调节的输入 - 输出延迟。这示于
图2中。
对于需要零输入输出延时,所有输出的应用
包括一个提供反馈同样加载。
如果需要的输入 - 输出延迟的调整中,使用
延迟和偏移控制
图形计算负载的差异
反馈输出和剩余产出之间。
对于零输出,输出偏斜,输出同样加载。为
使用CY2308的更多信息,请参考应用笔记
“ CY2308 :零延迟缓冲器”。
5.输出相位是不确定的(从输入时钟0°或180 °)。如果相位完整性是必需的,使用CY2308-2 。
文件编号: 38-07146牧师* H
第15 3
[+ ]反馈
CY2308
最大额定值
电源电压对地电位................- 0.5V至+ 7.0V
DC输入电压(参考文献除外) .............. -0.5V到V
DD
+ 0.5V
直流输入电压REF ........................................... -0.5到7V
存储温度.................................. -65 ° C至+ 150°C
结温................................................ .. 150℃
静电放电电压
( MIL -STD -883方法3015 ) .................................... >2000V
工作条件商用温度装置
参数
V
DD
T
A
C
L
C
IN
t
PU
电源电压
工作温度(环境温度)
负载电容,低于100 MHz的
负载电容,从100 MHz到133 MHz的
输入电容
[6]
上电时所有V
DD
s到达到指定的最低电压
(功率坡道必须是单调)
描述
3.0
0
0.05
最大
3.6
70
30
15
7
50
单位
V
°C
pF
pF
pF
ms
电气特性的商用温度装置
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DD
( PD模式)
I
DD
描述
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
[7]
输出高电压
[7]
V
IN
= 0V
V
IN
= V
DD
I
OL
= 8毫安( -1,-2 ,-3,-4 )
I
OL
= 12 MA( -1H , -5H )
I
OH
= -8毫安( -1,-2 ,-3,-4 )
I
OH
= -12毫安( -1H , -5H )
空载输出, 100MHz的REF ,
在V选择输入
DD
或GND
空载输出, 66 MHz的REF
(–1, –2, –3, –4)
空载输出, 33 MHz的REF
(–1, –2, –3, –4)
测试条件
2.0
2.4
最大
0.8
50.0
100.0
0.4
12.0
45.0
70.0
(–1H,–5H)
32.0
18.0
单位
V
V
μA
μA
V
V
μA
mA
mA
mA
mA
掉电电源电流REF = 0兆赫
电源电流
开关特性的商用温度装置
参数
[8]
t
1
t
1
t
1
t
PD
t
PD
名字
输出频率
输出频率
输出频率
占空比
[7, 8]
= t
2
÷
t
1
(–1, –2, –3, –4, –1H, –5H)
占空比
[7, 8]
= t
2
÷
t
1
(–1, –2, –3, –4, –1H, –5H)
测试条件
30 pF负载,所有设备
20 pF负载, -1H , -5H设备
[9]
15 pF负载, -1,-2 ,-3,-4设备
测量1.4V ,女
OUT
66.66 MHz的
30 pF负载
测量1.4V ,女
OUT
& LT ; 50兆赫
15 pF负载
10
10
10
40.0
45.0
典型值。
50.0
50.0
最大
100
133.3
133.3
60.0
55.0
单位
兆赫
兆赫
兆赫
%
%
笔记
6.同时适用于参考时钟和FBK 。
7.参数是通过设计和特性保证。不是100 %生产测试。
8.所有参数都指定了加载输出。
9. CY2308-5H有133.33 MHz的最大输入频率和66.67 MHz的最大输出功率。
文件编号: 38-07146牧师* H
第15 4
[+ ]反馈
CY2308
开关特性的商用温度装置
(续)
参数
[8]
t
3
t
3
t
3
t
4
t
4
t
4
t
5
名字
上升时间
[7, 8]
(–1, –2, –3, –4)
上升时间
[7, 8]
(–1, –2, –3, –4)
上升时间
[7, 8]
(–1H, –5H)
下降时间
[7, 8]
(–1, –2, –3, –4)
下降时间
[7, 8]
(–1, –2, –3, –4)
下降时间
[7, 8]
(–1H, –5H)
输出到输出偏斜上
同一家银行
(–1, –2, –3, –4)
[7, 8]
测试条件
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
30 pF负载
测量0.8V和2.0V之间,
15 pF负载
测量0.8V和2.0V之间,
30 pF负载
所有输出同样装
典型值。
最大
2.20
1.50
1.50
2.20
1.50
1.25
200
单位
ns
ns
ns
ns
ns
ns
ps
输出到输出偏斜( -1H ,所有输出同样装
–5H)
输出银行A到输出
B银行歪斜( -1 , -4 , -5H )
输出银行A到输出
B银行歪斜( -2,-3 )
t
6
t
7
t
8
t
J
延迟,楼盘上升沿
FBK上升沿
[7, 8]
设备到设备斜
[7, 8]
输出压摆率
[7, 8]
循环周期抖动
[7, 8]
(–1, –1H, –4, –5H)
所有输出同样装
所有输出同样装
测量V
DD
/2
测量V
DD
/ 2对FBK引脚
器件
测量0.8V和2.0V之间的上
-1H , -5H设备使用测试电路2
测得66.67兆赫,装
输出,
15 pF负载
测得66.67兆赫,装
输出,
30 pF负载
测得133.3兆赫,装
输出,
15 pF负载
t
J
循环周期抖动
[7, 8]
(–2, –3)
测得66.67兆赫,装
输出
30 pF负载
测得66.67兆赫,装
输出
15 pF负载
t
LOCK
PLL锁定时间
[7, 8]
稳定的电源,有效的时钟
介绍了REF和FBK引脚
1
0
0
75
200
200
400
±250
700
ps
ps
ps
ps
ps
V / ns的
200
ps
200
ps
100
ps
400
ps
400
ps
1.0
ms
文件编号: 38-07146牧师* H
第15个5
[+ ]反馈
CY2308
3.3 V零延迟缓冲器
3.3 V零延迟缓冲器
特点
零输入输出传输延迟,可调电容
负载FBK输入
多种配置,请参阅
可用CY2308配置
第4页
欲了解更多详细信息
多个低输出偏斜
两家银行的四路输出,三stateable两个选择输入
10 MHz至133 MHz的工作范围
75 ps的典型周期到周期抖动( 15 PF, 66兆赫)
节省空间的16引脚150密耳SOIC封装或16引脚TSSOP
3.3 V工作电压
提供工业级温度
该CY2308有四个输出两家银行各被控制
通过选择输入端,如图中的表
选择输入解码
第3页。
如果所有的输出时钟是不需要的,银行B是
三态。输入时钟被直接施加到该输出
芯片和系统测试目的的选择输入。
该CY2308 PLL进入省电状态,当没有
在REF输入的上升沿。在这种模式下,所有的输出都
三态并且PLL被关闭导致小于25
A
的电流消耗。锁相环在另外两个案件关闭
表中所示的
选择输入解码第3页。
多CY2308设备接受相同的输入时钟和
在一个系统中分发。在这种情况下,之间的歪斜
两款器件的输出小于700 ps的。
该CY2308有五种不同的配置如图所示
在表中
第4页上提供CY2308配置。
功能说明
该CY2308是3.3 V零延迟缓冲器设计,分发
在高速时钟PC,工作站,数据通信,电信,和
其它高性能应用。
该器件具有片上PLL的锁定到输入时钟
呈现在REF引脚。 PLL反馈是从驱动
FBK外部引脚,因此用户灵活选择的任何一个
输出作为反馈输入,并将其连接到FBK引脚。该
输入至输出偏斜小于250 ps的输出至输出
偏斜小于200 ps的。
该CY2308-1是底座部分,其中输出频率
等于参考如果在反馈路径中没有计数器。
该CY2308-1H是-1和上升和高驱动版
在此设备上下降时间要快得多。
该CY2308-2使得用户能够获得2倍和1倍的频率
每个输出行。的确切配置和输出
频率依赖于输出驱动的用户的选择
反馈引脚。
该CY2308-3使得用户能够获得4倍和2倍的频率
上的输出。
该CY2308-4使得用户能够获得关于所有2倍的时钟
输出。因此,该部分是非常通用的,并用于在一个
各种应用程序。
该CY2308-5H与REF / 2高驱动版本上都
银行。
逻辑框图
/2
REF
PLL
MUX
FBK
CLKA1
CLKA2
CLKA3
CLKA4
/2
额外的除法器( -3 , -4 )
额外的除法器( -5H )
S2
S1
选择输入
解码
/2
CLKB1
CLKB2
CLKB3
额外的分频器( -2,-3 )
CLKB4
赛普拉斯半导体公司
文件编号: 38-07146牧师* M
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的二零一一年十月一十一日
[+ ]反馈
CY2308
目录
引脚分配................................................. ............................. 3
引脚定义 - 16引脚SOIC ........................................... 3
选择输入解码............................................... 3 .......
可用CY2308配置................................... 4
零延迟和偏移控制.......................................... 4
最大额定值................................................ ............. 5
工作条件
商业温度装置.................................. 5
电气特性
商业温度装置.................................. 5
开关特性
商业温度装置.................................. 6
工作条件
工业温度装置...................................... 7
电气特性
工业温度装置...................................... 7
开关特性
工业温度装置...................................... 8
开关波形................................................ ...... 9
典型的占空比和IDD趋势.............................. 10
典型的占空比和IDD趋势.............................. 11
测试电路................................................ .................... 12
订购信息................................................ ...... 13
订购代码定义......................................... 14
包图................................................ .......... 15
与缩略语................................................. ....................... 16
文档约定................................................ 16
计量单位............................................... ........ 16
文档历史记录页............................................... .. 17
销售,解决方案和法律信息...................... 18
全球销售和设计支持....................... 18
产品................................................. ................... 18
的PSoC解决方案................................................ ......... 18
文件编号: 38-07146牧师* M
第18页2
[+ ]反馈
CY2308
引脚配置
图1.引脚图 - 16引脚SOIC (顶视图)
REF
CLKA1
CLKA2
V
DD
GND
CLKB1
CLKB2
S2
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
FBK
CLKA4
CLKA3
V
DD
GND
CLKB4
CLKB3
S1
引脚定义 - 16引脚SOIC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
信号
REF
[1]
CLKA1
[2]
CLKA2
[2]
V
DD
GND
CLKB1
[2]
CLKB2
[2]
S2
[3]
S1
[3]
CLKB3
[2]
CLKB4
[2]
GND
V
DD
CLKA3
[2]
CLKA4
[2]
FBK
输入参考频率
时钟输出, A银行
时钟输出, A银行
电源电压
电源地
时钟输出, B银行
时钟输出, B银行
选择输入, 2位
选择输入, 1位
时钟输出, B银行
时钟输出, B银行
电源地
电源电压
时钟输出, A银行
时钟输出, A银行
PLL反馈输入
描述
选择输入解码
S2
0
0
1
1
S1
0
1
0
1
时钟A1A4
三州
驱动的
驱动的
[4]
驱动的
时钟B1B4
三州
三州
驱动的
[4]
驱动的
输出源
PLL
PLL
参考
PLL
PLL关闭
Y
N
Y
N
笔记
1.弱上拉了下来。
2.弱上拉下来的所有输出。
3.弱上拉跌宕这些输入。
4.输出反相和PLL旁路模式为2308-2和2308-3 ,S 2 = 1, S1 = 0 。
文件编号: 38-07146牧师* M
第18页3
[+ ]反馈
CY2308
可用CY2308配置
设备
CY2308-1
CY2308-1H
CY2308-2
CY2308-2
CY2308-3
CY2308-3
CY2308-4
CY2308-5H
反馈
[5]
银行A或B银行
银行A或B银行
银行
B组
银行
B组
银行A或B银行
银行A或B银行
银行A频率
参考
参考
参考
2 ×参考
2 ×参考
4 ×参考
2 ×参考
参考/ 2
B组频率
参考
参考
参考/ 2
参考
参考
[6]
2 ×参考
2 ×参考
参考/ 2
零延迟和偏移控制
图2. REF 。输入CLKA / CLKB延迟与差异FBK引脚和CLKA / CLKB引脚之间加载
关闭CY2308的反馈环路中,用户必须
连接的八个可用输出引脚FBK引脚的任何一个。
输出驱动FBK引脚驱动7 pF的总负荷加
任何额外的负载,它驱动。这样做的相对负载
输出到剩余的输出来调整所述输入 - 输出延迟为
在所示的
图2中。
对于需要零输入输出延时,所有输出的应用
包括一个提供反馈同样加载。
如果需要的输入 - 输出延迟的调整中,使用
延迟和偏移控制
图形计算负载的差异
反馈输出和剩余产出之间。
对于零输出,输出偏斜,输出同样加载。为
使用CY2308的更多信息,请参考应用笔记
CY2308 :零延迟缓冲器- AN1234 。
笔记
5.用户有选择的驱动反馈引脚和要选择的输出引脚从外部连接至FBK销可用的输出之一。
6.输出相位是不确定的(从输入时钟0°或180 °)。如果相位完整性是必需的,使用CY2308-2 。
文件编号: 38-07146牧师* M
第18页4
[+ ]反馈
CY2308
最大额定值
超出最大额定值可能会缩短的使用寿命
装置。用户指导未经过测试。
电源电压为地电位..............- 0.5 V至7.0 V
DC输入电压(参考文献除外) ........... -0.5 V到V
DD
+ 0.5 V
直流输入电压REF .......................................- 0.5 V至7 V
存储温度................................ -65 ° C至+150°C
结温................................................ 。 150℃
静电放电电压
( MIL -STD -883方法3015 ) ................................. >2000 V
工作条件商用温度装置
参数
V
DD
T
A
C
L
C
IN
t
PU
电源电压
工作温度(环境温度)
负载电容,低于100 MHz的
负载电容,从100 MHz到133 MHz的
输入电容
[7]
上电时所有V
DD
的到达指定的最低电压(电源斜坡
必须是单调)
描述
3.0
0
0.05
最大
3.6
70
30
15
7
50
单位
V
°C
pF
pF
pF
ms
电气特性的商用温度装置
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
描述
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
[8]
输出高电压
[8]
V
IN
= 0 V
V
IN
= V
DD
I
OL
= 8毫安( -1,-2 ,-3,-4 )
I
OL
= 12 MA( -1H , -5H )
I
OH
= -8毫安( -1,-2 ,-3,-4 )
I
OH
= -12毫安( -1H , -5H )
REF = 0兆赫
空载输出, 100MHz的楼盘中,选择
输入在V
DD
或GND
卸输出, 66兆赫REF( -1,-2 ,-3,-4 )
卸输出, 33兆赫REF( -1,-2 ,-3,-4 )
测试条件
2.0
2.4
最大
0.8
50.0
100.0
0.4
12.0
45.0
70.0 (-1H, -5H)
32.0
18.0
单位
V
V
A
A
V
V
A
mA
mA
mA
mA
I
DD
( PD模式)掉电电源电流
I
DD
电源电流
笔记
7.同时适用于参考时钟和FBK 。
8.参数是通过设计和特性保证。不是100 %生产测试。
文件编号: 38-07146牧师* M
第18页5
[+ ]反馈
查看更多CY2308SXC-4PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY2308SXC-4
    -
    -
    -
    -
    终端采购配单精选

QQ:
电话:0512-67241533
联系人:王
地址:虎丘区龙湖中心1302室
CY2308SXC-4
CMD
2230+
4410
SOP
一级代理,全新原装正品,公司现货!
QQ: 点击这里给我发消息 QQ:1316996791 复制

电话:18913062888
联系人:陈先生
地址:江苏省苏州市昆山市昆山开发区朝阳东路109号
CY2308SXC-4
Infineon Technologies
24+
5000
16-SOIC (0.154, 3.90mm Width)
原装正品现货
QQ: 点击这里给我发消息 QQ:2891128682 复制

电话:18823461028
联系人:李
地址:华强北街道荔村社区振兴路120号赛格科技园4栋西6层C6A10
CY2308SXC-4
INFINEON
24+
82800
原厂封装
原厂授权一级代理,专注军工、汽车、医疗、工业、新能源、电力!
QQ: 点击这里给我发消息 QQ:316279873 复制 点击这里给我发消息 QQ:2110158237 复制 点击这里给我发消息 QQ:932480677 复制 点击这里给我发消息 QQ:1298863740 复制

电话:0755-82561519
联系人:李先生
地址:深圳市福田区上步工业区304栋西5楼503室
CY2308SXC-4
CYPRESS
2403+
7867
SOP-16
原装现货!特价支持实单!
QQ: 点击这里给我发消息 QQ:2881936556 复制 点击这里给我发消息 QQ:1838629145 复制 点击这里给我发消息 QQ:1366534167 复制

电话:0755-88917652分机801-83200050
联系人:柯
地址:深圳市福田区华强北振兴华101号华匀大厦二栋五楼516室 本公司可以开13%增值税发票 以及3%普通发票!!
CY2308SXC-4
CYPRESS
1922+
9852
SOP-16
只做原装正品假一赔十为客户做到零风险!!
QQ: 点击这里给我发消息 QQ:2885741998 复制 点击这里给我发消息 QQ:2885742022 复制
电话:15112667855
联系人:谌小姐
地址:深圳市龙岗区横岗街道六约社区深峰路3号4E
CY2308SXC-4
CYPRESS
18+
5500
SOP-16
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
CY2308SXC-4
Infineon Technologies
24+
10000
16-SOIC
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
CY2308SXC-4
Cypress Semiconductor Corp
24+
10000
16-SOIC
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
CY2308SXC-4
CMD
24+
27200
SOP
全新原装现货,原厂代理。
QQ: 点击这里给我发消息 QQ:2236823936 复制

电话:0755-82569753-32922817-36561078-801
联系人:李小姐
地址:深圳市福田区华强北振兴路101号华匀大厦2栋5楼508-510室 本公司可以开13%增值税发票 以及3%普通发票!!
CY2308SXC-4
CYPRESS
1926+
9852
SOP-16
只做进口原装正品现货,或订货假一赔十!
查询更多CY2308SXC-4供应信息

深圳市碧威特网络技术有限公司
 复制成功!