CY2304
3.3V零延迟缓冲器
特点
零输入输出传输延迟,可调
在FBK输入电容负载
多种配置 - 请参阅“可用的配置
范“表
多低偏移输出
- 输出 - 输出偏斜小于200 ps的
- 设备 - 设备偏斜小于500 ps的
10 MHz至133 MHz的工作范围
低抖动小于200 ps的循环周期
节省空间的8引脚150密耳SOIC封装
3.3V工作电压
工业应用温度
该器件具有一个片上锁相环( PLL ),用于锁定到
输入时钟呈现在REF引脚。该PLL反馈
需要被驱动到FBK销,并且能够获得
从该输出中的一个。输入至输出偏斜
保证是小于250 ps的输出至输出偏斜
被保证是小于200ps的。
该CY2304有每两个输出两个银行。
该CY2304 PLL进入的时候有一个掉电状态
在REF输入没有上升沿。在这种模式下,所有的输出都
三态并且PLL被关断,从而导致在小于
25
A
的电流消耗。
多个CY2304设备能够接受相同的输入时钟和
在一个系统中分发。在这种情况下,之间的歪斜
的两个设备输出被保证是小于500 ps的。
该CY2304是在两种不同的配置,如
在“可用配置”表中。该CY2304-1
是基体部分,其中输出频率等于
引用如果在反馈路径中没有计数器。
该CY2304-2允许用户获得价和1 /2倍或2倍
频率上的每个输出库。的确切配置和
输出频率取决于其输出驱动
反馈引脚。
功能说明
该CY2304是设计用来分发3.3V零延迟缓冲器
在高速时钟PC ,工作站,数据通信,电信,和
其它高性能应用。
逻辑框图
FBK
CLKA1
REF
PLL
CLKA2
/2
引脚配置
8引脚SOIC
顶视图
REF
CLKA1
CLKA2
GND
1
2
3
4
8
7
6
5
FBK
V
DD
CLKB2
CLKB1
额外的除法(-2 )
CLKB1
CLKB2
可配置
设备
CY2304-1
CY2304-2
CY2304-2
FBK从
银行A或B
银行
B组
银行A频率B组频率
参考
参考
2 ×参考
参考
Reference/2
参考
赛普拉斯半导体公司
文件编号: 38-07247牧师* C
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2002年12月7日
CY2304
引脚说明
针
1
2
3
4
5
6
7
8
REF
[1]
CLKA1
CLKA2
GND
CLKB1
[2]
CLKB2
[2]
V
DD
FBK
[2]
[2]
信号
时钟输出, A银行
时钟输出, A银行
地
时钟输出, B银行
时钟输出, B银行
3.3V电源
PLL反馈输入
描述
输入参考频率, 5V容限输入
零延迟和偏移控制
REF 。输入CLKA / CLKB延迟 - 差异加载FBK引脚和CLKA / CLKB引脚之间
关闭CY2304的反馈环路,该反馈信号上销可
从任意的四个可用的输出引脚驱动。输出
驱动FBK引脚将驾驶7 pF的加上总负荷
额外的负载,它驱动。该输出的相对负载
(相对于所述剩余的输出)可以调节
输入 - 输出延迟。这示于上面的曲线图。
对于需要零输入输出延时,所有输出的应用
包括一个提供反馈应该是平等
加载。如果需要的输入 - 输出延迟的调整中,使用
上面的图,计算之间的负载差异
反馈输出和剩余的输出。
对于零输出,输出偏斜时,一定要加载同样的输出。
有关使用CY2304的更多信息,请参考应用程序
阳离子记“ CY2308 :
零延迟缓冲器“。
注意事项:
1.弱上拉了下来。
对所有输出2.弱上拉了下来。
文件编号: 38-07247牧师* C
第2页8
CY2304
最大额定值
电源电压对地电位................. ∠0.5V至+ 7.0V
DC输入电压(参考文献除外) ...............- 0.5V至V
DD
+ 0.5V
直流输入电压REF .............................................- 0.5 7V
储存温度..................................- 65 ° C至+ 150°C
结温................................................ ..150 ℃,
静电放电电压
(每MIL -STD -883方法3015 ) ............................. > 2000V
工作条件CY2304SC -X商用温度装置
参数
V
DD
T
A
C
L
C
IN
t
PU
电源电压
工作温度(环境温度)
负载电容( 100 MHz以下)
负载电容(从100 MHz到133 MHz的)
输入
电容
[3]
0.05
上电时所有VDD的达到指定的最低电压
(功率坡道必须是单调)
描述
分钟。
3.0
0
马克斯。
3.6
70
30
15
7
50
单位
V
°C
pF
pF
pF
ms
电气特性CY2304SC -X商用温度装置
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DD
( PD模式)
I
DD
描述
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
[4]
测试条件
分钟。
2.0
马克斯。
0.8
单位
V
V
A
A
V
V
A
mA
mA
mA
V
IN
= 0V
V
IN
= V
DD
I
OL
= 8毫安( -1 , -2)
I
OH
= -8毫安(-1 ,-2)
空载输出, 100 MHz的REF ,
在V选择输入
DD
或GND
空载输出, 66 - MHz的REF
(–1,–2)
空载输出, 33 - MHz的REF
(–1,–2)
2.4
50.0
100.0
0.4
12.0
45.0
32.0
18.0
输出高电压
[4]
电源电流
掉电电源电流REF = 0兆赫
开关特性的CY2304SC -X商用温度装置
[5]
参数
t
1
t
1
名字
输出频率
输出频率
占空比
[4]
= t
2
÷
t
1
(–1,–2)
占空比
[4]
= t
2
÷
t
1
(–1,–2)
t
3
t
3
上升时间
[4]
(–1, –2)
上升时间
[4]
(–1, –2)
测试条件
30 pF负载,所有设备
15 pF负载, -1,-2设备
测量1.4V ,女
OUT
= 66.66 MHz的30 pF负载
测量1.4V ,女
OUT
< 50.0兆赫15 pF负载
测量0.8V和2.0V , 30 - pF负载之间
测量0.8V和2.0V , 15 - pF负载之间
分钟。
10
10
40.0
45.0
50.0
50.0
典型值。
马克斯。
100
133.3
60.0
55.0
2.20
1.50
单位
兆赫
兆赫
%
%
ns
ns
注意事项:
3.同时适用于REF时钟和FBK 。
4.参数是通过设计和特性保证。不是100 %生产测试。
5.所有参数都指定了加载输出。
文件编号: 38-07247牧师* C
第3页8
CY2304
3.3V零延迟缓冲器
特点
零输入输出传输延迟,可调
在FBK输入电容负载
多种配置 - 请参阅“可用的配置
范“表
多低偏移输出
- 输出 - 输出偏斜小于200 ps的
- 设备 - 设备偏斜小于500 ps的
10 MHz至133 MHz的工作范围
低抖动小于200 ps的循环周期
节省空间的8引脚150密耳SOIC封装
3.3V工作电压
工业应用温度
该器件具有一个片上锁相环( PLL ),用于锁定到
输入时钟呈现在REF引脚。该PLL反馈
需要被驱动到FBK销,并且能够获得
从该输出中的一个。输入至输出偏斜
保证是小于250 ps的输出至输出偏斜
被保证是小于200ps的。
该CY2304有每两个输出两个银行。
该CY2304 PLL进入的时候有一个掉电状态
在REF输入没有上升沿。在这种模式下,所有的输出都
三态并且PLL被关断,从而导致在小于
25
A
的电流消耗。
多个CY2304设备能够接受相同的输入时钟和
在一个系统中分发。在这种情况下,之间的歪斜
的两个设备输出被保证是小于500 ps的。
该CY2304是在两种不同的配置,如
在“可用配置”表中。该CY2304-1
是基体部分,其中输出频率等于
引用如果在反馈路径中没有计数器。
该CY2304-2允许用户获得价和1 /2倍或2倍
频率上的每个输出库。的确切配置和
输出频率取决于其输出驱动
反馈引脚。
功能说明
该CY2304是设计用来分发3.3V零延迟缓冲器
在高速时钟PC ,工作站,数据通信,电信,和
其它高性能应用。
逻辑框图
FBK
CLKA1
REF
PLL
CLKA2
/2
引脚配置
8引脚SOIC
顶视图
REF
CLKA1
CLKA2
GND
1
2
3
4
8
7
6
5
FBK
V
DD
CLKB2
CLKB1
额外的除法(-2 )
CLKB1
CLKB2
可配置
设备
CY2304-1
CY2304-2
CY2304-2
FBK从
银行A或B
银行
B组
银行A频率B组频率
参考
参考
2 ×参考
参考
Reference/2
参考
赛普拉斯半导体公司
文件编号: 38-07247牧师* C
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2002年12月7日
CY2304
引脚说明
针
1
2
3
4
5
6
7
8
REF
[1]
CLKA1
CLKA2
GND
CLKB1
[2]
CLKB2
[2]
V
DD
FBK
[2]
[2]
信号
时钟输出, A银行
时钟输出, A银行
地
时钟输出, B银行
时钟输出, B银行
3.3V电源
PLL反馈输入
描述
输入参考频率, 5V容限输入
零延迟和偏移控制
REF 。输入CLKA / CLKB延迟 - 差异加载FBK引脚和CLKA / CLKB引脚之间
关闭CY2304的反馈环路,该反馈信号上销可
从任意的四个可用的输出引脚驱动。输出
驱动FBK引脚将驾驶7 pF的加上总负荷
额外的负载,它驱动。该输出的相对负载
(相对于所述剩余的输出)可以调节
输入 - 输出延迟。这示于上面的曲线图。
对于需要零输入输出延时,所有输出的应用
包括一个提供反馈应该是平等
加载。如果需要的输入 - 输出延迟的调整中,使用
上面的图,计算之间的负载差异
反馈输出和剩余的输出。
对于零输出,输出偏斜时,一定要加载同样的输出。
有关使用CY2304的更多信息,请参考应用程序
阳离子记“ CY2308 :
零延迟缓冲器“。
注意事项:
1.弱上拉了下来。
对所有输出2.弱上拉了下来。
文件编号: 38-07247牧师* C
第2页8
CY2304
最大额定值
电源电压对地电位................. ∠0.5V至+ 7.0V
DC输入电压(参考文献除外) ...............- 0.5V至V
DD
+ 0.5V
直流输入电压REF .............................................- 0.5 7V
储存温度..................................- 65 ° C至+ 150°C
结温................................................ ..150 ℃,
静电放电电压
(每MIL -STD -883方法3015 ) ............................. > 2000V
工作条件CY2304SC -X商用温度装置
参数
V
DD
T
A
C
L
C
IN
t
PU
电源电压
工作温度(环境温度)
负载电容( 100 MHz以下)
负载电容(从100 MHz到133 MHz的)
输入
电容
[3]
0.05
上电时所有VDD的达到指定的最低电压
(功率坡道必须是单调)
描述
分钟。
3.0
0
马克斯。
3.6
70
30
15
7
50
单位
V
°C
pF
pF
pF
ms
电气特性CY2304SC -X商用温度装置
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DD
( PD模式)
I
DD
描述
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
[4]
测试条件
分钟。
2.0
马克斯。
0.8
单位
V
V
A
A
V
V
A
mA
mA
mA
V
IN
= 0V
V
IN
= V
DD
I
OL
= 8毫安( -1 , -2)
I
OH
= -8毫安(-1 ,-2)
空载输出, 100 MHz的REF ,
在V选择输入
DD
或GND
空载输出, 66 - MHz的REF
(–1,–2)
空载输出, 33 - MHz的REF
(–1,–2)
2.4
50.0
100.0
0.4
12.0
45.0
32.0
18.0
输出高电压
[4]
电源电流
掉电电源电流REF = 0兆赫
开关特性的CY2304SC -X商用温度装置
[5]
参数
t
1
t
1
名字
输出频率
输出频率
占空比
[4]
= t
2
÷
t
1
(–1,–2)
占空比
[4]
= t
2
÷
t
1
(–1,–2)
t
3
t
3
上升时间
[4]
(–1, –2)
上升时间
[4]
(–1, –2)
测试条件
30 pF负载,所有设备
15 pF负载, -1,-2设备
测量1.4V ,女
OUT
= 66.66 MHz的30 pF负载
测量1.4V ,女
OUT
< 50.0兆赫15 pF负载
测量0.8V和2.0V , 30 - pF负载之间
测量0.8V和2.0V , 15 - pF负载之间
分钟。
10
10
40.0
45.0
50.0
50.0
典型值。
马克斯。
100
133.3
60.0
55.0
2.20
1.50
单位
兆赫
兆赫
%
%
ns
ns
注意事项:
3.同时适用于REF时钟和FBK 。
4.参数是通过设计和特性保证。不是100 %生产测试。
5.所有参数都指定了加载输出。
文件编号: 38-07247牧师* C
第3页8