5
CY2291
三锁相环通用
EPROM可编程时钟发生器
特点
三集成锁相环
可编程EPROM
好处
产生了从外部数据源3个自定义频率
轻松定制和快速周转
厂可编程( CY2291 )或现场可编程
编程支持适用于所有的机会
( CY2291F )设备选项
低偏移,低抖动,高精度输出
电源管理选项(关机, OE ,暂停)
频率选择选项
光滑的回转对CPUCLK
可配置3.3V或5V操作
20引脚SOIC封装
会见关键的行业标准时序要求
支持低功耗应用
在CPU PLL 8个用户可选频率
允许下游锁相环来保持锁定在CPUCLK输出
使应用程序的兼容性
行业标准包装节省电路板空间
选择指南
产品型号
CY2291
CY2291I
CY2291F
CY2291FI
输出
8
8
8
8
输入频率范围
输出频率范围
细节
工厂可编程
商业级温度
工厂可编程
工业温度
现场可编程
商业级温度
现场可编程
工业温度
10兆赫, 25兆赫(外部晶振) 76.923 kHz至100 MHz的( 5V )
1兆赫, 30兆赫(参考时钟) 76.923 kHz至80 MHz的( 3.3V )
10兆赫, 25兆赫(外部晶振) 76.923 kHz至90 MHz的( 5V )
1兆赫, 30兆赫(参考时钟) 76.923千赫, 66.6兆赫( 3.3V )
10兆赫, 25兆赫(外部晶振) 76.923 kHz至90 MHz的( 5V )
1兆赫, 30兆赫(参考时钟) 76.923千赫, 66.6兆赫( 3.3V )
10兆赫, 25兆赫(外部晶振) 76.923 kHz至80 MHz的( 5V )
1兆赫, 30兆赫(参考时钟) 76.923千赫, 60.0兆赫( 3.3V )
32XIN
32XOUT
XTALIN
OSC 。
XTALOUT
S0
S1
S2/SUSPEND
UPLL
( 10位)
/1,2,4,8
/1,2,3,4,5,6
/8,10,12,13
/20,24,26,40
/48,52,96,104
/2,3,4
CLKA
CLKB
CPLL
(8位)
/1,2,4
XBUF
CPUCLK
逻辑框图
OSC 。
32K
MUX
CLKC
CLKD
SPLL
(8位)
CLKF
CONFIG
EPROM
SHUTDOWN /
OE
赛普拉斯半导体公司
文件编号: 38-07189修订版**
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2002年12月14日
CY2291
销刀豆网络gurations
32XOUT
32K
CLKC
VDD
GND
XTALIN
XTALOUT
XBUF
CLKD
CPUCLK
CY2291
20引脚SOIC
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
32XIN
VBATT
SHUTDOWN / OE
S2/SUSPEND
VDD
S1
S0
CLKF
CLKA
CLKB
销摘要
名字
32XOUT
32K
CLKC
V
DD
GND
XTALIN
[1]
XTALOUT
[1, 2]
XBUF
CLKD
CPUCLK
CLKB
CLKA
CLKF
S0
S1
S2/SUSPEND
SHUTDOWN / OE
V
BATT
32XIN
引脚数
1
2
3
4, 16
5
6
7
8
9
10
11
12
13
14
15
17
18
19
20
描述
32.768 kHz晶振的反馈。
32.768 kHz输出(总是积极的,如果V
BATT
是存在的) 。
可配置的时钟输出C.
电源电压。
地面上。
参考晶振输入或外部参考时钟输入。
参考晶体反馈。
缓冲的参考时钟输出。
可配置的时钟输出D.
CPU频率时钟输出。
可配置的时钟输出B.
可配置的时钟输出A.
可配置的时钟输出F.
CPU时钟选择输入,位0 。
CPU时钟选择输入,位1 。
CPU时钟选择输入,位2 (可选)使挂起功能时低。
[3]
放置在输出三态
[4]
条件和关闭芯片时低。或者,只
放置在输出三态
[4]
条件和不低时关闭芯片。
电池供电的32.768 kHz的电路。
32.768 kHz晶振输入。
注意事项:
1.为了达到最佳的精度,使用并行谐振晶体,C
负载
≈
17 pF或者18 pF的。
2.浮法XTALOUT销如果XTALIN由基准时钟驱动(相对于结晶) 。
3.请参考应用笔记“了解CY2291 , CY2292和CY2295 ”的详细信息。
4. CY2291对所有输出(除32K )弱下拉电阻。因此,当三态状态被强制在输出端,输出引脚被拉低。
文件编号: 38-07189修订版**
第14页2
CY2291
手术
该CY2291是时钟发生器的第三代家族。
该CY2291与行业标准的向上兼容
ICD2023和ICD2028和provid-延续他们的传统
荷兰国际集团的可定制功能的高度,以满足多样化
现代的主板和其他的时钟产生需求
同步系统。
所有部件提供了一个高度可配置的时钟设定为PC的
主板的应用程序。四个可配置的时钟
输出( CLKA - CLKD )可以分配1的30个频率中
的任何组合。配置为相同的多个输出或
相关
[3]
频率将具有低( <500的ps )的偏斜,效果
对于重仓的信号提供片上缓冲。
该CY2291可配置为5V或3.3V工作电压。
内部ROM表使用EPROM技术,使全
定制的输出频率。基准振荡器
已被设计为10兆赫到25兆赫的晶体,从而提供
额外的灵活性。无需外部元件需要用
这种晶体。另外,外部参考时钟频率
可以用1 MHz和30 MHz之间的昆西。客户
使用32 - kHz振荡器应连接一个10 MΩ电阻
与32 kHz晶振平行。
关闭开启的低电平该引脚还切断
锁相环,计数器,基准振荡器,并且所有其它的活性
组件。在V所产生的电流
DD
销会少
50
A
(商业温度或100
A
工业
温度过高)加15
A
最大。对于32 kHz的子系统,是典型
ically 10
A.
离开关断模式后,锁相环将有
重新锁定。除了32K的所有输出都具有弱上拉下来,
该输出不浮动时,三态。
[4]
将S2 / SUSPEND输入可以被配置为关闭一个
可定制的一套输出和/或锁相环,低的时候。所有的PLL
和任何输出除外32K可以在几乎任何被关闭
组合。唯一的限制是,如果PLL被关断时,所有
从它衍生的输出也必须被关闭。挂起
PLL关闭所有相关联的逻辑,而暂停输出
只是强迫一个三态状态。
[3]
该CPUCLK可杀(过渡)顺利8 MHz之间的
和最大输出频率(100兆赫在5V / 80MHz的
在3.3V商用温度。零件或90兆赫在5V / 66.6兆赫
在3.3V工业温度并为现场编程部分) 。
此功能在“绿色”的PC和笔记本电脑AP-非常有用的
褶皱,其中降低操作频率可以重新
SULT相当省电。该功能符合所有486
和奔腾处理器回转的要求。
输出CON组fi guration
该CY2291具有片内五个独立的频率源。
这些都是32kHz的振荡器,该基准振荡器,并
3锁相环( PLL)的。每个PLL有一个特定的
功能。系统PLL ( SPLL )驱动CLKF输出
提供了可配置的输出端固定输出频率。
该软件锁相环提供最输出分频器选项。
该CPU PLL ( CPLL )由选择输入控制
(S0- S2),以提供具有8用户可选择的频率
频率之间的平滑回转。该工具PLL ( UPLL )
提供最精确的时钟。它经常被用于miscella-
未提供的其它频率neous频率sourc-
ES 。
所有配置EPROM编程,提供短
样品和生产提前期。请参考应用
笔记中的“了解CY2291 , CY2292 , CY2295和”
有关配置的一部分信息。
CyClocks 软件
CyClocks是一个易于使用的应用程序,允许您CON组
图中所提供的EPROM可编程时钟的任何一个
赛普拉斯。您可以指定输入频率, PLL和输出
频率和不同的功能选项。请注意
本数据表中指定输出频率范围
他们CyClocks ,以确保您留的范围内。
CyClocks还具有功率计算功能,让你
看你的具体配置的功耗。
你可以免费下载CyClocks的副本赛普拉斯
网站: www.cypress.com 。
赛普拉斯FTG程序员
赛普拉斯的频率时序发生器( FTG )编程
聚体是一种便携式的程序员设计的自定义程序
我们家EPROM现场可编程时钟器件。该
FTG程序员连接到PC串行端口,并允许用户
对CyClocks软件快速,轻松地进行编程的任何
CY2291F , CY2292F , CY2071AF和CY2907F设备。该
对于赛普拉斯FTG程序员的订货代码是CY3670 。
省电功能
关断/ OE输入三态输出的时候
拉低( 32 kHz时钟输出不受影响) 。如果系统
文件编号: 38-07189修订版**
第14页3
CY2291
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
电源电压............................................... - 0.5V至+ 7.0V
直流输入电压-0.5V ............................................至+ 7.0V
存储温度................................. -65 ° C至+ 150°C
马克斯。焊接温度( 10秒) .......................... 260℃
结温................................................ ... 150℃
封装功耗...................................... 750毫瓦
静电放电电压............................................. >2000V
(每MIL -STD -883方法3015 )
工作条件
[5]
参数
V
DD
V
DD
V
BATT
T
A
C
负载
C
负载
f
REF
描述
电源电压, 5.0V操作
电源电压, 3.3V操作
备用电池电压
商业的工作温度,环境
工业运行温度,环境
马克斯。负载电容5.0V操作
马克斯。负载电容3.3V操作
外部参考晶振
外部参考时钟
[6, 7, 8]
t
PU
所有
所有
所有
CY2291/CY2291F
CY2291I/CY2291FI
所有
所有
所有
所有
10.0
1
0.05
产品编号
分钟。
4.5
3.0
2.0
0
40
马克斯。
5.5
3.6
5.5
+70
+85
25
15
25.0
30
50
单位
V
V
V
°C
°C
pF
pF
兆赫
兆赫
ms
上电时所有VDD的达到指定的最低电压(电源
坡道必须是单调)
电气特性,商业5.0V
参数
V
OH
V
OL
V
OH–32
V
OL–32
V
IH
V
IL
I
IH
I
IL
I
OZ
I
DD
I
DDS
I
BATT
描述
高电平输出电压余
OH
= 4.0毫安
低电平输出电压
32.768 kHz的高层次
输出电压
32.768 kHz的低层次
输出电压
低电平输入电压
[9]
输入高电流
输入低电平电流
输出漏电流
V
DD
电源电流
[10]
广告
V
DD
电源电流
在关断模式
[10]
V
BATT
电源
当前
I
OL
= 4.0毫安
I
OH
- 0.5毫安
I
OL
- 0.5毫安
2.0
0.8
<1
<1
75
10
5
10
10
250
100
50
15
V
BATT
0.5
0.4
条件
分钟。
2.4
0.4
典型值。
马克斯。
单位
V
V
V
V
V
V
A
A
A
mA
A
A
高电平输入电压
[9]
除了水晶销
除了水晶销
V
IN
= V
DD
–0.5V
V
IN
= +0.5V
三态输出
V
DD
= V
DD
最大, 5V操作
关机活跃,
除V
BATT
V
BATT
= 3.0V
CY2291/CY2291F
注意事项:
5.电气参数由设计保证这些工作条件,除非另有说明。
6.外部输入的参考时钟必须有40 %和60%之间的占空比,在V测
DD
/2.
7.请参考应用笔记“晶体振荡器的主题”为交流耦合的外部输入参考时钟信息。
8.振荡器电路是最佳的晶体参考和外部参考时钟高达20MHz 。对于高于20 MHz的外部基准时钟,它是
建议在150Ω上拉电阻到V
DD
连接到XOUT引脚。
9.的Xtal输入具有CMOS阈值。
10.负荷=最大,V
IN
= 0V或V
DD
,典型值( -104 )配置, CPUCLK = 66兆赫。其它的结构会有所不同。功率可以由以下近似
公式( 0.65乘以为3V操作) :我
DD
=10+0.06(F
CPLL
+F
UPLL
+2F
SPLL
)+0.27(F
CLKA
+F
CLKB
+F
CLKC
+F
CLKD
+F
CPUCLK
+F
CLKF
+F
XBUF
).
文件编号: 38-07189修订版**
第14页4
CY2291
三锁相环通用
EPROM可编程时钟发生器
特点
三集成锁相环
可编程EPROM
好处
产生了从外部数据源3个自定义频率
轻松定制和快速周转
厂可编程( CY2291 )或现场可编程
编程支持适用于所有的机会
( CY2291F )设备选项
低偏移,低抖动,高精度输出
电源管理选项(关机, OE ,暂停)
频率选择选项
光滑的回转对CPUCLK
可配置3.3V或5V操作
20引脚SOIC封装
会见关键的行业标准时序要求
支持低功耗应用
在CPU PLL 8个用户可选频率
允许下游锁相环来保持锁定在CPUCLK输出
使应用程序的兼容性
行业标准包装节省电路板空间
选择指南
产品型号
CY2291
CY2291I
CY2291F
CY2291FI
输出
8
8
8
8
输入频率范围
输出频率范围
细节
工厂可编程
商业级温度
工厂可编程
工业温度
现场可编程
商业级温度
现场可编程
工业温度
10兆赫, 25兆赫(外部晶振) 76.923 kHz至100 MHz的( 5V )
1兆赫, 30兆赫(参考时钟) 76.923 kHz至80 MHz的( 3.3V )
10兆赫, 25兆赫(外部晶振) 76.923 kHz至90 MHz的( 5V )
1兆赫, 30兆赫(参考时钟) 76.923千赫, 66.6兆赫( 3.3V )
10兆赫, 25兆赫(外部晶振) 76.923 kHz至90 MHz的( 5V )
1兆赫, 30兆赫(参考时钟) 76.923千赫, 66.6兆赫( 3.3V )
10兆赫, 25兆赫(外部晶振) 76.923 kHz至80 MHz的( 5V )
1兆赫, 30兆赫(参考时钟) 76.923千赫, 60.0兆赫( 3.3V )
32XIN
32XOUT
XTALIN
OSC 。
XTALOUT
S0
S1
S2/SUSPEND
UPLL
( 10位)
/1,2,4,8
/1,2,3,4,5,6
/8,10,12,13
/20,24,26,40
/48,52,96,104
/2,3,4
CLKA
CLKB
CPLL
(8位)
/1,2,4
XBUF
CPUCLK
逻辑框图
OSC 。
32K
MUX
CLKC
CLKD
SPLL
(8位)
CLKF
CONFIG
EPROM
SHUTDOWN /
OE
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
408-943-2600
2000年6月14日,修订版。 **
CY2291
销刀豆网络gurations
32XOUT
32K
CLKC
VDD
GND
XTALIN
XTALOUT
XBUF
CLKD
CPUCLK
CY2291
20引脚SOIC
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
32XIN
VBATT
SHUTDOWN / OE
S2/SUSPEND
VDD
S1
S0
CLKF
CLKA
CLKB
销摘要
名字
32XOUT
32K
CLKC
V
DD
GND
XTALIN
XBUF
CLKD
CPUCLK
CLKB
CLKA
CLKF
S0
S1
S2/SUSPEND
SHUTDOWN / OE
V
BATT
32XIN
[1]
[1, 2]
引脚数
1
2
3
4, 16
5
6
7
8
9
10
11
12
13
14
15
17
18
19
20
描述
32.768 kHz晶振的反馈。
32.768 kHz输出(总是积极的,如果V
BATT
是存在的) 。
可配置的时钟输出C.
电源电压。
地面上。
参考晶振输入或外部参考时钟输入。
参考晶体反馈。
缓冲的参考时钟输出。
可配置的时钟输出D.
CPU频率时钟输出。
可配置的时钟输出B.
可配置的时钟输出A.
可配置的时钟输出F.
CPU时钟选择输入,位0 。
CPU时钟选择输入,位1 。
CPU时钟选择输入,位2 (可选)使挂起功能时低。
[3]
放置在输出三态
[4]
条件和关闭芯片时低。或者,只
放置在输出三态
[4]
条件和不低时关闭芯片。
电池供电的32.768 kHz的电路。
32.768 kHz晶振输入。
XTALOUT
注意事项:
1.为了达到最佳的精度,使用并行谐振晶体,C
负载
≈
17 pF或者18 pF的。
2.浮法XTALOUT销如果XTALIN由基准时钟驱动(相对于结晶) 。
3.请参考应用笔记“了解CY2291 , CY2292和CY2295 ”的详细信息。
4. CY2291对所有输出(除32K )弱下拉电阻。因此,当三态状态被强制在输出端,输出引脚被拉低。
2
CY2291
手术
该CY2291是时钟发生器的第三代家族。
该CY2291与行业标准的向上兼容
ICD2023和ICD2028和provid-延续他们的传统
荷兰国际集团的可定制功能的高度,以满足多样化
现代的主板和其他的时钟产生需求
同步系统。
所有部件提供了一个高度可配置的时钟设定为PC的
主板的应用程序。四个可配置的时钟
输出( CLKA - CLKD )可以分配1的30个频率中
的任何组合。配置为相同的多个输出或
相关
[3]
频率将具有低( <500的ps )的偏斜,效果
对于重仓的信号提供片上缓冲。
该CY2291可配置为5V或3.3V工作电压。
内部ROM表使用EPROM技术,使全
定制的输出频率。基准振荡器
已被设计为10兆赫到25兆赫的晶体,从而提供
额外的灵活性。无需外部元件需要用
这种晶体。另外,外部参考时钟频率
可以用1 MHz和30 MHz之间的昆西。客户
使用32 - kHz振荡器应连接一个10 MΩ电阻
与32 kHz晶振平行。
关闭开启的低电平该引脚还切断
锁相环,计数器,基准振荡器,并且所有其它的活性
组件。在V所产生的电流
DD
销会少
50
A
(商业温度或100
A
工业
温度过高)加15
A
最大。对于32 kHz的子系统,是典型
ically 10
A.
离开关断模式后,锁相环将有
重新锁定。除了32K的所有输出都具有弱上拉下来,
该输出不浮动时,三态。
[4]
将S2 / SUSPEND输入可以被配置为关闭一个
可定制的一套输出和/或锁相环,低的时候。所有的PLL
和任何输出除外32K可以在几乎任何被关闭
组合。唯一的限制是,如果PLL被关断时,所有
从它衍生的输出也必须被关闭。挂起
PLL关闭所有相关联的逻辑,而暂停输出
只是强迫一个三态状态。
[3]
该CPUCLK可杀(过渡)顺利8 MHz之间的
和最大输出频率(100兆赫在5V / 80MHz的
在3.3V商用温度。零件或90兆赫在5V / 66.6兆赫
在3.3V工业温度并为现场编程部分) 。
此功能在“绿色”的PC和笔记本电脑AP-非常有用的
褶皱,其中降低操作频率可以重新
SULT相当省电。该功能符合所有486
和奔腾处理器回转的要求。
输出CON组fi guration
该CY2291具有片内五个独立的频率源。
这些都是32kHz的振荡器,该基准振荡器,并
3锁相环( PLL)的。每个PLL有一个特定的
功能。系统PLL ( SPLL )驱动CLKF输出
提供了可配置的输出端固定输出频率。
该软件锁相环提供最输出分频器选项。
该CPU PLL ( CPLL )由选择输入控制
(S0- S2),以提供具有8用户可选择的频率
频率之间的平滑回转。该工具PLL ( UPLL )
提供最精确的时钟。它经常被用于miscella-
未提供的其它频率neous频率sourc-
ES 。
所有配置EPROM编程,提供短
样品和生产提前期。请参考应用
笔记中的“了解CY2291 , CY2292 , CY2295和”
有关配置的一部分信息。
CyClocks 软件
CyClocks是一个易于使用的应用程序,允许您CON组
图中所提供的EPROM可编程时钟的任何一个
赛普拉斯。您可以指定输入频率, PLL和输出
频率和不同的功能选项。请注意
本数据表中指定输出频率范围
他们CyClocks ,以确保您留的范围内。
CyClocks还具有功率计算功能,让你
看你的具体配置的功耗。
你可以免费下载CyClocks的副本赛普拉斯
网站: www.cypress.com 。
赛普拉斯FTG程序员
赛普拉斯的频率时序发生器( FTG )编程
聚体是一种便携式的程序员设计的自定义程序
我们家EPROM现场可编程时钟器件。该
FTG程序员连接到PC串行端口,并允许用户
对CyClocks软件快速,轻松地进行编程的任何
CY2291F , CY2292F , CY2071AF和CY2907F设备。该
对于赛普拉斯FTG程序员的订货代码是CY3670 。
省电功能
关断/ OE输入三态输出的时候
拉低( 32 kHz时钟输出不受影响) 。如果系统
3
CY2291
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
电源电压............................................... - 0.5V至+ 7.0V
直流输入电压-0.5V ............................................至+ 7.0V
存储温度................................. -65 ° C至+ 150°C
马克斯。焊接温度( 10秒) .......................... 260℃
结温................................................ ... 150℃
封装功耗...................................... 750毫瓦
静电放电电压............................................. >2000V
(每MIL -STD -883方法3015 )
工作条件
[5]
参数
V
DD
V
DD
V
BATT
T
A
C
负载
C
负载
f
REF
描述
电源电压, 5.0V操作
电源电压, 3.3V操作
备用电池电压
商业的工作温度,环境
工业运行温度,环境
马克斯。负载电容5.0V操作
马克斯。负载电容3.3V操作
外部参考晶振
外部参考时钟
[6, 7, 8]
所有
所有
所有
CY2291/CY2291F
CY2291I/CY2291FI
所有
所有
所有
所有
10.0
1
产品编号
分钟。
4.5
3.0
2.0
0
40
马克斯。
5.5
3.6
5.5
+70
+85
25
15
25.0
30
单位
V
V
V
°C
°C
pF
pF
兆赫
兆赫
电气特性,商业5.0V
参数
V
OH
V
OL
V
OH–32
V
OL–32
V
IH
V
IL
I
IH
I
IL
I
OZ
I
DD
I
DDS
I
BATT
描述
高电平输出电压
低电平输出电压
32.768 kHz的高层次
输出电压
32.768 kHz的低层次
输出电压
低电平输入电压
[9]
输入高电流
输入低电平电流
输出漏电流
V
DD
电源电流
[10]
广告
V
DD
电源电流
在关断模式
[10]
V
BATT
电源
当前
I
OH
= 4.0毫安
I
OL
= 4.0毫安
I
OH
- 0.5毫安
I
OL
- 0.5毫安
2.0
0.8
<1
<1
75
10
5
10
10
250
100
50
15
V
BATT
0.5
0.4
条件
分钟。
2.4
0.4
典型值。
马克斯。
单位
V
V
V
V
V
V
A
A
A
mA
A
A
高电平输入电压
[9]
除了水晶销
除了水晶销
V
IN
= V
DD
–0.5V
V
IN
= +0.5V
三态输出
V
DD
= V
DD
最大, 5V操作
关机活跃,
除V
BATT
V
BATT
= 3.0V
CY2291/CY2291F
注意事项:
5.电气参数由设计保证这些工作条件,除非另有说明。
6.外部输入的参考时钟必须有40 %和60%之间的占空比,在V测
DD
/2.
7.请参考应用笔记“晶体振荡器的主题”为交流耦合的外部输入参考时钟信息。
8.振荡器电路是最佳的晶体参考和外部参考时钟高达20MHz 。对于高于20 MHz的外部基准时钟,它是
建议在150Ω上拉电阻到V
DD
连接到XOUT引脚。
9.的Xtal输入具有CMOS阈值。
10.负荷=最大,V
IN
= 0V或V
DD
,典型值( -104 )配置, CPUCLK = 66兆赫。其它的结构会有所不同。功率可以由以下近似
公式( 0.65乘以为3V操作) :我
DD
=10+0.06(F
CPLL
+F
UPLL
+2F
SPLL
)+0.27(F
CLKA
+F
CLKB
+F
CLKC
+F
CLKD
+F
CPUCLK
+F
CLKF
+F
XBUF
).
4
CY2291
三锁相环通用的EPROM
可编程时钟发生器
特点
■
■
■
■
■
■
■
■
■
好处
■
■
■
■
■
■
■
■
■
三集成锁相环
可编程EPROM
厂可编程( CY2291 )或现场可编程
( CY2291F )设备选项
低偏移,低抖动,高精度输出
电源管理选项(关机, OE ,暂停)
频率选择选项
光滑的回转对CPUCLK
可配置3.3V或5V操作
20引脚SOIC封装
输入频率范围
10兆赫, 25兆赫(外部晶振)
1兆赫, 30兆赫(参考时钟)
10兆赫, 25兆赫(外部晶振)
1兆赫, 30兆赫(参考时钟)
10兆赫, 25兆赫(外部晶振)
1兆赫, 30兆赫(参考时钟)
10兆赫, 25兆赫(外部晶振)
1兆赫, 30兆赫(参考时钟)
产生了从外部三个自定义频率
来源
轻松定制和快速周转
编程支持适用于所有的机会
会见关键的行业标准时序要求
支持低功耗应用
在CPU PLL 8个用户可选频率
允许下游锁相环来保持锁定在CPUCLK输出
使应用程序的兼容性
行业标准包装节省电路板空间
细节
工厂可编程
商业级温度
工厂可编程
工业温度
现场可编程
商业级温度
现场可编程
工业温度
型号输出
CY2291
CY2291I
CY2291F
CY2291FI
8
8
8
8
输出频率范围
76.923 kHz至100 MHz的( 5V )
76.923 kHz至80 MHz的( 3.3V )
76.923 kHz至90 MHz的( 5V )
76.923千赫, 66.6兆赫( 3.3V )
76.923 kHz至90 MHz的( 5V )
76.923千赫, 66.6兆赫( 3.3V )
76.923 kHz至80 MHz的( 5V )
76.923千赫, 60.0兆赫( 3.3V )
逻辑框图
32XIN
32XOUT
XTALIN
OSC 。
XTALOUT
S0
S1
S2/SUSPEND
UPLL
( 10位)
/1,2,4,8
/1,2,3,4,5,6
/8,10,12,13
/20,24,26,40
/48,52,96,104
/2,3,4
CLKA
CLKB
CPLL
(8位)
/1,2,4
XBUF
CPUCLK
OSC 。
32K
MUX
CLKC
CLKD
SPLL
(8位)
CLKF
CONFIG
EPROM
SHUTDOWN /
OE
赛普拉斯半导体公司
文件编号: 38-07189牧师* C
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2008年9月16日
[+ ]反馈
CY2291
引脚配置
图1. CY2291- 20引脚SOIC
32XOUT
32K
CLKC
VDD
GND
XTALIN
XTALOUT
XBUF
CLKD
CPUCLK
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
32XIN
VBATT
SHUTDOWN / OE
S2/SUSPEND
VDD
S1
S0
CLKF
CLKA
CLKB
引脚德网络nitions
名字
32XOUT
32K
CLKC
VDD
GND
XTALIN
[1]
XTALOUT
[1, 2]
XBUF
CLKD
CPUCLK
CLKB
CLKA
CLKF
S0
S1
S2/SUSPEND
SHUTDOWN / OE
VBATT
32XIN
引脚数
1
2
3
4, 16
5
6
7
8
9
10
11
12
13
14
15
17
18
19
20
32.768 kHz晶振的反馈。
32.768 kHz的输出(总是积极的,如果VBATT存在) 。
可配置的时钟输出C.
电源电压。
地面上。
参考晶振输入或外部参考时钟输入。
参考晶体反馈。
缓冲的参考时钟输出。
可配置的时钟输出D.
CPU频率时钟输出。
可配置的时钟输出B.
可配置的时钟输出A.
可配置的时钟输出F.
CPU时钟选择输入,位0 。
CPU时钟选择输入,位1 。
CPU时钟选择输入,位2 (可选)使挂起功能时低。
[3]
放置在输出三态
[4]
条件和关闭芯片时低。或者,只
放置在输出三态
[4]
条件和不低时关闭芯片。
电池供电的32.768 kHz的电路。
32.768 kHz晶振输入。
描述
笔记
1.为了达到最佳的精度,使用并行谐振晶体,C
负载
≈
17 pF或者18 pF的。
2.浮法XTALOUT销如果XTALIN由基准时钟驱动(相对于结晶) 。
3.请参考应用笔记“了解CY2291 , CY2292和CY2295 ”的详细信息。
4. CY2291对所有输出(除32K )弱下拉电阻。因此,当三态状态被强制在输出端,输出引脚被拉低。
文件编号: 38-07189牧师* C
第12页2
[+ ]反馈
CY2291
手术
该CY2291是时钟发生器的第三代家族。该
CY2291与行业标准的向上兼容
ICD2023和ICD2028并提供继续他们的传统
可自定义功能的高层次,以满足不同的时钟
现代的主板等的需求产生
同步系统。
所有部件提供了一个高度可配置的时钟设定为PC的
主板的应用程序。四个可配置的时钟
输出( CLKA - CLKD )可以分配1的30个频率中
的任何组合。配置为相同的多个输出或
有关[3]的频率具有低的( <500的ps )的偏斜,效果
对于重仓的信号提供片上缓冲。
该CY2291可配置为5V或3.3V工作电压。
内部ROM表使用EPROM技术,使全
定制的输出频率。基准振荡器具有
被设计为10兆赫到25兆赫的晶体,从而提供
额外的灵活性。无需外部元件需要用
这种晶体。或者,外部参考时钟
可以使用1兆赫和30兆赫之间的频率。客户
使用32 - kHz振荡器必须连接一个10兆瓦的电阻
与32 kHz晶振平行。
组合。唯一的限制是,如果PLL被关断时,所有
从它衍生的输出也必须被关闭。暂停锁相环(PLL)
关闭所有关联的逻辑,而暂停输出简单
强制三态状态。
[3]
该CPUCLK可杀(过渡)顺利为8 MHz之间
最大输出频率( 100兆赫在5V / 80MHz的电压为3.3V
商业温度。零件或90兆赫在5V / 66.6 MHz的电压为3.3V
工业温度并为现场编程部分) 。此功能
在“绿色”的PC和笔记本电脑应用中,非常有用
降低运行频率可以导致相当大的
积蓄力量。该功能符合所有486和奔腾
处理器回转的要求。
CyClocks软件
CyClocks是一个易于使用的应用程序,允许您
配置的EPROM可编程时钟提供的任何一个
赛普拉斯。您可以指定输入频率, PLL和输出
频率和不同的功能选项。请注意
本数据表中指定他们时,输出频率范围
在CyClocks以确保您留的范围内。 CyClocks
还具有功率计算功能,让你看
特定配置的功耗。 CyClocks是
子应用程序的CyberClocks 软件内。您可以
下载CyberClocks免费的副本赛普拉斯网站
在www.cypress.com 。
输出CON组fi guration
该CY2291具有片内五个独立的频率源。
这些都是32kHz的振荡器,该基准振荡器,并
3锁相环( PLL)的。每个PLL有一个特定的
功能。系统PLL ( SPLL )驱动CLKF输出
提供了可配置的输出端固定输出频率。
该软件锁相环提供最输出分频器选项。该
CPU PLL ( CPLL )由选择输入( S0 -S2 ) ,以控制
提供8个用户可选频率与回转平稳
频率之间。该工具PLL ( UPLL )提供了最
精确的时钟。它经常被用于其他的频率不
由其它频率源提供的。
所有配置EPROM编程,提供短
样品和生产提前期。请参考应用程序
注意“了解CY2291 , CY2292 , CY2295和”为
在配置部分的信息。
赛普拉斯FTG程序员
赛普拉斯的频率时序发生器( FTG )程序员
是一种便携式的程序员设计的自定义编程我们的家庭
的EPROM现场可编程时钟器件。该FTG
程序员连接到PC串行端口,并允许用户
CyClocks软件能够快速,轻松地进行编程的任何
CY2291F , CY2292F , CY2071AF和CY2907F设备。该
对于赛普拉斯FTG程序员的订货代码是CY3670 。
自定义配置请求过程
该CY229x是可能的EPROM编程设备
由赛普拉斯现场应用程序配置在工厂或现场
阳离子工程师( FAE ) 。要求输出的频率是
为密切配合的内部PLL分频器和乘法器
选项允许。所有的定制要求,必须提交您的
当地赛普拉斯FAE或销售代表。使用的方法来
要求定制配置是:
使用CyClocks 软件。此软件会自动calcu-
鲈,可以由要生成的输出频率
CY229x设备,并提供了一个打印出最终的引出线哪
可提交(以电子或打印格式)到本地FAE
或销售代表。该CyClocks软件是免费提供
负责从赛普拉斯网站( http://www.cypress.com )或
从当地的销售代表。
一旦自定义请求已被处理收到的一部分
用一个3位的分机号码(例如, CY2292SC -128 )
具体的频率和设备的引脚排列。这是
用于样品索取及生产下单部件编号。
省电功能
关断/ OE输入三态时拔出输出
低(在32 - kHz时钟输出不受影响) 。如果系统
关闭开启的低电平该引脚还关闭了锁相环,
计数器,基准振荡器,并且所有其它的活性康波
堂费。在V所产生的电流
DD
引脚是小于50
μA
(商业温度或100
μA
工业温度)加15
μA
最大。对于32 kHz的子系统,通常是10
μA.
后
离开关断模式下,锁相环不得不重新锁定。所有输出
除了32K有一个弱上拉下来,使输出不浮动
当三态。
[4]
将S2 / SUSPEND输入可以被配置为关闭一个
可定制的一套输出和/或锁相环,低的时候。所有的PLL
和任何输出除外32K可以在几乎任何被关闭
文件编号: 38-07189牧师* C
第12页3
[+ ]反馈
CY2291
最大额定值
(超出最大额定值可能会缩短的使用寿命
装置。用户指导未经过测试。 )
电源电压...............................................- 0.5V至+ 7.0V
直流输入电压...........................................- 0.5V至+ 7.0V
存储温度................................. -65 ° C至+ 150°C
马克斯。焊接温度( 10秒) ......................... 260℃
结温................................................ .. 150℃
封装功耗...................................... 750毫瓦
静电放电电压.............................................
≥
2000V
(每MIL -STD -883方法3015 )
工作条件
[5]
参数
V
DD
V
DD
V
BATT
T
A
C
负载
C
负载
f
REF
t
PU
描述
电源电压, 5.0V操作
电源电压, 3.3V操作
备用电池电压
商业的工作温度,环境
工业运行温度,环境
马克斯。负载电容5.0V操作
马克斯。负载电容3.3V操作
外部参考晶振
外部参考时钟
[6, 7, 8]
所有
所有
所有
CY2291/CY2291F
CY2291I/CY2291FI
所有
所有
所有
所有
10.0
1
0.05
产品编号
分钟。
4.5
3.0
2.0
0
40
马克斯。
5.5
3.6
5.5
+70
+85
25
15
25.0
30
50
单位
V
V
V
°C
°C
pF
pF
兆赫
兆赫
ms
上电时所有VDDS达到指定的最低电压(电源
坡道必须是单调)
电气特性,商业5.0V
参数
V
OH
V
OL
V
OH–32
V
OL–32
V
IH
V
IL
I
IH
I
IL
I
OZ
I
DD
I
DDS
I
BATT
描述
高电平输出电压余
OH
= 4.0毫安
低电平输出电压
32.768 kHz的高层次
输出电压
32.768 kHz的低层次
输出电压
I
OL
= 4.0毫安
I
OH
- 0.5毫安
I
OL
- 0.5毫安
2.0
0.8
<1
<1
75
10
5
10
10
250
100
50
15
V
BATT
0.5
0.4
条件
分钟。
2.4
0.4
典型值。
马克斯。
单位
V
V
V
V
V
V
μA
μA
μA
mA
μA
μA
高电平输入电压
[9]
除了水晶销
低电平输入电压
[9]
除了水晶销
输入高电流
输入低电平电流
输出漏电流
V
DD
电源电流
广告
[10]
V
DD
电源电流
在关断模式
[10]
V
IN
= V
DD
– 0.5V
V
IN
= +0.5V
三态输出
V
DD
= V
DD
最大, 5V操作
关机活跃,
除V
BATT
CY2291/CY2291F
V
BATT
电源电流V
BATT
= 3.0V
笔记
5.电气参数由设计保证这些工作条件,除非另有说明。
6.外部输入的参考时钟必须有40 %和60%之间的占空比,在V测
DD
/2.
7.请参考应用笔记“晶体振荡器的主题”为交流耦合的外部输入参考时钟信息。
8.振荡器电路是最佳的晶体参考和外部参考时钟高达20MHz 。对于高于20 MHz的外部基准时钟时,建议
一个150Ω上拉电阻到V
DD
连接到XOUT引脚。
9.的Xtal输入具有CMOS阈值。
10.负荷=最大,V
IN
= 0V或V
DD
,典型值( -104 )配置, CPUCLK = 66兆赫。其他配置而有所不同。功率可以用下式来近似
( 0.65乘以为3V操作) :我
DD
=10+0.06(F
CPLL
+F
UPLL
+2F
SPLL
)+0.27(F
CLKA
+F
CLKB
+F
CLKC
+F
CLKD
+F
CPUCLK
+F
CLKF
+F
XBUF
).
文件编号: 38-07189牧师* C
第12页4
[+ ]反馈