CY2285
100 - MHz奔腾
II时钟合成器/驱动器
与扩频移动PC
特点
混合2.5V和3.3V工作电压
为奔腾II完整的时钟解决方案,以及其他SIM-
ILAR处理器的主板
- 两个CPU时钟的2.5V高达100 MHz
- 六个PCI同步时钟, 1自由运行
- 两个3.3V参考时钟在14.318兆赫
- 一个3.3V的USB时钟频率为48 MHz的运行
- 一个3.3V USB / IO时钟频率为48 MHz工作频率/ 24 MHz的
扩频时钟的EMI控制
1.5-4.0 ns的CPU和PCI时钟之间的延迟
掉电, CPU停止和PCI止动销
低偏移输出,
≤
CPU时钟之间的175 PS
早期的PCI时钟1-4纳秒( -2选项)导致PCI
DIV4允许CPU和PCI时钟动态换档
从默认频率为默认/ 4 (-2选项)
工厂EPROM可编程的输出驱动器和转换
率EMI定制
提供节省空间的28引脚SSOP封装
该CY2285具有掉电, CPU停止,而PCI站
引脚的电源管理控制。的信号是同步的
在输出认列片,保证无干扰转换
放。当CPU_STOP输入被置位时,CPU时钟
输出驱动为低电平。当PCI_STOP输入assert-
版,在PCI时钟输出(除自由运行的PCI时钟)
被拉低。当PWR_DWN引脚置位时,
参考振荡器和PLL被关闭,所有输出
被拉低。
该CY2285-2设有一个早期的PCI时钟导致的
其他PCI时钟由1-4纳秒。该CY2285-2还设有一个
DIV4引脚,允许CPU和PCI的动态转移
时钟从默认频率为缺省/ 4 。
CY2285选择指南
时钟输出
CPU ( 66 ,
100 MHz)的
PCI ( CPU / 2 ,
CPU / 3兆赫)
参考文献。 ( 14.318兆赫)
USB ( 48兆赫)
USB / IO ( 48
兆赫/ 24 MHz的SE-
lectable )
CPU -PCI延迟
EPCI -PCI延迟
扩频
CY2285-1
2
6
[1]
2
1
1
CY2285-2
2
7
[1, 2]
2
1
不适用
CY2285-3
2
6
[1]
1
1
1
功能说明
该CY2285是一个时钟合成器/驱动器为奔腾II或
需要高达其他类似的基于处理器的移动PC
100 - MHz的支持。该CY2285输出两个CPU时钟的应用
2.5V 。有六个PCI时钟,在二分之一或三分之一的运行
66.6 MHz和100 MHz的CPU时钟频率respec-
tively 。其中一个PCI时钟是自由运行。此外,该
部分输出两个3.3V的参考时钟的14.318兆赫。
该CY2285提供了集成的英特尔定义的蔓延
频谱特性。它提供了一个-0.6 % downspread
CPU和PCI时钟,它可以帮助降低EMI在某些
高速系统。
1.5-4.0纳秒
不适用
1.5-4.0纳秒
1.0-4.0纳秒
1.5-4.0纳秒
不适用
–0.6%
–0.6%
–0.6%
Downspread Downspread Downspread
注意事项:
1.一个自由运行PCI时钟。
2.一个早期PCI的时钟。
SPREAD ( -2,-3选项)
REF0/SPREAD
REF0 (-2选项)
逻辑框图
DIV4
XTALIN
XTALOUT
14.318
兆赫
OSC 。
中央处理器
PLL
/4
停止
逻辑
分频器
REF1/SEL48
REF1 ( -2,-3选项)
V
DDREF
CPUCLK [ 0-1 ]
V
DDCPU
EPCICLK (-2选项)
EPROM
延迟
停止
逻辑
PWR_DWN
V
DDPCI
PCICLK [1-5]
V
DDPCI
PCICLK_F
V
DDPCI
CPU_STOP
PCI_STOP
SYS
PLL
USBCLK
V
DD48
USB_IOCLK / TS ( -1选项)
USBCLK / SEL100 / 66 (-2选项)
V
DD48
Intel和Pentium是Intel Corporation的注册商标。
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
408-943-2600
2000年5月18日
CY2285
销刀豆网络gurations
SSOP
顶视图
V
SSREF
XTAL_IN
XTAL_OUT
PCICLK_F
PCICLK1
PCICLK2
V
SSPCI
V
DDPCI
PCICLK3
PCICLK4
PCICLK5
V
DD48
USBCLK
USB_IOCLK / TS
1
2
3
4
5
CY2285-1
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
V
DDREF
REF1/SEL48
REF0/SPREAD
V
DDCPU
CPUCLK0
CPUCLK1
V
SSCPU
V
SSCORE
PCI_STOP
V
DDCORE
CPU_STOP
PWRDWN
SEL100
V
SS48
REF0
XTAL_IN
XTAL_OUT
PCICLK_F
PCICLK1
PCICLK2
V
SSPCI
V
DDPCI
PCICLK3
PCICLK4
PCICLK5
EPCICLK
V
DD48
USBCLK/SEL100/66
1
2
3
4
5
CY2285-2
6
7
8
9
10
11
12
13
14
SSOP
顶视图
28
27
26
25
24
23
22
21
20
19
18
17
16
15
V
DDREF
REF1
传播
V
DDCPU
CPUCLK0
CPUCLK1
V
SSCPU
V
SSCORE
PCI_STOP
V
DDCORE
CPU_STOP
PWRDWN
DIV4
V
SS48
V
SSREF
XTAL_IN
XTAL_OUT
PCICLK_F
PCICLK1
PCICLK2
V
SSPCI
V
DDPCI
PCICLK3
PCICLK4
PCICLK5
V
DD48
USBCLK
USB_IOCLK / TS
1
2
3
4
5
SSOP
顶视图
28
27
26
25
24
CY2285-3
23
22
21
20
19
18
17
16
15
V
DDREF
REF1/SEL48
传播
V
DDCPU
CPUCLK0
CPUCLK1
V
SSCPU
V
SSCORE
PCI_STOP
V
DDCORE
CPU_STOP
PWRDWN
SEL100
V
SS48
6
7
8
9
10
11
12
13
14
销摘要: CY2285-1 , CY2285-3
名字
V
DD
V
DDCPU
V
SS
XTALIN
[3]
XTALOUT
[3]
PCI_STOP
CPU_STOP
PWR_DWN
SEL100
CPUCLK [0:1 ]
PCICLK [1: 5]
PCICLK_F
REF0/SPREAD
引脚
8, 12, 19, 28
25
1, 7, 15, 21, 22
2
3
20
18
17
16
23, 24
5, 6, 9, 10, 11
4
26 ( -1选项)
描述
3.3V电源电压
2.5V电源为CPU时钟
地
参考晶振输入
参考晶体反馈
低电平有效控制输入停止PCI时钟
低电平有效控制输入停止CPU时钟
低电平有效控制输入断电装置
选择启用100 - MHz或66 MHz的CPU时钟
高= 100 MHz时, LOW = 66 MHz的
2.5V的CPU时钟输出
3.3V PCI时钟输出
3.3V自由运行PCI时钟输出
3.3V 14.318 MHz的参考时钟输出和上电扩频
使表带的选择。
表带LOW =扩频启用
表带HIGH =扩频禁用
低电平有效控制输入,使扩频
3.3V 14.318 MHz的参考时钟输出和上电48- / 24 - MHz的SE-
择表带的选择。
表带LOW = 48 MHz的上pin14
表带HIGH = 24 MHz的上pin14
3.3V 48 - MHz的USB时钟输出
3.3V 48 - MHz或24 MHz的输出和三态魁梧的选择。
表带LOW =输入三态模式下进行测试
表带HIGH =正常运行
传播
REF1/SEL48
26 ( -3选项)
27
USBCLK
USB_IOCLK / TS
13
14
注意:
3.为了获得最佳的精度,使用并行谐振晶体,C
负载
= 18 pF的。
2
CY2285
销摘要: CY2285-2
名字
V
DD
V
DDCPU
V
SS
XTALIN
[3]
XTALOUT
[3]
PCI_STOP
CPU_STOP
PWR_DWN
DIV4
CPUCLK [0:1 ]
PCICLK [1: 5]
PCICLK_F
EPCICLK
REF0
REF1
USBCLK/SEL100/66
引脚
8, 13, 19, 28
25
7, 15, 21, 22
2
3
20
18
17
16
23, 24
5, 6, 9, 10, 11
4
12
1
27
14
描述
3.3V电源
2.5V电源
地
参考晶振输入
参考晶体反馈
低电平有效控制输入停止PCI时钟
低电平有效控制输入停止CPU时钟
低电平有效控制输入断电装置
低电平有效控制输入,使除以4的选项
CPU和PCI时钟
2.5V的CPU时钟输出
3.3V PCI时钟输出
3.3V自由运行PCI时钟输出
早期3.3V PCI时钟输出(不自由运行)
3.3V 14.318 MHz的参考时钟输出
3.3V 14.318 MHz的参考时钟输出
3.3V 48 - MHz的USB时钟输出,或选择输入和频率
选择带选项(使用10 - kΩ的外部电阻带)
表带LOW = 66.6 MHz的CPU频率
表带HIGH = 100 MHz的CPU频率
低电平有效控制输入,使扩频
传播
26
实际的时钟频率值
时钟输出
CPUCLK
CPUCLK
USB 48 MHz的
目标频率的实际频率
(兆赫)
(兆赫)
66.67
100
48
66.654
99.77
48.008
PPM
–240
–2300
+167
电源管理逻辑
CPU_STOP
X
0
0
1
1
PCI_STOP
X
0
1
0
1
PWR_DWN
0
1
1
1
1
CPUCLK
低
低
低
运行
运行
PCICLK
低
低
运行
低
运行
PCICLK_F
低
运行
运行
运行
运行
其他
钟
低
运行
运行
运行
运行
OSC 。
关闭
锁相环
关闭
运行运行
运行运行
运行运行
运行运行
3
CY2285
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
电源电压................................................ ..- 0.5 + 7.0V
输入电压.............................................. -0.5 V到V
DD
+0.5
储存温度(无冷凝) ... -65 ° C至+ 150°C
马克斯。焊接温度( 10秒) ...................... + 260℃
结温............................................... + 150℃
静电放电电压........................................... >2000V
(每MIL -STD -883方法3015 ,喜欢V
DD
引脚连在一起)
工作条件
[5]
参数
V
DD
V
DDCPU
T
A
C
L
CPU供电电压
工作温度,环境
马克斯。电容负载
CPUCLK
PCICLK
REF
基准频率振荡器标称值
14.318
描述
模拟和数字3.3V电源电压
分钟。
3.135
2.375
0
马克斯。
3.465
2.625
70
20
30
35
14.318
兆赫
单位
V
V
°C
pF
f
( REF )
电气特性
在整个工作范围
参数
V
IH
V
IL
V
OH
V
OL
V
OH
描述
高电平输入电压
低电平输入电压
除了水晶输入
[6]
除了水晶输入
[6]
I
OH
= 12毫安
I
OL
= 12毫安
I
OH
= 16毫安
I
OH
= 36毫安
V
OL
低电平输出电压
V
DDPCI
, AV
DD
, V
DDREF
= 3.135V
I
OL
= 9.4毫安
I
OL
= 9毫安
I
OL
= 29毫安
I
IH
I
IL
I
OZ
I
DD25
I
DD25
I
DD33
I
DDS
输入高电流
输入低电平电流
输出漏电流
电源电流为
2.5V时钟
电源电流为
2.5V时钟
电源电流为
3.3V时钟
掉电电流
V
IH
= V
DD
V
IL
= 0V
三态
V
DDCPU
= 2.625V, V
IN
= 0或V
DD
,负载输出, CPU = 66.6兆赫
V
DDCPU
= 2.625V, V
IN
= 0或V
DD
,负载输出, CPU = 100 MHz的
V
DD
= 3.465V, V
IN
= 0或V
DD
,负载输出
电流消耗在断电状态
–10
CPUCLK
CPUCLK
2.4
REF
REF
[7]
PCICLK
REF
REF
[7]
–10
+10
10
+10
70
100
170
500
A
A
A
mA
mA
mA
A
0.4V
V
2.0
0.4
测试条件
分钟。马克斯。单位
2.0
0.8
V
V
V
V
V
高电平输出电压V
DDCPU
= 2.375V
低电平输出电压V
DDCPU
= 2.375V
高电平输出电压V
DDPCI
, AV
DD
, V
DDREF
= 3.135V
I
OH
= 14.5毫安PCICLK
注意事项:
5.电气参数都保证这些工作条件。
6.晶体输入有CMOS阈值,名义上V
DD
/2.
7. CY2285-2选项而已。
5
CY2285
100 - MHz奔腾
II时钟合成器/驱动器
与扩频移动PC
特点
混合2.5V和3.3V工作电压
为奔腾II完整的时钟解决方案,以及其他SIM-
ILAR处理器的主板
- 两个CPU时钟的2.5V高达100 MHz
- 六个PCI同步时钟, 1自由运行
- 两个3.3V参考时钟在14.318兆赫
- 一个3.3V的USB时钟频率为48 MHz的运行
- 一个3.3V USB / IO时钟频率为48 MHz工作频率/ 24 MHz的
扩频时钟的EMI控制
1.5-4.0 ns的CPU和PCI时钟之间的延迟
掉电, CPU停止和PCI止动销
低偏移输出,
≤
CPU时钟之间的175 PS
早期的PCI时钟1-4纳秒( -2选项)导致PCI
DIV4允许CPU和PCI时钟动态换档
从默认频率为默认/ 4 (-2选项)
工厂EPROM可编程的输出驱动器和转换
率EMI定制
提供节省空间的28引脚SSOP封装
该CY2285具有掉电, CPU停止,而PCI站
引脚的电源管理控制。的信号是同步的
在输出认列片,保证无干扰转换
放。当CPU_STOP输入被置位时,CPU时钟
输出驱动为低电平。当PCI_STOP输入assert-
版,在PCI时钟输出(除自由运行的PCI时钟)
被拉低。当PWR_DWN引脚置位时,
参考振荡器和PLL被关闭,所有输出
被拉低。
该CY2285-2设有一个早期的PCI时钟导致的
其他PCI时钟由1-4纳秒。该CY2285-2还设有一个
DIV4引脚,允许CPU和PCI的动态转移
时钟从默认频率为缺省/ 4 。
CY2285选择指南
时钟输出
CPU ( 66 ,
100 MHz)的
PCI ( CPU / 2 ,
CPU / 3兆赫)
参考文献。 ( 14.318兆赫)
USB ( 48兆赫)
USB / IO ( 48
兆赫/ 24 MHz的SE-
lectable )
CPU -PCI延迟
EPCI -PCI延迟
扩频
CY2285-1
2
6
[1]
2
1
1
CY2285-2
2
7
[1, 2]
2
1
不适用
CY2285-3
2
6
[1]
1
1
1
功能说明
该CY2285是一个时钟合成器/驱动器为奔腾II或
需要高达其他类似的基于处理器的移动PC
100 - MHz的支持。该CY2285输出两个CPU时钟的应用
2.5V 。有六个PCI时钟,在二分之一或三分之一的运行
66.6 MHz和100 MHz的CPU时钟频率respec-
tively 。其中一个PCI时钟是自由运行。此外,该
部分输出两个3.3V的参考时钟的14.318兆赫。
该CY2285提供了集成的英特尔定义的蔓延
频谱特性。它提供了一个-0.6 % downspread
CPU和PCI时钟,它可以帮助降低EMI在某些
高速系统。
1.5-4.0纳秒
不适用
1.5-4.0纳秒
1.0-4.0纳秒
1.5-4.0纳秒
不适用
–0.6%
–0.6%
–0.6%
Downspread Downspread Downspread
注意事项:
1.一个自由运行PCI时钟。
2.一个早期PCI的时钟。
SPREAD ( -2,-3选项)
REF0/SPREAD
REF0 (-2选项)
逻辑框图
DIV4
XTALIN
XTALOUT
14.318
兆赫
OSC 。
中央处理器
PLL
/4
停止
逻辑
分频器
REF1/SEL48
REF1 ( -2,-3选项)
V
DDREF
CPUCLK [ 0-1 ]
V
DDCPU
EPCICLK (-2选项)
EPROM
延迟
停止
逻辑
PWR_DWN
V
DDPCI
PCICLK [1-5]
V
DDPCI
PCICLK_F
V
DDPCI
CPU_STOP
PCI_STOP
SYS
PLL
USBCLK
V
DD48
USB_IOCLK / TS ( -1选项)
USBCLK / SEL100 / 66 (-2选项)
V
DD48
Intel和Pentium是Intel Corporation的注册商标。
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
408-943-2600
2000年5月18日
CY2285
销刀豆网络gurations
SSOP
顶视图
V
SSREF
XTAL_IN
XTAL_OUT
PCICLK_F
PCICLK1
PCICLK2
V
SSPCI
V
DDPCI
PCICLK3
PCICLK4
PCICLK5
V
DD48
USBCLK
USB_IOCLK / TS
1
2
3
4
5
CY2285-1
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
V
DDREF
REF1/SEL48
REF0/SPREAD
V
DDCPU
CPUCLK0
CPUCLK1
V
SSCPU
V
SSCORE
PCI_STOP
V
DDCORE
CPU_STOP
PWRDWN
SEL100
V
SS48
REF0
XTAL_IN
XTAL_OUT
PCICLK_F
PCICLK1
PCICLK2
V
SSPCI
V
DDPCI
PCICLK3
PCICLK4
PCICLK5
EPCICLK
V
DD48
USBCLK/SEL100/66
1
2
3
4
5
CY2285-2
6
7
8
9
10
11
12
13
14
SSOP
顶视图
28
27
26
25
24
23
22
21
20
19
18
17
16
15
V
DDREF
REF1
传播
V
DDCPU
CPUCLK0
CPUCLK1
V
SSCPU
V
SSCORE
PCI_STOP
V
DDCORE
CPU_STOP
PWRDWN
DIV4
V
SS48
V
SSREF
XTAL_IN
XTAL_OUT
PCICLK_F
PCICLK1
PCICLK2
V
SSPCI
V
DDPCI
PCICLK3
PCICLK4
PCICLK5
V
DD48
USBCLK
USB_IOCLK / TS
1
2
3
4
5
SSOP
顶视图
28
27
26
25
24
CY2285-3
23
22
21
20
19
18
17
16
15
V
DDREF
REF1/SEL48
传播
V
DDCPU
CPUCLK0
CPUCLK1
V
SSCPU
V
SSCORE
PCI_STOP
V
DDCORE
CPU_STOP
PWRDWN
SEL100
V
SS48
6
7
8
9
10
11
12
13
14
销摘要: CY2285-1 , CY2285-3
名字
V
DD
V
DDCPU
V
SS
XTALIN
[3]
XTALOUT
[3]
PCI_STOP
CPU_STOP
PWR_DWN
SEL100
CPUCLK [0:1 ]
PCICLK [1: 5]
PCICLK_F
REF0/SPREAD
引脚
8, 12, 19, 28
25
1, 7, 15, 21, 22
2
3
20
18
17
16
23, 24
5, 6, 9, 10, 11
4
26 ( -1选项)
描述
3.3V电源电压
2.5V电源为CPU时钟
地
参考晶振输入
参考晶体反馈
低电平有效控制输入停止PCI时钟
低电平有效控制输入停止CPU时钟
低电平有效控制输入断电装置
选择启用100 - MHz或66 MHz的CPU时钟
高= 100 MHz时, LOW = 66 MHz的
2.5V的CPU时钟输出
3.3V PCI时钟输出
3.3V自由运行PCI时钟输出
3.3V 14.318 MHz的参考时钟输出和上电扩频
使表带的选择。
表带LOW =扩频启用
表带HIGH =扩频禁用
低电平有效控制输入,使扩频
3.3V 14.318 MHz的参考时钟输出和上电48- / 24 - MHz的SE-
择表带的选择。
表带LOW = 48 MHz的上pin14
表带HIGH = 24 MHz的上pin14
3.3V 48 - MHz的USB时钟输出
3.3V 48 - MHz或24 MHz的输出和三态魁梧的选择。
表带LOW =输入三态模式下进行测试
表带HIGH =正常运行
传播
REF1/SEL48
26 ( -3选项)
27
USBCLK
USB_IOCLK / TS
13
14
注意:
3.为了获得最佳的精度,使用并行谐振晶体,C
负载
= 18 pF的。
2
CY2285
销摘要: CY2285-2
名字
V
DD
V
DDCPU
V
SS
XTALIN
[3]
XTALOUT
[3]
PCI_STOP
CPU_STOP
PWR_DWN
DIV4
CPUCLK [0:1 ]
PCICLK [1: 5]
PCICLK_F
EPCICLK
REF0
REF1
USBCLK/SEL100/66
引脚
8, 13, 19, 28
25
7, 15, 21, 22
2
3
20
18
17
16
23, 24
5, 6, 9, 10, 11
4
12
1
27
14
描述
3.3V电源
2.5V电源
地
参考晶振输入
参考晶体反馈
低电平有效控制输入停止PCI时钟
低电平有效控制输入停止CPU时钟
低电平有效控制输入断电装置
低电平有效控制输入,使除以4的选项
CPU和PCI时钟
2.5V的CPU时钟输出
3.3V PCI时钟输出
3.3V自由运行PCI时钟输出
早期3.3V PCI时钟输出(不自由运行)
3.3V 14.318 MHz的参考时钟输出
3.3V 14.318 MHz的参考时钟输出
3.3V 48 - MHz的USB时钟输出,或选择输入和频率
选择带选项(使用10 - kΩ的外部电阻带)
表带LOW = 66.6 MHz的CPU频率
表带HIGH = 100 MHz的CPU频率
低电平有效控制输入,使扩频
传播
26
实际的时钟频率值
时钟输出
CPUCLK
CPUCLK
USB 48 MHz的
目标频率的实际频率
(兆赫)
(兆赫)
66.67
100
48
66.654
99.77
48.008
PPM
–240
–2300
+167
电源管理逻辑
CPU_STOP
X
0
0
1
1
PCI_STOP
X
0
1
0
1
PWR_DWN
0
1
1
1
1
CPUCLK
低
低
低
运行
运行
PCICLK
低
低
运行
低
运行
PCICLK_F
低
运行
运行
运行
运行
其他
钟
低
运行
运行
运行
运行
OSC 。
关闭
锁相环
关闭
运行运行
运行运行
运行运行
运行运行
3
CY2285
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
电源电压................................................ ..- 0.5 + 7.0V
输入电压.............................................. -0.5 V到V
DD
+0.5
储存温度(无冷凝) ... -65 ° C至+ 150°C
马克斯。焊接温度( 10秒) ...................... + 260℃
结温............................................... + 150℃
静电放电电压........................................... >2000V
(每MIL -STD -883方法3015 ,喜欢V
DD
引脚连在一起)
工作条件
[5]
参数
V
DD
V
DDCPU
T
A
C
L
CPU供电电压
工作温度,环境
马克斯。电容负载
CPUCLK
PCICLK
REF
基准频率振荡器标称值
14.318
描述
模拟和数字3.3V电源电压
分钟。
3.135
2.375
0
马克斯。
3.465
2.625
70
20
30
35
14.318
兆赫
单位
V
V
°C
pF
f
( REF )
电气特性
在整个工作范围
参数
V
IH
V
IL
V
OH
V
OL
V
OH
描述
高电平输入电压
低电平输入电压
除了水晶输入
[6]
除了水晶输入
[6]
I
OH
= 12毫安
I
OL
= 12毫安
I
OH
= 16毫安
I
OH
= 36毫安
V
OL
低电平输出电压
V
DDPCI
, AV
DD
, V
DDREF
= 3.135V
I
OL
= 9.4毫安
I
OL
= 9毫安
I
OL
= 29毫安
I
IH
I
IL
I
OZ
I
DD25
I
DD25
I
DD33
I
DDS
输入高电流
输入低电平电流
输出漏电流
电源电流为
2.5V时钟
电源电流为
2.5V时钟
电源电流为
3.3V时钟
掉电电流
V
IH
= V
DD
V
IL
= 0V
三态
V
DDCPU
= 2.625V, V
IN
= 0或V
DD
,负载输出, CPU = 66.6兆赫
V
DDCPU
= 2.625V, V
IN
= 0或V
DD
,负载输出, CPU = 100 MHz的
V
DD
= 3.465V, V
IN
= 0或V
DD
,负载输出
电流消耗在断电状态
–10
CPUCLK
CPUCLK
2.4
REF
REF
[7]
PCICLK
REF
REF
[7]
–10
+10
10
+10
70
100
170
500
A
A
A
mA
mA
mA
A
0.4V
V
2.0
0.4
测试条件
分钟。马克斯。单位
2.0
0.8
V
V
V
V
V
高电平输出电压V
DDCPU
= 2.375V
低电平输出电压V
DDCPU
= 2.375V
高电平输出电压V
DDPCI
, AV
DD
, V
DDREF
= 3.135V
I
OH
= 14.5毫安PCICLK
注意事项:
5.电气参数都保证这些工作条件。
6.晶体输入有CMOS阈值,名义上V
DD
/2.
7. CY2285-2选项而已。
5