0
CY2210
133 - MHz的扩频时钟合成器/驱动器
与AGP ,USB和DRCG支持
特点
混合2.5V和3.3V工作电压
符合英特尔
CK133 ( CY2210-3 ) & CK133W
( CY2210-2 )合成器和驱动器规格
多输出时钟以不同的频率
- 4个CPU时钟,高达133 MHz的
- 八个PCI同步时钟, 1自由运行
- 两个CPU / 2个时钟,在二分之一的CPU频率
- 四AGP时钟在66 MHz的
- 三个同步APIC时钟,在16.67 MHz的
- 一个USB时钟频率为48 MHz的
- 在14.318兆赫两个参考时钟
扩频时钟
- 32.5 kHz的调制频率@ 133 MHz的
- 33.1 kHz的调制频率@ 100兆赫
CY2210-02/03
- 33.4 kHz的调制频率@ 100兆赫
CY2210-04
- 撒的EPROM编程百分比。
默认值是-0.6 % ,这是推荐的英特尔
掉电功能
三个选择输入
低偏移和低抖动输出
OE和测试模式支持
56 -pin SSOP封装
好处
可以使用与奔腾
II和Pentium
III处理器
单芯片主板为主时钟发生器
- 共同驱动,支持4个CPU和芯片组
- 支持4个PCI插槽和芯片组
- 驱动多达两个主要的存储器时钟发生器, includ-
荷兰国际集团DRCG ( CPUCLK / 2 )
- 支持多个AGP插槽
- 支持多处理系统
- 支持USB频率和I / O芯片
使得在某些系统中减少电磁干扰的
支持移动系统
支持多达8个CPU的时钟频率
满足在高频紧系统定时要求
启用ATE和“钉床”测试
广泛使用,标准包使成本更低
逻辑框图
引脚配置
SSOP
顶视图
REFCLK [ 0-1] ( 14.318兆赫)
V
SSREF
REFCLK0
REFCLK1
V
DDREF
1
2
3
4
5
6
7
8
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
V
DDAPIC
APICCLK2
APICCLK1
APICCLK0
V
SSAPIC
V
DDCPU/2
CPUCLK/2
( DRCG )
CPUCLK/2
( DRCG )
V
SSCPU/2
V
DDCPU
CPUCLK3
CPUCLK2
V
SSCPU
V
DDCPU
CPUCLK1
CPUCLK0
V
SSCPU
AV
DD
AV
SS
PCI_STOP
CPU_STOP
PWR_DWN
传播
SEL1
SEL0
V
DDUSB
USBCLK
V
SSUSB
CPUCLK [ 0-3 ]
CPU_STOP
XTALIN
XTALOUT
14.318
兆赫
OSC 。
XTALIN
XTALOUT
V
SSPCI
PCICLK_F ( 33.33兆赫)
PCICLK [ 1-7] ( 33.33兆赫)
APICCLK [ 0-2] ( 16.67兆赫)
AGPCLK [ 0-3] ( 66.67兆赫)
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
PCICLK2
PCICLK3
V
SSPCI
PCICLK4
PCICLK5
V
DDPCI
PCICLK6
PCICLK7
V
SSPCI
V
SSAGP
AGPCLK0
AGPCLK1
V
DDAGP
V
SSAGP
AGPCLK2
AGPCLK3
V
DDAGP
SEL133
SEL1
SEL0
SEL133
传播
PCI_STOP
PWR_DWN
EPROM
SYS
PLL
USBCLK ( 48兆赫)
Intel和Pentium是Intel Corporation的注册商标。
赛普拉斯半导体公司
文件编号: 38-07204修订版**
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2002年12月14日
CY2210-2/-3/-4
中央处理器
PLL
分频器,
EPROM-
ProgDelay
和
STOP LOGIC
CPUCLK / 2 [ 0-1] ( DRCG )
PCICLK_F
PCICLK1
V
DDPCI
9
CY2210
销摘要
名字
V
SSREF
V
DDREF
V
SSPCI
V
DDPCI
V
SSAGP
V
DDAGP
V
SSUSB
V
DDUSB
V
SSCPU
V
DDCPU
V
SSCPU
/2
V
DDCPU
/2
V
SSAPIC
V
DDAPIC
AV
SS
AV
DD
XTALIN
[1]
XTALOUT
[1]
CPUCLK [ 0-3 ]
PCICLK [ 1-7 ]
PCICLK_F
CPUCLK/2
AGPCLK [ 0-3 ]
APICCLK [ 0-2]
REFCLK [ 0-1 ]
USBCLK
CPU_STOP
PCI_STOP
PWR_DWN
传播
SEL1
SEL0
SEL133
引脚
1
4
7, 13, 19
10, 16
20, 24
23, 27
29
31
40, 44
43, 47
48
51
52
56
38
39
5
6
41, 42, 45, 46
9, 11, 12, 14, 15, 17, 18
8
49, 50
21, 22, 25, 26
53, 54, 55
2, 3
30
36
37
35
34
33
32
28
描述
3.3V参考地
3.3V参考电压源
3.3V PCI地面
PCI 3.3V电源电压
3.3V AGP地
3.3V AGP电压电源
3.3V USB地面
3.3V USB电源
2.5V的CPU地面
2.5V的CPU电压电源
2.5V的CPU / 2地
2.5V的CPU / 2电源
2.5V APIC地面
APIC 2.5V电源电压
模拟地面PLL和核心
模拟供电电压PLL和核心
参考晶振输入
参考晶体反馈
CPU时钟输出
PCI时钟输出,在33.33 MHz的同步运行
自由运行PCI时钟
CPU / 2时钟输出,驱动器内存时钟发生器
AGP时钟输出,在66.66 MHz的运行
APIC时钟输出,运行在16.67兆赫
参考时钟输出, 14.318兆赫
48 - MHz的USB时钟输出
有源低投入,禁用CPU和AGP时钟时断言
低电平有效输入,当断言禁用PCI时钟
有源低投入,断电时的部分主张
有源低投入,使扩频时断言
CPU频率选择输入(参见功能表)
CPU频率选择输入(参见功能表)
CPU频率选择输入(参见功能表)
注意:
1.为了达到最佳的精度,使用并行谐振晶体,C
负载
= 18 pF的。对于不同的C晶体
负载
请参阅应用笔记, “晶体振荡器
主题“ 。
文件编号: 38-07204修订版**
第10 2
CY2210
功能表
[2]
SEL133
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
SEL1
0
1
0
1
0
1
0
1
SEL0
CPUCLK
(兆赫)
高阻
100.227
[3]
100
100
TCLK/2
不适用
133.33
133.33
CPUCLK/2
(兆赫)
高阻
50.114
[3]
50
50
TCLK/4
不适用
66.67
66.67
AGPCLK
(兆赫)
高阻
66.818
[3]
66.67
66.67
TCLK/4
不适用
66.67
66.67
PCICLK
(兆赫)
高阻
33.409
[3]
33.33
33.33
TCLK/8
不适用
33.33
33.33
USBCLK
(兆赫)
高阻
48.008
[3]
关闭
48
TCLK/2
不适用
关闭
48
REFCLK
(兆赫)
高阻
14.318
[3]
14.318
14.318
TCLK
不适用
14.318
14.318
APICCLK
(兆赫)
高阻
16.705
[3]
16.67
16.67
TCLK/16
不适用
16.67
16.67
实际的时钟频率值
目标
频率
(兆赫)
-2
100.0
133.33
48.0
-3
100.0
133.33
48.0
-4
100.0
133.33
48.0
-2
99.126
132.769
48.008
实际
频率
(兆赫)
-3
99.126
132.769
48.008
-4
100.227
132.769
48.008
-2
–8740
–4208
167
PPM
-3
–8740
–4208
167
-4
+2714
–4208
167
时钟
产量
CPUCLK
CPUCLK
USBCLK
时钟使能配置
CPU_STOP
X
0
0
1
1
PWR_DWN
0
1
1
1
1
PCI_STOP
X
0
1
0
1
CPUCLK
低
低
低
ON
ON
CPUCLK/2
低
ON
ON
ON
ON
AGP
低
低
低
ON
ON
PCI
低
低
ON
低
ON
PCI_F
低
ON
ON
ON
ON
REF
APIC
低
ON
ON
ON
ON
OSC 。
关闭
ON
ON
ON
ON
压控振荡器
关闭
ON
ON
ON
ON
时钟驱动器阻抗
阻抗
缓冲区名
CPU , CPU / 2 , APIC
USB , REF
PCI , AGP
V
DD
范围
2.375–2.625
3.135–3.465
3.135–3.465
缓存类型
类型1
类型3
5型
最低
13.5
20
12
典型
29
40
30
最大
45
60
55
注意事项:
2. TCLK是一个测试时钟驱动在测试模式下XTALIN输入。
3.只有CY2210-2支持此选项。在CY2210-3 ,这一选择被定义为“N / A”或“保留” 。
文件编号: 38-07204修订版**
第10 3
CY2210
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
电源电压................................................ ..- 0.5 + 7.0V
输入电压.............................................. -0.5 V到V
DD
+0.5
储存温度(无冷凝) ... -65 ° C至+ 150°C
结温............................................... + 150℃
封装功耗1W ..............................................
静电放电电压
(每MIL -STD -883方法3015 ) ............................. >2000V
工作条件
在其电气参数都保证
参数
V
DDREF
, V
DDPCI
, AV
DD
,
V
DDAGP
, V
DDUSB
V
DDCPU
, V
DDCPU/2
V
DDAPIC
T
A
C
L
描述
3.3V电源电压
CPU和CPU / 2电源电压
APIC电源电压
工作温度,环境
马克斯。电容负载
CPUCLK , CPUCLK / 2 , USBCLK ,楼盘, APIC
PCICLK , AGP
基准频率振荡器标称值
上电时所有VDD的达到最低
额定电压(功率坡道必须是单调)
14.318
0.05
分钟。
3.135
2.375
2.375
0
马克斯。
3.465
2.625
2.625
70
20
30
14.318
50
兆赫
ms
单位
V
V
V
°C
pF
f
( REF )
t
PU
电气特性
在整个工作范围
参数
V
IH
V
IL
V
OH
V
OL
I
IH
I
IL
I
OH
描述
高电平输入电压
低电平输入电压
除了水晶垫
I
OH
= -1毫安
I
OH
= -1毫安
I
OL
= 1毫安
I
OL
= 1毫安
2.0
2.4
0.4
0.4
10
10
V
OH
= 2.0V
V
OH
= 2.0V
V
OH
= 2.4V
V
OH
= 2.4V
V
OL
= 0.4V
V
OL
= 0.4V
V
OL
= 0.4V
V
OL
= 0.4V
–16
–20
–15
19
25
10
20
–60
–72
–51
49
58
24
49
10
90
160
100
200
A
mA
mA
A
A
mA
A
A
mA
V
USB ,楼盘, PCI , AGP
低电平输出电压
[4]
CPU , CPU / 2 , APIC
USB ,楼盘, PCI , AGP
输入高电流
输入低电平电流
高电平输出电流
租金
[4]
0℃, V
IN
& LT ; V
DD
0℃, V
IN
& LT ; V
DD
CPU , CPU / 2
APIC
USB , REF
AGP,PCI
I
OL
低电平输出
当前
[4]
CPU , CPU / 2
APIC
USB , REF
AGP,PCI
I
OZ
I
DD2
I
DD3
I
DDPD2
I
DDPD3
输出漏电流
三态
测试条件
除了水晶垫。阈值电压的晶体片= V
DD
/2
分钟。马克斯。单位
2.0
0.8
V
V
V
高电平输出电压
[4]
CPU , CPU / 2 , APIC
–30 –100
2.5V电源电流AV
DD
/V
DD33
= 3.465V, V
DD25
= 2.625V ,女
中央处理器
= 133 MHz的
3.3V电源电流AV
DD
/V
DD33
= 3.465V, V
DD25
= 2.625V ,女
中央处理器
= 133 MHz的
2.5V关断电流
3.3V关断电流
AV
DD
/V
DD33
= 3.465V, V
DD25
= 2.625V
AV
DD
/V
DDQ3
= 3.465V, V
DD25
= 2.625V
注意:
4.参数是通过设计和特性保证。不是100 %生产测试。
文件编号: 38-07204修订版**
第10 4
0
CY2210
133 - MHz的扩频时钟合成器/驱动器
与AGP ,USB和DRCG支持
特点
混合2.5V和3.3V工作电压
符合英特尔
CK133 ( CY2210-3 ) & CK133W
( CY2210-2 )合成器和驱动器规格
多输出时钟以不同的频率
- 4个CPU时钟,高达133 MHz的
- 八个PCI同步时钟, 1自由运行
- 两个CPU / 2个时钟,在二分之一的CPU频率
- 四AGP时钟在66 MHz的
- 三个同步APIC时钟,在16.67 MHz的
- 一个USB时钟频率为48 MHz的
- 在14.318兆赫两个参考时钟
扩频时钟
- 32.5 kHz的调制频率@ 133 MHz的
- 33.1 kHz的调制频率@ 100兆赫
CY2210-02/03
- 33.4 kHz的调制频率@ 100兆赫
CY2210-04
- 撒的EPROM编程百分比。
默认值是-0.6 % ,这是推荐的英特尔
掉电功能
三个选择输入
低偏移和低抖动输出
OE和测试模式支持
56 -pin SSOP封装
好处
可以使用与奔腾
II和Pentium
III处理器
单芯片主板为主时钟发生器
- 共同驱动,支持4个CPU和芯片组
- 支持4个PCI插槽和芯片组
- 驱动多达两个主要的存储器时钟发生器, includ-
荷兰国际集团DRCG ( CPUCLK / 2 )
- 支持多个AGP插槽
- 支持多处理系统
- 支持USB频率和I / O芯片
使得在某些系统中减少电磁干扰的
支持移动系统
支持多达8个CPU的时钟频率
满足在高频紧系统定时要求
启用ATE和“钉床”测试
广泛使用,标准包使成本更低
逻辑框图
引脚配置
SSOP
顶视图
REFCLK [ 0-1] ( 14.318兆赫)
V
SSREF
REFCLK0
REFCLK1
V
DDREF
1
2
3
4
5
6
7
8
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
V
DDAPIC
APICCLK2
APICCLK1
APICCLK0
V
SSAPIC
V
DDCPU/2
CPUCLK/2
( DRCG )
CPUCLK/2
( DRCG )
V
SSCPU/2
V
DDCPU
CPUCLK3
CPUCLK2
V
SSCPU
V
DDCPU
CPUCLK1
CPUCLK0
V
SSCPU
AV
DD
AV
SS
PCI_STOP
CPU_STOP
PWR_DWN
传播
SEL1
SEL0
V
DDUSB
USBCLK
V
SSUSB
CPUCLK [ 0-3 ]
CPU_STOP
XTALIN
XTALOUT
14.318
兆赫
OSC 。
XTALIN
XTALOUT
V
SSPCI
PCICLK_F ( 33.33兆赫)
PCICLK [ 1-7] ( 33.33兆赫)
APICCLK [ 0-2] ( 16.67兆赫)
AGPCLK [ 0-3] ( 66.67兆赫)
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
PCICLK2
PCICLK3
V
SSPCI
PCICLK4
PCICLK5
V
DDPCI
PCICLK6
PCICLK7
V
SSPCI
V
SSAGP
AGPCLK0
AGPCLK1
V
DDAGP
V
SSAGP
AGPCLK2
AGPCLK3
V
DDAGP
SEL133
SEL1
SEL0
SEL133
传播
PCI_STOP
PWR_DWN
EPROM
SYS
PLL
USBCLK ( 48兆赫)
Intel和Pentium是Intel Corporation的注册商标。
赛普拉斯半导体公司
文件编号: 38-07204修订版**
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2002年12月14日
CY2210-2/-3/-4
中央处理器
PLL
分频器,
EPROM-
ProgDelay
和
STOP LOGIC
CPUCLK / 2 [ 0-1] ( DRCG )
PCICLK_F
PCICLK1
V
DDPCI
9
CY2210
销摘要
名字
V
SSREF
V
DDREF
V
SSPCI
V
DDPCI
V
SSAGP
V
DDAGP
V
SSUSB
V
DDUSB
V
SSCPU
V
DDCPU
V
SSCPU
/2
V
DDCPU
/2
V
SSAPIC
V
DDAPIC
AV
SS
AV
DD
XTALIN
[1]
XTALOUT
[1]
CPUCLK [ 0-3 ]
PCICLK [ 1-7 ]
PCICLK_F
CPUCLK/2
AGPCLK [ 0-3 ]
APICCLK [ 0-2]
REFCLK [ 0-1 ]
USBCLK
CPU_STOP
PCI_STOP
PWR_DWN
传播
SEL1
SEL0
SEL133
引脚
1
4
7, 13, 19
10, 16
20, 24
23, 27
29
31
40, 44
43, 47
48
51
52
56
38
39
5
6
41, 42, 45, 46
9, 11, 12, 14, 15, 17, 18
8
49, 50
21, 22, 25, 26
53, 54, 55
2, 3
30
36
37
35
34
33
32
28
描述
3.3V参考地
3.3V参考电压源
3.3V PCI地面
PCI 3.3V电源电压
3.3V AGP地
3.3V AGP电压电源
3.3V USB地面
3.3V USB电源
2.5V的CPU地面
2.5V的CPU电压电源
2.5V的CPU / 2地
2.5V的CPU / 2电源
2.5V APIC地面
APIC 2.5V电源电压
模拟地面PLL和核心
模拟供电电压PLL和核心
参考晶振输入
参考晶体反馈
CPU时钟输出
PCI时钟输出,在33.33 MHz的同步运行
自由运行PCI时钟
CPU / 2时钟输出,驱动器内存时钟发生器
AGP时钟输出,在66.66 MHz的运行
APIC时钟输出,运行在16.67兆赫
参考时钟输出, 14.318兆赫
48 - MHz的USB时钟输出
有源低投入,禁用CPU和AGP时钟时断言
低电平有效输入,当断言禁用PCI时钟
有源低投入,断电时的部分主张
有源低投入,使扩频时断言
CPU频率选择输入(参见功能表)
CPU频率选择输入(参见功能表)
CPU频率选择输入(参见功能表)
注意:
1.为了达到最佳的精度,使用并行谐振晶体,C
负载
= 18 pF的。对于不同的C晶体
负载
请参阅应用笔记, “晶体振荡器
主题“ 。
文件编号: 38-07204修订版**
第10 2
CY2210
功能表
[2]
SEL133
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
SEL1
0
1
0
1
0
1
0
1
SEL0
CPUCLK
(兆赫)
高阻
100.227
[3]
100
100
TCLK/2
不适用
133.33
133.33
CPUCLK/2
(兆赫)
高阻
50.114
[3]
50
50
TCLK/4
不适用
66.67
66.67
AGPCLK
(兆赫)
高阻
66.818
[3]
66.67
66.67
TCLK/4
不适用
66.67
66.67
PCICLK
(兆赫)
高阻
33.409
[3]
33.33
33.33
TCLK/8
不适用
33.33
33.33
USBCLK
(兆赫)
高阻
48.008
[3]
关闭
48
TCLK/2
不适用
关闭
48
REFCLK
(兆赫)
高阻
14.318
[3]
14.318
14.318
TCLK
不适用
14.318
14.318
APICCLK
(兆赫)
高阻
16.705
[3]
16.67
16.67
TCLK/16
不适用
16.67
16.67
实际的时钟频率值
目标
频率
(兆赫)
-2
100.0
133.33
48.0
-3
100.0
133.33
48.0
-4
100.0
133.33
48.0
-2
99.126
132.769
48.008
实际
频率
(兆赫)
-3
99.126
132.769
48.008
-4
100.227
132.769
48.008
-2
–8740
–4208
167
PPM
-3
–8740
–4208
167
-4
+2714
–4208
167
时钟
产量
CPUCLK
CPUCLK
USBCLK
时钟使能配置
CPU_STOP
X
0
0
1
1
PWR_DWN
0
1
1
1
1
PCI_STOP
X
0
1
0
1
CPUCLK
低
低
低
ON
ON
CPUCLK/2
低
ON
ON
ON
ON
AGP
低
低
低
ON
ON
PCI
低
低
ON
低
ON
PCI_F
低
ON
ON
ON
ON
REF
APIC
低
ON
ON
ON
ON
OSC 。
关闭
ON
ON
ON
ON
压控振荡器
关闭
ON
ON
ON
ON
时钟驱动器阻抗
阻抗
缓冲区名
CPU , CPU / 2 , APIC
USB , REF
PCI , AGP
V
DD
范围
2.375–2.625
3.135–3.465
3.135–3.465
缓存类型
类型1
类型3
5型
最低
13.5
20
12
典型
29
40
30
最大
45
60
55
注意事项:
2. TCLK是一个测试时钟驱动在测试模式下XTALIN输入。
3.只有CY2210-2支持此选项。在CY2210-3 ,这一选择被定义为“N / A”或“保留” 。
文件编号: 38-07204修订版**
第10 3
CY2210
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
电源电压................................................ ..- 0.5 + 7.0V
输入电压.............................................. -0.5 V到V
DD
+0.5
储存温度(无冷凝) ... -65 ° C至+ 150°C
结温............................................... + 150℃
封装功耗1W ..............................................
静电放电电压
(每MIL -STD -883方法3015 ) ............................. >2000V
工作条件
在其电气参数都保证
参数
V
DDREF
, V
DDPCI
, AV
DD
,
V
DDAGP
, V
DDUSB
V
DDCPU
, V
DDCPU/2
V
DDAPIC
T
A
C
L
描述
3.3V电源电压
CPU和CPU / 2电源电压
APIC电源电压
工作温度,环境
马克斯。电容负载
CPUCLK , CPUCLK / 2 , USBCLK ,楼盘, APIC
PCICLK , AGP
基准频率振荡器标称值
上电时所有VDD的达到最低
额定电压(功率坡道必须是单调)
14.318
0.05
分钟。
3.135
2.375
2.375
0
马克斯。
3.465
2.625
2.625
70
20
30
14.318
50
兆赫
ms
单位
V
V
V
°C
pF
f
( REF )
t
PU
电气特性
在整个工作范围
参数
V
IH
V
IL
V
OH
V
OL
I
IH
I
IL
I
OH
描述
高电平输入电压
低电平输入电压
除了水晶垫
I
OH
= -1毫安
I
OH
= -1毫安
I
OL
= 1毫安
I
OL
= 1毫安
2.0
2.4
0.4
0.4
10
10
V
OH
= 2.0V
V
OH
= 2.0V
V
OH
= 2.4V
V
OH
= 2.4V
V
OL
= 0.4V
V
OL
= 0.4V
V
OL
= 0.4V
V
OL
= 0.4V
–16
–20
–15
19
25
10
20
–60
–72
–51
49
58
24
49
10
90
160
100
200
A
mA
mA
A
A
mA
A
A
mA
V
USB ,楼盘, PCI , AGP
低电平输出电压
[4]
CPU , CPU / 2 , APIC
USB ,楼盘, PCI , AGP
输入高电流
输入低电平电流
高电平输出电流
租金
[4]
0℃, V
IN
& LT ; V
DD
0℃, V
IN
& LT ; V
DD
CPU , CPU / 2
APIC
USB , REF
AGP,PCI
I
OL
低电平输出
当前
[4]
CPU , CPU / 2
APIC
USB , REF
AGP,PCI
I
OZ
I
DD2
I
DD3
I
DDPD2
I
DDPD3
输出漏电流
三态
测试条件
除了水晶垫。阈值电压的晶体片= V
DD
/2
分钟。马克斯。单位
2.0
0.8
V
V
V
高电平输出电压
[4]
CPU , CPU / 2 , APIC
–30 –100
2.5V电源电流AV
DD
/V
DD33
= 3.465V, V
DD25
= 2.625V ,女
中央处理器
= 133 MHz的
3.3V电源电流AV
DD
/V
DD33
= 3.465V, V
DD25
= 2.625V ,女
中央处理器
= 133 MHz的
2.5V关断电流
3.3V关断电流
AV
DD
/V
DD33
= 3.465V, V
DD25
= 2.625V
AV
DD
/V
DDQ3
= 3.465V, V
DD25
= 2.625V
注意:
4.参数是通过设计和特性保证。不是100 %生产测试。
文件编号: 38-07204修订版**
第10 4
Y2210
CY2210
133 MHz的扩频时钟合成器/驱动器
与AGP ,USB和DRCG支持
特点
混合2.5V和3.3V工作电压
符合英特尔
CK133 ( CY2210-3 ) & CK133W
( CY2210-2 )合成器和驱动器规格
多输出时钟以不同的频率
- 4个CPU时钟,高达133 MHz的
- 八个PCI同步时钟, 1自由运行
- 两个CPU / 2个时钟,在二分之一的CPU频率
- 四AGP时钟在66 MHz的
- 三个同步APIC时钟,在16.67 MHz的
- 一个USB时钟频率为48 MHz的
- 在14.318兆赫两个参考时钟
单芯片主板为主时钟发生器
- 共同驱动,支持4个CPU和芯片组
- 支持4个PCI插槽和芯片组
- 驱动多达两个主要的存储器时钟发生器,包括
DRCG ( CPUCLK / 2 )
- 支持多个AGP插槽
- 支持多处理系统
- 支持USB频率和I / O芯片
好处
可以使用与奔腾
II和Pentium
III处理器
扩频时钟
使得在某些系统中减少电磁干扰的
- 32.5 kHz的调制频率@ 133 MHz的
- 33.1 kHz的调制频率@ 100兆赫
CY2210-02/03
- 33.4 kHz的调制频率@ 100兆赫
CY2210-04
- 撒的EPROM编程百分比。默认
是0.6% ,这是推荐的英特尔
掉电功能
三个选择输入
低偏移和低抖动输出
OE和测试模式支持
56 -pin SSOP封装
支持移动系统
支持多达8个CPU的时钟频率
满足在高频紧系统定时要求
启用ATE和“钉床”测试
广泛使用,标准包使成本更低
逻辑框图
REFCLK [ 0-1] ( 14.318兆赫)
引脚配置
顶视图
V
SSREF
REFCLK0
REFCLK1
V
DDREF
1
2
3
4
5
6
7
8
56
55
54
53
52
51
50
49
V
DDAPIC
APICCLK2
APICCLK1
APICCLK0
V
SSAPIC
V
DDCPU/2
CPUCLK/2
( DRCG )
CPUCLK/2
( DRCG )
V
SSCPU/2
V
DDCPU
CPUCLK3
CPUCLK2
V
SSCPU
V
DDCPU
CPUCLK1
CPUCLK0
V
SSCPU
AV
DD
AV
SS
PCI_STOP
CPU_STOP
PWR_DWN
传播
SEL1
SEL0
V
DDUSB
USBCLK
V
SSUSB
CPUCLK [ 0-3 ]
CPU_STOP
XTALIN
XTALOUT
14.318
兆赫
OSC 。
XTALIN
XTALOUT
V
SSPCI
CY2210-2/-3/-4
中央处理器
PLL
CPUCLK / 2 [ 0-1] ( DRCG )
PCICLK_F
PCICLK1
V
DDPCI
SEL1
SEL0
SEL133
传播
PCI_STOP
PWR_DWN
分频器,
易宝
M-
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
PCICLK_F ( 33.33兆赫)
PCICLK [ 1-7] ( 33.33兆赫)
APICCLK [ 0-2] ( 16.67兆赫)
AGPCLK [ 0-3] ( 66.67兆赫)
PCICLK2
PCICLK3
V
SSPCI
PCICLK4
PCICLK5
V
DDPCI
PCICLK6
PCICLK7
V
SSPCI
V
SSAGP
AGPCLK0
AGPCLK1
V
DDAGP
V
SSAGP
AGPCLK2
AGPCLK3
V
DDAGP
SEL133
EPROM
SYS
PLL
USBCLK ( 48兆赫)
1.0版, 2006年11月25日
2200 LAURELWOOD路,圣克拉拉, CA 95054
联系电话: ( 408 ) 855-0555
传真: ( 408 ) 855-0550
分页: 10 1
www.SpectraLinear.com
CY2210
销摘要
名字
V
SSREF
V
DDREF
V
SSPCI
V
DDPCI
V
SSAGP
V
DDAGP
V
SSUSB
V
DDUSB
V
SSCPU
V
DDCPU
V
SSCPU
/2
V
DDCPU
/2
V
SSAPIC
V
DDAPIC
AV
SS
AV
DD
XTALIN
[1]
XTALOUT
[1]
CPUCLK [ 0-3 ]
PCICLK [ 1-7 ]
PCICLK_F
CPUCLK/2
AGPCLK [ 0-3 ]
APICCLK [ 0-2]
REFCLK [ 0-1 ]
USBCLK
CPU_STOP
PCI_STOP
PWR_DWN
传播
SEL1
SEL0
SEL133
引脚
1
4
7, 13, 19
10, 16
20, 24
23, 27
29
31
40, 44
43, 47
48
51
52
56
38
39
5
6
41, 42, 45, 46
9, 11, 12, 14, 15, 17, 18
8
49, 50
21, 22, 25, 26
53, 54, 55
2, 3
30
36
37
35
34
33
32
28
描述
3.3V参考地
3.3V参考电压源
3.3V PCI地面
PCI 3.3V电源电压
3.3V AGP地
3.3V AGP电压电源
3.3V USB地面
3.3V USB电源
2.5V的CPU地面
2.5V的CPU电压电源
2.5V的CPU / 2地
2.5V的CPU / 2电源
2.5V APIC地面
APIC 2.5V电源电压
模拟地面PLL和核心
模拟供电电压PLL和核心
参考晶振输入
参考晶体反馈
CPU时钟输出
PCI时钟输出,在33.33 MHz的同步运行
自由运行PCI时钟
CPU / 2时钟输出,驱动器内存时钟发生器
AGP时钟输出,在66.66 MHz的运行
APIC时钟输出,运行在16.67兆赫
参考时钟输出, 14.318兆赫
48 - MHz的USB时钟输出
有源低投入,禁用CPU和AGP时钟时断言
低电平有效输入,当断言禁用PCI时钟
有源低投入,断电时的部分主张
有源低投入,使扩频时断言
CPU频率选择输入(参见功能表)
CPU频率选择输入(参见功能表)
CPU频率选择输入(参见功能表)
注意:
1.为了达到最佳的精度,使用并行谐振晶体,C
负载
= 18 pF的。对于不同的C晶体
负载
请参阅应用笔记, “晶体振荡器的主题。 ”
1.0版, 2006年11月25日
第10 2
CY2210
功能表
[2]
SEL133
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
SEL1
0
1
0
1
0
1
0
1
SEL0
CPUCLK
(兆赫)
高阻
100.227
[3]
100
100
TCLK/2
不适用
133.33
133.33
CPUCLK/2
(兆赫)
高阻
50.114
[3]
50
50
TCLK/4
不适用
66.67
66.67
AGPCLK
(兆赫)
高阻
66.818
[3]
66.67
66.67
TCLK/4
不适用
66.67
66.67
PCICLK
(兆赫)
高阻
33.409
[3]
33.33
33.33
TCLK/8
不适用
33.33
33.33
USBCLK
(兆赫)
高阻
48.008
[3]
关闭
48
TCLK/2
不适用
关闭
48
REFCLK
(兆赫)
高阻
14.318
[3]
14.318
14.318
TCLK
不适用
14.318
14.318
APICCLK
(兆赫)
高阻
16.705
[3]
16.67
16.67
TCLK/16
不适用
16.67
16.67
实际的时钟频率值
目标
频率
(兆赫)
-2
100.0
133.33
48.0
-3
100.0
133.33
48.0
-4
100.0
133.33
48.0
-2
99.126
132.769
48.008
实际
频率
(兆赫)
-3
99.126
132.769
48.008
-4
100.227
132.769
48.008
-2
–8740
–4208
167
PPM
-3
–8740
–4208
167
-4
+2714
–4208
167
时钟
产量
CPUCLK
CPUCLK
USBCLK
时钟使能配置
CPU_STOP
X
0
0
1
1
PWR_DWN
0
1
1
1
1
PCI_STOP
X
0
1
0
1
CPUCLK
低
低
低
ON
ON
CPUCLK/2
低
ON
ON
ON
ON
AGP
低
低
低
ON
ON
PCI
低
低
ON
低
ON
PCI_F
低
ON
ON
ON
ON
REF
APIC
低
ON
ON
ON
ON
OSC 。
关闭
ON
ON
ON
ON
压控振荡器
关闭
ON
ON
ON
ON
时钟驱动器阻抗
阻抗
最低
缓冲区名
CPU , CPU / 2 , APIC
USB , REF
PCI , AGP
V
DD
范围
2.375–2.625
3.135–3.465
3.135–3.465
缓存类型
类型1
类型3
5型
13.5
20
12
29
40
30
45
60
55
典型
最大
注意事项:
2. TCLK是一个测试时钟驱动在测试模式下XTALIN输入。
3.只有CY2210-2支持此选项。在CY2210-3 ,这一选择被定义为“N / A”或“保留” 。
1.0版, 2006年11月25日
第10 3
CY2210
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
电源电压................................................ ..- 0.5 + 7.0V
输入电压.............................................. -0.5 V到V
DD
+0.5
储存温度(无冷凝) ....- 65℃至+ 150℃
结温................................................ + 150℃
封装功耗1W ..............................................
静电放电电压
(每MIL -STD -883方法3015 ) ............................. >2000V
工作条件
在其电气参数都保证
参数
V
DDREF
, V
DDPCI
, AV
DD
,
V
DDAGP
, V
DDUSB
V
DDCPU
, V
DDCPU/2
V
DDAPIC
T
A
C
L
描述
3.3V电源电压
CPU和CPU / 2电源电压
APIC电源电压
工作温度,环境
马克斯。电容负载
CPUCLK , CPUCLK / 2 , USBCLK ,楼盘, APIC
PCICLK , AGP
基准频率振荡器标称值
上电时所有VDD的达到最低
额定电压(功率坡道必须是单调)
14.318
0.05
分钟。
3.135
2.375
2.375
0
马克斯。
3.465
2.625
2.625
70
20
30
14.318
50
兆赫
ms
单位
V
V
V
C
pF
f
( REF )
t
PU
电气特性
在整个工作范围
参数
V
IH
V
IL
V
OH
V
OL
I
IH
I
IL
I
OH
描述
高电平输入电压
低电平输入电压
高电平输出电压
[4]
低电平输出
电压
[4]
除了水晶垫
CPU , CPU / 2 , APIC
USB ,楼盘, PCI , AGP
CPU , CPU / 2 , APIC
USB ,楼盘, PCI , AGP
输入高电流
输入低电平电流
高电平的输出
当前
[4]
0℃, V
IN
& LT ; V
DD
0℃, V
IN
& LT ; V
DD
CPU , CPU / 2
APIC
USB , REF
AGP,PCI
I
OL
低电平输出电流
[4]
CPU , CPU / 2
APIC
USB , REF
AGP,PCI
I
OZ
I
DD2
I
DD3
I
DDPD2
I
DDPD3
输出漏电流
三态
V
OH
= 2.0V
V
OH
= 2.0V
V
OH
= 2.4V
V
OH
= 2.4V
V
OL
= 0.4V
V
OL
= 0.4V
V
OL
= 0.4V
V
OL
= 0.4V
–16
–20
–15
19
25
10
20
I
OH
= -1毫安
I
OH
= -1毫安
I
OL
= 1毫安
I
OL
= 1毫安
2.0
2.4
0.4
0.4
10
10
–60
–72
–51
49
58
24
49
10
90
160
100
200
A
mA
mA
A
A
mA
A
A
mA
V
测试条件
除了水晶垫。阈值电压的晶体片= V
DD
/2
分钟。马克斯。单位
2.0
0.8
V
V
V
–30 –100
2.5V电源电流AV
DD
/V
DD33
= 3.465V, V
DD25
= 2.625V ,女
中央处理器
= 133 MHz的
3.3V电源电流AV
DD
/V
DD33
= 3.465V, V
DD25
= 2.625V ,女
中央处理器
= 133 MHz的
2.5V关断电流
3.3V关断电流
AV
DD
/V
DD33
= 3.465V, V
DD25
= 2.625V
AV
DD
/V
DDQ3
= 3.465V, V
DD25
= 2.625V
注意:
4.参数是通过设计和特性保证。不是100 %生产测试。
1.0版, 2006年11月25日
第10 4