初步
CY100
配套IC与5 V ADC
8路10位A / D转换器, 5 V接口和3.3 V或2.5 V控制器,用于汽车,卡车42 V
应用
特点
8路10位A / D转换器
批准
ISO
接口,压摆率限制,
根据ISO 9141双向串行接口驱动
具有诊断两个小阶段的信号
SPI接口
所有I / O - 专为2.5 V端口至3.6 V逻辑电平
包装: LQFP32
引脚说明
引脚名称
AREF GNDA VDD5A
AN_IN0..7
内存
AD转换器
8通道
RESET
功能
接收器输出驱动器ISO 9141
发射器输入驱动器的ISO 9141
输入/输出驱动器的ISO 9141
UB-参考了ISO 9141接收器
输出小信号1期
输出小信号第2阶段
输入小信号1期
输入小信号第2阶段
模拟量输入0
模拟输入1
模拟输入2
模拟输入3
模拟输入4
模拟量输入5 (的只有一半的采样率
其它频道)
模拟输入6
模拟输入7
CLK输入为
A- TO -D
变流器
(需要启用CY100 )
中断输出为A至D转换器
SPI从机选择信号
从出信号( SPI数据输出)
奴隶在信号( SPI数据输入)
SPI串行时钟输入
模拟参考电压ADC
模拟电源电压5 V
模拟地
UBAT
针
为
ESD
保护
5 V - 数字电源
3.3 V / 2.5 V - 供应IO
数字地面主要为“芯片”的数字
模块
数字地面主要为“芯片”权力
如ISO , KSA和SPI模块
复位输入
不使用->被连接到地
CLK
VDD5
INT
+逻辑
SI
SO
SPI -INTERFACE
SPI
(诊断)复位
SCK
SS
16
15
14
13
9
10
8
7
32
31
30
29
28
27
26
25
22
23
17
19
18
20
1
2
3
12
6
21
5
11
4
24
RX
TX
RT
UB_REF
A1
A2
E1
E2
AN_IN0
AN_IN1
AN_IN2
AN_IN3
AN_IN4
AN_IN5
AN_IN6
AN_IN7
CLK
INT
SS
SO
SI
SCK
AREF
VDD5A
GNDA
UBAT
VDD5
VDDIO
GND1
GND2
RST
TST
E1
小信号
阶段
-1
RESET
ISO接口
UBREF
RX
E2
A2
A1
2x
ISO9141
-1
TX
RT
RESET
RST
TST
GNDL
GND2
VDDIO
UBAT
1
二千○四分之一由罗伯特·博世有限公司保留所有权利包括工业产权的权利
罗伯特·博世有限公司保留分配的唯一权力,如复制,复制和分发。
第1页
初步
概述
该CY100旨在帮助低电压微
控制器在汽车应用中。八通道
10位模拟 - 数字转换器ADC的工作的半自动
matically与5 V -输入。因为摆的可能性的
速率限制, ISO接口可以在BSS操作两个
和LIN应用。与诊断两个信号阶段可以
被用于控制像发光小信号负载
二极管(LED) 。与SPI接口的控制器
没有实时条件达2兆波特通信。
参数
输入范围
开关电容
分辨率为输入范围
转换时间为每个信道
中(f = 2,5兆赫)
最大采样率
AREF = 5 V :
分辨率, 0.1 V < AN_INx < 4.9 V
分辨率, AN_INx
≤
100毫伏
分辨率, AN_INx
≥
4.9 V
民
-0.3
最大
U
VDD5A
+ 0.3
20
10
122
1
±
2
±
4
±
4
单位
V
pF
位
s
千赫
最低位
最低位
最低位
最大额定值
参数
电压, RT
电压, UBAT , UB_REF
电压,A1,A2
电压VDD5 , VDD5A , AREF
电压, VDDIO
电压, AN_INx ,CLK, E1,E2
RST , SCK , SI , SS ,TX
最大电压, INT , RX , SO
频率工作范围
最大SPI传输速率
工作温T
j
热阻
ESD HBM , MIL883D 3015 100pF电容/ 1.5kΩ的
A1,A2,室温
所有其他引脚
最大
最大
最大
最大
最大
最大
民
-15
-2
-0.6
-0.3
-0.3
-0.3
-0.3
2.5
-40
-4
-2
最大
60
60
60
6
4
单位
V
V
V
V
V
V
VDD5
MUX
AN_IN0
RMUX
RMUX
RMUX
GNDA
U
VDD5
+ 0.3
U
VDDIO
V
+ 0.3
12
兆赫
2
兆位
150
°C
60
K / W
+4
+2
kV
kV
S&H
RMUX
RMUX
RMUX
Cs
VDD5
RMUX
凛
RMUX
AREF
ADC
( 10位; SAR )
01 1 01 1 0101
AN_IN3
CMAX
OFFSET
通道
GNDA
T
TESTM 3
TESTM3
GNDA
R
D ON
S
RMUX
数字偏移
赔偿金
A / D转换器(ADC )
该
CY100
采用
10位
特区
(逐次
逼近寄存器)转换为S & H(样本
不放)元素。总误差(增益,偏移,非
线性度)小于2的LSB和小于4 LSB的近
地面或AREF 。该CY100具有内部补偿
补偿algorithmus 。的转化率和采样时间
每个通道比125快我们。该ADC多路复用
8个外部输入通道,通道5,这是除
其他复用的内部通道
CY100抵消芯片的补偿。
这样的1毫秒的通道0的转换时间,以图4和6至
7可以达到的,而信道5可以被转换的每个
2毫秒。所有8个通道都在定时模式下运行,而不
抖动。
输入电压范围为0 V ... 5.5 V的输入引脚
AN_INx被钳位VDD5和由ESD GND
保护二极管。该ADC具有一个独立的基准输入
引脚AREF 。
转换所有8个信道的结果后贮藏
在结果的RAM。结束通道7的转换后
输出的INT变为有效(低)。此输出可
用于触发与中断或DMA微控制器
请求。
OFFSET
参考
赔偿
结果寄存器
内存
BANK0 BANK1
IN
T
控制
内部总线
ADC - SPI传输
注册( BIOR )
f
CCL
K
( = 2 , H或3M Z)
5M
H
SPI
分频器1
(1,2,3或4)
f
周期
2分
(2500, 3000,
5000或6000 )
CLK
2
二千○四分之一由罗伯特·博世有限公司保留所有权利包括工业产权的权利
罗伯特·博世有限公司保留分配的唯一权力,如复制,复制和分发。
第2页
初步
串行接口/ ISO DRIVER
集成在CY100是双向的串行接口
根据ISO 9141.驱动器,从而实现数据传输
驱动器可被用于,例如,作为诊断接口
对于固定剂或用于驱动发电机的接口。如果接口
不使用时,在发射机侧可以被部署为一个小型
信号阶段。
在输入/输出引脚的RT进行保护,防止破坏
从ISO冲动3a和3b 。
小信号STAGES
开漏输出,两个相同的小信号阶段
都集成在CY100 。输出级,主要是
对于数字输出,为“半智能”演员的控制
(如半导体继电器)和驱动LED 。
输入E1和E2为实现与比较
VDDIO - 依赖的门槛。输入有上拉
电流源,以便在壳体的打开的输入,输出
阶段被禁用。的输出的相位是不
反相。
输出级被禁用(晶体管关闭)
当RST上的复位信号被激活。
VDDIO的Vddio
SPI位
s
关断时间/
关闭过滤器使用时间
( SOT_EN ISO_DLY
,
)
RT
VDDIO
TX
SPI-位
发射机
DIAGNOSE
Ax
其他
模块
压摆率
控制
SPI位( ISO_SRC )
Ex
RST
&放大器;
UB_REF
RESET信号
RST
接收器
RX
该发射功能可通过SPI软复位启动
后活性的RST (低)。漏极开路输出
电流限制,此外,输出电压上
Ax
(X = 1; 2 )被监控的似然性。如果在斧头上的电压
仍然超过上的开关后,在一定定义的阈值
输出晶体管和一个预定义的时间tvoff之后,一个短
电路向电池被检测,并且阶段是关闭的。
除法器的开/关
参数
在我的RT较低水平
RT
= 40毫安
RT标称输出电流
RT关机状态下输入电流
RT压摆率限制,下降沿,
钝化
RX1低输出电压
RX1的高输出电压
TX1低水平
TX1高层
民
-5
1
0
U
VDDIO
– 0.4
-0.3
0.7 *
U
VDDIO
最大
1.4
50
10
3
0.5
U
VDDIO
0.3 *
U
VDDIO
U
VDD5
+ 0.3
单位
V
mA
A
V / μs的
V
V
V
V
输出级也可诊断。错误
条件短路到蓄电池(SCB) ,短路到
地( SCG)和开路负载(OL)进行检测。错误
检测是根据在输出级进行选择性
条件: OL和SCG检测,当输出
舞台被禁用; SCB被检测到时,输出级是
上。错误OL ,渣打银行和SCG进行过滤。
参数
A1,A2的最大电压
A1,A2的标称输出电流
A1,A2调节短路电流
A1,A2上的电阻
切换时间E1至A1 , E2为A2
民
-0.6
50
最大
60
50
120
14
2
单位
V
mA
mA
s
在OL的诊断可以单独通过SPI被禁止
接口为每个输出级的应用程序,对于该
诊断电流会干扰(例如发光二极管) 。关闭
意味着, OL零电流诊断和停用
错误指示OL 。
3
二千○四分之一由罗伯特·博世有限公司保留所有权利包括工业产权的权利
罗伯特·博世有限公司保留分配的唯一权力,如复制,复制和分发。
第3页
初步
SPI接口
CON组fi guration
寄存器。 (读/写)
状态寄存器
(只读)
串行SPI接口建立通信链路
之间CY100和系统的微控制器。该
CY100
始终处于从属模式,而运营
控制器提供的主站功能。最大波特率
率为2 MBd的。
运用积极的从机选择信号SS CY100是
通过SPI主选择。 SI是在数据输入的奴隶,
这样从出的数据输出。通过串行时钟SCK的输入
SPI时钟由SPI主机提供。在箱子
非活动从选择信号(高电平)或主动重置数据
输出SO为高阻抗(三态) 。
一个指令的第2位被用来实现一种
扩展设备寻址。这使得有机会
操作起来分享一个共同的SS 4从属设备
从主单元的信号。
SS
SCK
SO
SI
SPI控制:
状态机
SPI移位寄存器
ID寄存器
(只读)
ADC RAM
(读/写)
系统中的应用实例
传感器
1
传感器
2
传感器
3
传感器
4
传感器
5
传感器
6
传感器
7
传感器
8
5V信号
5V信号
5V信号
5V信号
5V信号
5V信号
5V信号
5V信号
Ch1
Ch2
CY100
10位A / D
@5V,
8xMUX
SI
Ch3
Ch4
内存
Ch5
SO
SCK
3V SPI
数据总线
3V μC
3V SPI
Ch6
/SS
Ch7
-
Ch8
联系
罗伯特·博世有限公司
汽车电子
AE /唯元器件销售
邮政信箱1342
D- 72703罗伊特林根
德国
电话: +49 ( 0 ) 7121 / 35-2179
电子邮件: bosch.semiconductors@de.bosch.com
Datasheet_CY100.doc第3版
4
二千○四分之一由罗伯特·博世有限公司保留所有权利包括工业产权的权利
罗伯特·博世有限公司保留分配的唯一权力,如复制,复制和分发。
第4页