CXR702F080
CMOS 32位单片机
描述
该CXR702F080是CMOS 32位
在单个芯片上集成的A / D转换器,串行
接口,定时器,总线接口单元,DMA控制器,
记忆棒接口,以及以及基本
像一个32位RISC CPU配置, ROM,RAM
和I / O端口。
这也提供空闲/休眠/停止功能
使功耗更低。
特点
中央处理器
最小指令周期
SR11系列32位RISC CPU内核
54.3ns (F
SRC
:的18.432MHz )
30.5μs (F
TEX
: 32.768kHz的)
结合FLASH EEPROM
Incorporated的RAM
外围功能
- 总线接口单元
· DMA控制器
- A / D转换器
- 串行接口
256K字节
16K字节
176引脚LFLGA (塑胶)
- 定时器
4个通道
8位4模拟输入,逐次逼近系统
时钟同步, 2通道
时钟同步, 1路(团64字节的缓冲区RAM )
异步, 2通道
8位定时器, 8个信道
16位捕捉定时器, 3通道
8位时基定时器
时钟预分频器
16位看门狗定时器
- 记忆棒接口
- 哔输出电路
- 外部中断
待机模式
包
结构
硅栅CMOS IC
11个频道(极性选择和两个边缘检测可能)
空闲/休眠/停止
176引脚塑料LFLGA
索尼保留更改产品规格,恕不另行通知。本资料概不转让任何许可
任何专利或其他权利的任何暗示或其他方式。示出了应用电路,如果有的话,是示出典型的实施例
该装置的操作。索尼公司不承担因使用这些电路中的任何问题负责。
–1–
E01739
AV
DD
AV
REF
AV
SS
MSINS
INT0
到INT9
TDO
TRST
RTCK
TCK
TMS
TDI
10
1
24
16
8
AN0
到AN3
4
A / D转换器
时钟发生器/
系统控制器
外部总线
SCS1
SI1
SO1
SCK1
总线接口单元
串行接口
单元(CH1)
闪存EEPROM
256K字节
ARM7TDMI
CPU核心
SCS0
SI0
SO0
SCK0
串行接口
单元( CH0 )
内存
TXOUT
TX
TEX
XOUT
XTAL
EXTAL
RST
V
DD
V
SS
框图
19
8
2
TxD0
RxD0
2
2
6
3
1
2
内存
16K字节
UART ( CH0 )
2
2
DMAC ( CH0 )
DMAC(通道1 )
DMAC (CH 2)
DMAC (CH 3)
8
1
16位捕捉定时器( CH0 )
看门狗定时器
16位捕捉定时器( CH1 )
东莹交通预分频器
16位捕捉定时器( CH 2 )
中断控制器
SCS2
SI2
SO2
SCK2
串行接口
单元(CH 2)
A0
以A23
D0
以D15
CS0
到CS7
RD
WE
LWR / LB
UWR / UB
等待
MA0
到MA18
MD0
到MD7
MCS0,
MCS1
MRD
MWE
DACK0
DREQ0
DACK1
DREQ1
TxD1
RxD1
的UART (CH1)
–2–
6
8
6
4
8
6
6
4
8
最高位
MSDIO
MSIDR
MSSCLK
EC0
记忆棒接口
8位定时器/计数器( CH0 )
T1
EC2
8位定时器( CH1 )
8位定时器/计数器( CH 2)
T3
8位定时器( CH 3 )
8位定时器( CH4 )
CT0ED0
CT0ED1
CT1ED0
CT1ED1
CT2ED0
CT2ED1
嘟
8位定时器( CH5 )
8位定时器( CH6 )
端口端口B端口C端口D端口E端口F G口端口H端口I
端口J PORT 口L M口端口n端口
8位定时器( CH7 )
8
8
7
3
8
4
CXR702F080
1
如图所示的从模块产生的中断的原因的数目。但原因输入到中断控制器的数目不同于OR的示becauses 。
2
从UART产生的中断信号的一部分,记忆棒接口被输入到通过DMA取决于应用的中断控制器。