CXD3003R
CD数字信号处理器,内置数字伺服和DAC
对于这款产品的供货情况,请联系销售办事处。
描述
该CXD3003R是一个数字信号处理器的LSI为
CD播放器。该LSI采用了数字伺服,
数字滤波器和1位DAC 。
特点
在播放过程中所有的数字信号处理是
用单芯片进行
高由于内置集成安装可能
在RAM中
数字信号处理器(DSP )块
播放模式,支持CAV (恒定角速度
速度)
免费帧的抖动
0.5 × 24 ×连续播放可以用
较低的外部时钟
可相对转动速度读出
宽的捕捉范围播放模式
主轴转速以下的方法
支持1 × 24 ×回放通过切换内置
在VCO
比特时钟,这些选通的EFM信号,是
由数字PLL产生
EFM解调数据
增强的EFM帧同步信号的保护
超精致的策略为基础的强大的错误
更正
C1 :双修正, C2 :四重纠错
在24 ×回放支持
在轨道跳跃降噪
自动调零交叉静音
子码解调和子Q数据错误
发现
数字主轴伺服(内置的过采样滤波器)
16位横越计数器
不对称补偿电路
串行总线接口的CPU
纠错监视信号等从输出
新的CPU接口
伺服自动定序
精细搜索进行轨道的跳跃高
准确性
数字音频输出接口
数字电平表,峰值表
双语兼容
VCO控制模式
数字伺服( DSSP )座
微型计算机基于软件的柔性伺服
控制
偏置取消功能的伺服误差信号
自动增益控制功能的伺服回路
:F平衡,注重偏置调节功能
支持微型两轴冲浪跳跃功能
数字滤波器和DAC模块
数字去重
数字衰减
4FS过采样滤波器
采用二次的
∑
噪声整形
支持双倍速播放
结构
硅栅CMOS IC
绝对最大额定值
电源电压
V
DD
-0.3到+4.6
V
输入电压
V
I
-0.3到+4.6
V
(V
SS
- 0.3V至V
DD
+ 0.3V)
输出电压
V
O
-0.3到+4.6
V
保存温度Tstg
-40至+125°C
电源电压差
V
SS
= AV
SS
-0.3到+0.3
V
V
V
DD
= AV
DD
-0.3到+0.3
推荐工作条件
电源电压
V
DD
3.0 4.0
V
工作温度
TOPR
-20至+75
°C
在V
DD
(分钟)为CXD3003R变化
根据播放速度和内置VCO的
选择。在V
DD
(分钟)为下CXD3003R
各方面条件都在下面,如图
页。
144引脚LQFP (塑胶)
索尼保留更改产品规格,恕不另行通知。本资料概不转让任何许可
任何专利或其他权利的任何暗示或其他方式。示出了应用电路,如果有的话,是示出典型的实施例
该装置的操作。索尼公司不承担因使用这些电路中的任何问题负责。
–1–
E97306A88
CXD3003R
最高运行速度
24
23
+25°C
22
21
+55°C
[多]
20
+75°C
19
18
17
16
15
3.0
3.1
3.2
3.3
3.4
3.5
[V]
3.6
3.7
3.8
3.9
4.0
最高运行速度曲线图显示了播放速度V
DD
(分)在不同温度下。
播放条件是中速VCO1并与DSPB = 1 CAV -W模式选择高速VCO2 。
–2–
CXD3003R
引脚配置
DV
DD
4
AV
DD
3
AV
DD
5
AV
DD
4
DV
SS
4
AV
SS
3
AV
SS
5
AV
SS
4
COUT
AO2R
DV
SS
3
CLOK
SENS
AO1R
DFCT
AO1F
数据
SCLK
ATSK
AO2F
DAS0
XTLO
DAS1
DTS0
MIRR
XTLI
DTS1
XLAT
DIRC
NC
NC
XWO
霍
108 107 106 105 104 103 102 101 100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76 75 74 73
NC 109
NC 110
种皮111
PWMI 112
FSW 113
MON 114
MDP 115
MDS 116
LOCK 117
SSTP 118
DV
SS
5 119
SFDR 120
SRDR 121
TFDR 122
TRDR 123
FFDR 124
FRDR 125
DV
DD
5 126
NC 127
VCOO 128
VCOI 129
测试130
TES2 131
TES3 132
PDO 133
VCKI 134
V16M 135
AV
DD
2 136
IGEN 137
AV
SS
2 138
ADIO 139
RFDC 140
CE 141
TE 142
NC 143
NC 144
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36
72 NC
71 NC
70 DTS2
69 XRST
68 SCSY
67 SQCK
66 SQSO
65
64
EXCK
SBSO
NC
NC
NC
63 SCOR
62
WFCK
61 MUTE(静音)
60 DOUT
59
58
MD2
DV
DD
3
57 C16M
56 C4M
55
FSTO
54 NC
53 FSTI
52 MCKO
51 XTSL
50
DV
SS
2
49 DA01
48
47
46
45
44
DA02
DA03
DA04
DA05
DA06
43 DV
DD
2
42 DA07
41 DA08
40 DA09
39 DA10
38 NC
37 NC
NC
NC
AV
SS
1
LRCK
ASYI
VPCO1
VPCO2
WDCK
CLTV
RFAC
VCTL
PSSL
DA14
PCMDI
AV
DD
1
ASYE
DV
SS
1
ASYO
DA16
DA15
–4–
DV
DD
1
LRCKI
DA13
DA12
DA11
NC
BCKI
FILO
BIAS
VC
FILI
PCO
NC
NC
SE
FE
CXD3003R
引脚说明
针
号
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
39
40
符号
SE
FE
VC
VPCO1
VPCO2
VCTL
FILO
FILI
PCO
CLTV
AV
SS
1
RFAC
BIAS
ASYI
ASYO
AV
DD
1
DV
DD
1
DV
SS
1
ASYE
PSSL
WDCK
LRCK
LRCKI
DA16
PCMDI
DA15
BCKI
DA14
DA13
DA12
DA11
DA10
DA09
I
I
O
O
I
O
I
O
I
O
O
O
O
O
O
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
I
I
I
O
1, 0
I
I
I
O
O
I
O
I
O
I
1, Z, 0
类似物
1, Z, 0
1, Z, 0
I / O
滑轨误差信号输入。
聚焦误差信号输入。
中心电压输入。
宽频带的EFM锁相环VCO2电荷泵输出。
宽带EFM PLL VCO2电荷泵输出2. $ E打开和关闭
命令FCSW 。
宽带EFM PLL VCO2控制电压输入。
主PLL滤波器输出(从=数字PLL ) 。
主PLL滤波器输入。
主PLL电荷泵输出。
乘法器VCO控制电压输入。
模拟GND 。
的EFM信号输入。
不对称电路的恒定电流输入。
不对称的比较电压输入。
EFM满摆幅输出(低电平= V
SS
高= V
DD
).
模拟电源。
数字电源。
数字GND 。
开/关电路的不对称性(低=关,高= ON) 。
音频数据输出模式切换输入(低:串行,高:平行) 。
D / 48位插槽A接口。字时钟f = 2FS 。
D / 48位插槽A接口。 LR时钟f = Fs的。
LR时钟输入到DAC ( 48位插槽) 。
DA16 ( MSB)输出时PSSL = 1时, 48位插槽串行数据输出(二进制
补充, MSB在前)时PSSL = 0 。
音频数据输入到DAC ( 48位插槽) 。
DA15输出时PSSL = 1时, 48位插槽位时钟输出时PSSL = 0 。
位时钟输入到DAC ( 48位插槽) 。
DA14输出时PSSL = 1时, 64位的时隙的串行数据输出端( 2的
补, LSB在前)时PSSL = 0 。
DA13输出时PSSL = 1时, 64位的时隙比特时钟输出时PSSL = 0 。
DA12输出时PSSL = 1时, 64位的时隙的LR时钟输出时PSSL = 0 。
DA11输出时PSSL = 1, GTOP输出时PSSL = 0 。
DA10输出时PSSL = 1, XUGF输出时PSSL = 0 。
DA09输出时PSSL = 1, XPLCK输出时PSSL = 0 。
描述
–5–
CXD3003R
CD数字信号处理器,内置数字伺服和DAC
对于这款产品的供货情况,请联系销售办事处。
描述
该CXD3003R是一个数字信号处理器的LSI为
CD播放器。该LSI采用了数字伺服,
数字滤波器和1位DAC 。
特点
在播放过程中所有的数字信号处理是
用单芯片进行
高由于内置集成安装可能
在RAM中
数字信号处理器(DSP )块
播放模式,支持CAV (恒定角速度
速度)
免费帧的抖动
0.5 × 24 ×连续播放可以用
较低的外部时钟
可相对转动速度读出
宽的捕捉范围播放模式
主轴转速以下的方法
支持1 × 24 ×回放通过切换内置
在VCO
比特时钟,这些选通的EFM信号,是
由数字PLL产生
EFM解调数据
增强的EFM帧同步信号的保护
超精致的策略为基础的强大的错误
更正
C1 :双修正, C2 :四重纠错
在24 ×回放支持
在轨道跳跃降噪
自动调零交叉静音
子码解调和子Q数据错误
发现
数字主轴伺服(内置的过采样滤波器)
16位横越计数器
不对称补偿电路
串行总线接口的CPU
纠错监视信号等从输出
新的CPU接口
伺服自动定序
精细搜索进行轨道的跳跃高
准确性
数字音频输出接口
数字电平表,峰值表
双语兼容
VCO控制模式
数字伺服( DSSP )座
微型计算机基于软件的柔性伺服
控制
偏置取消功能的伺服误差信号
自动增益控制功能的伺服回路
:F平衡,注重偏置调节功能
支持微型两轴冲浪跳跃功能
数字滤波器和DAC模块
数字去重
数字衰减
4FS过采样滤波器
采用二次的
∑
噪声整形
支持双倍速播放
结构
硅栅CMOS IC
绝对最大额定值
电源电压
V
DD
-0.3到+4.6
V
输入电压
V
I
-0.3到+4.6
V
(V
SS
- 0.3V至V
DD
+ 0.3V)
输出电压
V
O
-0.3到+4.6
V
保存温度Tstg
-40至+125°C
电源电压差
V
SS
= AV
SS
-0.3到+0.3
V
V
V
DD
= AV
DD
-0.3到+0.3
推荐工作条件
电源电压
V
DD
3.0 4.0
V
工作温度
TOPR
-20至+75
°C
在V
DD
(分钟)为CXD3003R变化
根据播放速度和内置VCO的
选择。在V
DD
(分钟)为下CXD3003R
各方面条件都在下面,如图
页。
144引脚LQFP (塑胶)
索尼保留更改产品规格,恕不另行通知。本资料概不转让任何许可
任何专利或其他权利的任何暗示或其他方式。示出了应用电路,如果有的话,是示出典型的实施例
该装置的操作。索尼公司不承担因使用这些电路中的任何问题负责。
–1–
E97306A88
CXD3003R
最高运行速度
24
23
+25°C
22
21
+55°C
[多]
20
+75°C
19
18
17
16
15
3.0
3.1
3.2
3.3
3.4
3.5
[V]
3.6
3.7
3.8
3.9
4.0
最高运行速度曲线图显示了播放速度V
DD
(分)在不同温度下。
播放条件是中速VCO1并与DSPB = 1 CAV -W模式选择高速VCO2 。
–2–
CXD3003R
引脚配置
DV
DD
4
AV
DD
3
AV
DD
5
AV
DD
4
DV
SS
4
AV
SS
3
AV
SS
5
AV
SS
4
COUT
AO2R
DV
SS
3
CLOK
SENS
AO1R
DFCT
AO1F
数据
SCLK
ATSK
AO2F
DAS0
XTLO
DAS1
DTS0
MIRR
XTLI
DTS1
XLAT
DIRC
NC
NC
XWO
霍
108 107 106 105 104 103 102 101 100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76 75 74 73
NC 109
NC 110
种皮111
PWMI 112
FSW 113
MON 114
MDP 115
MDS 116
LOCK 117
SSTP 118
DV
SS
5 119
SFDR 120
SRDR 121
TFDR 122
TRDR 123
FFDR 124
FRDR 125
DV
DD
5 126
NC 127
VCOO 128
VCOI 129
测试130
TES2 131
TES3 132
PDO 133
VCKI 134
V16M 135
AV
DD
2 136
IGEN 137
AV
SS
2 138
ADIO 139
RFDC 140
CE 141
TE 142
NC 143
NC 144
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36
72 NC
71 NC
70 DTS2
69 XRST
68 SCSY
67 SQCK
66 SQSO
65
64
EXCK
SBSO
NC
NC
NC
63 SCOR
62
WFCK
61 MUTE(静音)
60 DOUT
59
58
MD2
DV
DD
3
57 C16M
56 C4M
55
FSTO
54 NC
53 FSTI
52 MCKO
51 XTSL
50
DV
SS
2
49 DA01
48
47
46
45
44
DA02
DA03
DA04
DA05
DA06
43 DV
DD
2
42 DA07
41 DA08
40 DA09
39 DA10
38 NC
37 NC
NC
NC
AV
SS
1
LRCK
ASYI
VPCO1
VPCO2
WDCK
CLTV
RFAC
VCTL
PSSL
DA14
PCMDI
AV
DD
1
ASYE
DV
SS
1
ASYO
DA16
DA15
–4–
DV
DD
1
LRCKI
DA13
DA12
DA11
NC
BCKI
FILO
BIAS
VC
FILI
PCO
NC
NC
SE
FE
CXD3003R
引脚说明
针
号
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
39
40
符号
SE
FE
VC
VPCO1
VPCO2
VCTL
FILO
FILI
PCO
CLTV
AV
SS
1
RFAC
BIAS
ASYI
ASYO
AV
DD
1
DV
DD
1
DV
SS
1
ASYE
PSSL
WDCK
LRCK
LRCKI
DA16
PCMDI
DA15
BCKI
DA14
DA13
DA12
DA11
DA10
DA09
I
I
O
O
I
O
I
O
I
O
O
O
O
O
O
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
I
I
I
O
1, 0
I
I
I
O
O
I
O
I
O
I
1, Z, 0
类似物
1, Z, 0
1, Z, 0
I / O
滑轨误差信号输入。
聚焦误差信号输入。
中心电压输入。
宽频带的EFM锁相环VCO2电荷泵输出。
宽带EFM PLL VCO2电荷泵输出2. $ E打开和关闭
命令FCSW 。
宽带EFM PLL VCO2控制电压输入。
主PLL滤波器输出(从=数字PLL ) 。
主PLL滤波器输入。
主PLL电荷泵输出。
乘法器VCO控制电压输入。
模拟GND 。
的EFM信号输入。
不对称电路的恒定电流输入。
不对称的比较电压输入。
EFM满摆幅输出(低电平= V
SS
高= V
DD
).
模拟电源。
数字电源。
数字GND 。
开/关电路的不对称性(低=关,高= ON) 。
音频数据输出模式切换输入(低:串行,高:平行) 。
D / 48位插槽A接口。字时钟f = 2FS 。
D / 48位插槽A接口。 LR时钟f = Fs的。
LR时钟输入到DAC ( 48位插槽) 。
DA16 ( MSB)输出时PSSL = 1时, 48位插槽串行数据输出(二进制
补充, MSB在前)时PSSL = 0 。
音频数据输入到DAC ( 48位插槽) 。
DA15输出时PSSL = 1时, 48位插槽位时钟输出时PSSL = 0 。
位时钟输入到DAC ( 48位插槽) 。
DA14输出时PSSL = 1时, 64位的时隙的串行数据输出端( 2的
补, LSB在前)时PSSL = 0 。
DA13输出时PSSL = 1时, 64位的时隙比特时钟输出时PSSL = 0 。
DA12输出时PSSL = 1时, 64位的时隙的LR时钟输出时PSSL = 0 。
DA11输出时PSSL = 1, GTOP输出时PSSL = 0 。
DA10输出时PSSL = 1, XUGF输出时PSSL = 0 。
DA09输出时PSSL = 1, XPLCK输出时PSSL = 0 。
描述
–5–