CXD2510Q
CD数字信号处理器
描述
该CXD2510Q是一个数字信号处理器的LSI为
CD播放器和配备有如下功能。
宽边框的抖动容限( ± 28帧)由于内置
在32K RAM
位时钟,选通EFM信号,是
由数字PLL产生
EFM解调数据
增强的EFM帧同步信号的保护
超级精炼策略为基础的强大的纠错
C1 :双修正, C2 :四重纠错
四倍速,双倍速和变桨距
播放
在轨道跳跃降噪
自动零交叉静音
子码解调和子Q数据错误
更正
数字主轴伺服(内置过采样滤波器)
16位计数器横
不对称补偿电路
串行总线基于CPU接口
纠错显示器信号从一个输出
新的CPU接口。
伺服自动定序
细查其进行高精度轨道
跳
数字音频输出接口
数字电平表,峰值表
双语兼容
特点
处理与单个芯片的所有的数字信号
在播放过程中
高集成安装可能是由于内置的
内存
结构
硅栅CMOS IC
绝对最大额定值
V
DD
电源电压
-0.3到+7.0 V
输入电压
V
I
-0.3到+7.0 V
(V
SS
- 0.3V至V
DD
+ 0.3V)
输出电压
V
O
-0.3到+7.0 V
保存温度Tstg
-40至+125°C
电源电压差
VSS - AVSS -0.3到+0.3 V
V
DD
= AV
DD
-0.3到+0.3 V
80引脚QFP (塑料)
-L051
-L01
推荐工作条件
4.50至5.50
V
电源电压
V
DD
工作温度Topr
-20至+75
°C
在V
DD
(分) ,根据对CXD2510Q变化
到播放速度和内置VCO的选择。
在V
DD
(分钟)为4.50 V时,高速VCO
和四倍速回放选择
(可变螺距关闭) 。在V
DD
(分钟)的
在各种条件下CXD2510Q如所示
在下面的表中。
V
DD
(分) [V]的
播放
速度
VCO高速VCO正常速度
×
4
×
2
1
×
2
×
1
×
1
2
4.50
4.00
3.40
3.40
3.40
—
—
4.00
3.40
3.40
破折号表示没有保证的
处理器运行。所有值都为变螺距关闭。
1
当该LSI的内部操作被设置为
正常速度重放和工作时钟
的信号处理器被加倍,双倍速
播放效果。
2
当该LSI的内部操作被设置为
倍速模式与晶体振荡
频率被减半在低功率消耗
模式,正常速度重放的效果。
输入/输出的电容
输入电容
C
I
输出电容C
O
注)
测量条件
12 (最大)
pF
12 (最大)
pF
为高阻抗
V
DD
= V
I
= 0V
f
M
= 1MHz的
索尼保留更改产品规格,恕不另行通知。本资料概不转让任何许可
任何专利或其他权利的任何暗示或其他方式。示出了应用电路,如果有的话,是示出典型的实施例
该装置的操作。索尼公司不承担因使用这些电路中的任何问题负责。
–1–
E94412A11
CXD2510Q
框图
FSTT
XTAO
XTSL
XTAI
VCKI
VPCO
56 53
54 55
17 16
23 AV
DD
FSOF 57
C16M 58
PDO 11
VCOI
VCOO
时钟
发电机
21 AV
SS
32K RAM
33 V
DD
73 V
DD
注册
9
8
FILI 19
FILO 18
CLTV 22
RF 24
ASYI 26
ASYO 27
ASYE 28
WFCK 62
SCOR 63
EXCK 65
SBSO 64
EMPH 61
SQCK 67
SQSO 66
MON
FSW
MDP
MDS
3
2
4
5
噪音
整形
4
25
13
70
6
50 51 32 31
18-times
过采样
滤波器
定时
发电机2
CLV
处理器
子码
Q
处理器
子码
P -W
处理器
纠错
定时
发电机1
混
SYNC
保护者
8
D / A
数据处理器
串行/并行
处理器
个人资料私隐专员公署20
数字PLL
可变间距
双速
12
地址
发电机
优先
编码器
52
V
SS
V
SS
EFM
解调器
30
PSSL
DA01 16
16
68 MUTE(静音)
峰值检波器
数字输出
60 DOUT
59 MD2
71 DATA
CPU接口
74 CLOK
72 XLAT
测试10
NC
SERVO
AUTO
SEQUENCER
77
DATO
79 CLKO
78 XLTO
75 69 80 76
1
TEST0
APTL
WDCK
XRST
LOCK
LRCK
SENS
BIAS
APTR
MIRR
CNIN
SEIN
霍
不对称
校正。
WFCK
SCOR
EMPH
DOUT
SBSO
FSOF
XTAO
FSTT
XTSL
MD2
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 42 41
EXCK
SQSO
SQCK
MUTE(静音)
SENS
XRST
数据
XLAT
V
DD
CLOK
SEIN
CNIN
DATO
XLTO
CLKO
MIRR
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
DA10
DA11
DA12
DA13
DA14
DA15
DA16
V
DD
LRCK
WDCK
PSSL
NC
ASYE
ASYO
ASYI
BIAS
TEST0
APTL
DA01
DA02
XTAI
DA03
V
SS
DA04
DA05
DA06
CLTV
DA07
LOCK
MDP
MDS
VCOO
VPCO
VCOI
VCKI
AV
DD
霍
PDO
FILO
PCO
FILI
AV
SS
V
SS
DA08
TEST
MON
FSW
NC
–2–
NC
NC
RF
DA09
引脚配置
C16M
APTR
CXD2510Q
引脚说明
针
号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
符号
霍
FSW
MON
MDP
MDS
LOCK
NC
VCOO
VCOI
TEST
PDO
VSS
TEST0
NC
NC
VPCO
VCKI
FILO
FILI
PCO
AVSS
CLTV
AV
DD
RF
BIAS
ASYI
ASYO
ASYE
NC
PSSL
WDCK
LRCK
V
DD
I
O
O
1, 0
1, 0
I
I
I
O
I
—
音频数据输出模式切换输入。低:串行输出;高:并行输出。
D / 48位插槽A接口。字时钟f = 2FS 。
D / 48位插槽A接口。 LR时钟f = Fs的。
电源( 5V)。
1, 0
I
O
I
O
I
O
1, Z, 0
类似物
—
—
—
1, Z, 0
变桨距PLL电荷泵输出。
从外部VCO可变螺距的时钟输入。 FC中心= 16.9344MHz 。
主PLL滤波器输出。
主PLL滤波器输入。
主PLL电荷泵输出。
模拟GND 。
主VCO控制电压输入。
模拟电源( 5V ) 。
的EFM信号输入。
不对称电路的恒定电流输入。
不对称的比较电压输入。
EFM满摆幅输出(低电平= VSS ,高= V
DD
).
低:不对称电路的通断;高:不对称电路
O
I
I
O
1, Z, 0
I
O
O
O
O
O
Z, 0
1, 0
1, Z, 0
1, Z, 0
1, 0
—
1, 0
模拟EFM PLL振荡电路的输出。
模拟EFM PLL振荡电路的输入。 F
LOCK
= 8.6436MHz 。
TEST引脚。通常GND 。
模拟EFM PLL电荷泵输出。
GND
测试输出引脚。常开。
I / O
描述
聚焦OK输入。用于SENS输出和伺服自动序列。
主轴电机输出滤波器开关输出。
主轴电机的开/关控制输出。
主轴电机伺服控制。
主轴电机伺服控制。
政府飞行服务队进行采样, 460Hz ;当GFS为高时,该引脚输出一个高电平信号。
如果GFS是低八连冠的样品,该引脚输出低电平。
–3–
CXD2510Q
针
号
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
符号
DA16
DA15
DA14
DA13
DA12
DA11
DA10
DA09
DA08
DA07
DA06
DA05
DA04
DA03
DA02
DA01
APTR
APTL
VSS
XTAI
XTAO
XTSL
FSTT
FSOF
C16M
MD2
DOUT
EMPH
WFCK
SCOR
SBSO
EXCK
I
O
I
O
O
O
I
O
O
O
O
O
I
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
I / O
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
1, 0
描述
DA16 (MSB)输出时PSSL = 1 。
48位插槽串行数据(二进制补码, MSB优先)时, PSSL = 0 。
DA15输出时PSSL = 1 。
48位插槽位时钟时PSSL = 0 。
DA14输出时PSSL = 1 。
64位插槽串行数据(二进制补码,低位在前)时PSSL = 0 。
DA13输出时PSSL = 1 。
DA12输出时PSSL = 1 。
DA11输出时PSSL = 1 。
DA10输出时PSSL = 1 。
DA09输出时PSSL = 1 。
DA08输出时PSSL = 1 。
DA07输出时PSSL = 1 。
DA06输出时PSSL = 1 。
DA05输出时PSSL = 1 。
DA04输出时PSSL = 1 。
DA03输出时PSSL = 1 。
DA02输出时PSSL = 1 。
DA01输出时PSSL = 1 。
64位插槽位时钟时PSSL = 0 。
64位插槽LR时钟时PSSL = 0 。
GTOP输出时PSSL = 0 。
XUGF输出时PSSL = 0 。
XPLCK输出时PSSL = 0 。
GFS输出时PSSL = 0 。
RFCK输出时PSSL = 0 。
C2PO输出时PSSL = 0 。
XRAOF输出时PSSL = 0 。
MNT3输出时PSSL = 0 。
MNT2输出时PSSL = 0 。
MNT1输出时PSSL = 0 。
MNT0输出时PSSL = 0 。
光圈补偿控制输出。
该引脚输出时的右信道用于一个高信号。
光圈补偿控制输出。
该引脚输出时,左信道用于一个高信号。
GND
16.9344MHz晶体振荡电路的输入。另外, 33.8688MHz输入。
1, 0
16.9344MHz晶体振荡电路输出。
水晶选择输入。该晶体是低16.9344MHz ,高为33.8688MHz 。
1, 0
1, 0
1, 0
2/3分频输出,引脚53和54 。
该引脚不与变桨距变化。
1/4分频输出,引脚53和54 。
该引脚不与变桨距变化。
16.9344MHz输出。该引脚与变桨距同时改变。
开/关控制数字输出。高:对,低:关闭
1, 0
1, 0
1, 0
1, 0
1, 0
数字- out输出。
输出,当播放盘具有强调高信号和低信号
当没有强调。
WFCK (写入帧时钟)输出。
地输出子码同步S0或S1被检测到时,一个高电平信号。
子P为W串行输出。
SBSO读出时钟输入。
–4–
CXD2510Q
针
号
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
符号
SQSO
SQCK
MUTE(静音)
SENS
XRST
数据
XLAT
V
DD
CLOK
SEIN
CNIN
DATO
XLTO
CLKO
MIRR
I
I
I
O
O
O
I
O
I
I
—
I
I
I
I / O
1, 0
描述
子Q的80位和PCM峰值和电平数据的16位输出。
SQSO读出时钟输入。
高:静音;低:发布
1, Z, 0
SENS输出给CPU 。
系统复位。复位时低。
从CPU的串行数据输入。
从CPU锁存输入。串行数据被锁存在下降沿。
电源( 5V)。
从CPU的串行数据传输时钟输入。
从SSP SENS输入。
轨道跳跃计数信号的输入。
1, 0
1, 0
1, 0
串行数据输出到SSP 。
串行数据锁存器输出到SSP 。锁存下降沿。
串行数据传输时钟输出到SSP 。
镜像信号输入。
注意事项)
64位插槽的LSB第一,二的补输出, 48位插槽是MSB优先,二进制补码
输出。
GTOP用于监视帧同步保护状态。 (高:同步保护窗口中打开。 )
XUGF是负脉冲,用于从EFM信号中得到的帧同步信号。它是同步之前的信号
保护。
XPLCK是对EFM PLL时钟的倒数。 PLL被设计成使下降沿与EFM信号
转换点相吻合。
GFS变高时,帧同步和插入保护定时匹配。
RFCK从晶体精度衍生,并且具有136μ的一个周期。
C2PO表示数据的错误状态。
当32K的RAM超过± 28F抖动边缘XRAOF被产生。
–5–