CXD2043Q
数码梳状滤波器( NTSC )
对于这款产品的供货情况,请联系销售办事处。
描述
该CXD2043Q是一个自适应梳状滤波器兼容
NTSC系统,并且能够提供高精度的Y / C
分离具有单芯片。
特点
Y / C分离自适应处理
水平孔径补偿电路
8位A / D转换器( 1路)
8位D / A转换器( 2通道)
两个1H延时线
4-PLL
绝对最大额定值
( TA = 25 ° C, VSS = 0V)
电源电压DV
DD
V
SS
- 0.5 7.0
V
YV
DD
V
SS
- 0.5 7.0
V
CV
DD
V
SS
- 0.5 7.0
V
PV
DD
V
SS
- 0.5 7.0
V
输入电压
V
I
V
SS
- 0.5 V
DD
+ 0.5 V
输出电压V
O
V
SS
- 0.5 V
DD
+ 0.5 V
工作温度
TOPR
-20至+75
°C
储存温度
TSTG
-55到+150
°C
框图
80引脚QFP (塑料)
推荐工作条件
电源电压DV
DD
5.0 ± 0.25
YV
DD
5.0 ± 0.25
CV
DD
5.0 ± 0.25
PV
DD
5.0 ± 0.25
工作温度
TOPR
-20至+75
结构
硅栅CMOS IC
应用
Y / C分离的彩电和录像机
V
V
V
V
°C
DL
ADIN 27
A / D
1HDL
1HDL
DAC
31 AYO
43
to
48 Y8到Y1
·
51
·
52
71
VI8到VI1到
78
BPF
BPF
BPF
自适应
滤波器
手术
DAC
41 ACO
54
到C8到C1
61
逻辑运算
相比较
4FSC
1/4
VCO
9
鳍
10
CPO
12
VCV
索尼保留更改产品规格,恕不另行通知。本资料概不转让任何许可
任何专利或其他权利的任何暗示或其他方式。示出了应用电路,如果有的话,是示出典型的实施例
该装置的操作。索尼公司不承担因使用这些电路中的任何问题负责。
–1–
E95812-ST
CXD2043Q
引脚配置
XCOE
APCN
XYOE
DV
DD
DV
SS
CVSS
TST
ACO
C1
C2
C3
C4
C5
C6
C7
C8
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 42 41
DV
SS
65
DV
DD
66
测试67
测试68
测试69
BPF 70
VI8 71
VI7
72
40 CVDD
39 CVG
38 CVRF
37 CIRF
36 VB
35 YIRF
34 YVRF
33 YVG
32 YVDD
31 AYO
30 YVSS
29 RT
28 AAVD
27 ADIN
26 AAVS
25 RB
VI6 73
VI5 74
VI4 75
VI3 76
VI2 77
VI1 78
ADCO 79
INSL 80
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24
Y1
Y2
Y3
Y4
Y5
Y6
Y7
Y8
引脚说明
针
号
1
2
3
4
5
6
7
8
9
10
11
符号
OCLK
DV
SS
DV
DD
CLKO
MCK
ADCK
CK4
TEST
鳍
CPO
PV
SS
I / O
I
—
—
O
I
I
O
I
I
O
—
描述
时钟放大器输入。
输入在0.8Vp -p或更多通过消除DC分量用的电容器。
数字地
数字电源
时钟放大器的输出。
左开时不使用时钟放大器。
主时钟输入
时钟输入A / D转换器。输入相同的时钟信号作为用于引脚5 。
4fsc的时钟输出。从内置的4 -PLL产生的。
测试。固定为低。
FSC的时钟输入。输入的FSC是突发被锁定。
连接到DVSS在PLL不被使用。
相位比较输出为内置的PLL 。
悬空的时候没有使用PLL 。
PLL模拟地
–2–
CPON
ADCK
VcEn
ADVD
OCLK
CLKO
ADVS
TEST
TEST
TEST
TEST
DV
DD
PV
DD
DV
SS
PV
SS
MCK
CLPI
CPO
CRV
VCV
CK4
ICP
鳍
GR
CXD2043Q
针
号
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
符号
VCV
TEST
TEST
VcEn
TEST
PV
DD
CLPI
CPON
ADVD
ADVS
ICP
CRV
GR
RB
自动增值
ADIN
AAVD
RT
YVSS
AYO
YVDD
YVG
YVRF
YIRF
VB
CIRF
CVRF
CVG
CVDD
ACO
CVSS
Y8
Y7
Y6
I / O
I
I
I
I
O
—
I
I
—
—
I
I
—
O
—
I
—
O
—
O
—
O
I
I
O
O
I
O
—
O
—
O
O
O
描述
控制电压输入端为内置VCO的振荡。
连接到PVSS在PLL不被使用。
测试。固定为低。
测试。固定为低。
内置VCO振荡使能。连接到PV
DD
使用PLL时。
连接到PVSS在PLL不被使用。
测试。敞开。
PLL模拟电源
用于A / D转换器的钳位脉冲输入(负极) 。
连接DV
DD
当夹钳处于关闭状态。
高:钳位功能设置为关闭,只有正常的A / D转换功能。
低:钳功能。
用于A / D转换器的数字电源
用于A / D转换器的数字地
钳位控制电压
钳位参考电压输入
连接到模拟地。
A / D转换的参考电压(下)
模拟地进行A / D转换器
梳状滤波器的模拟输入(A / D转换器的输入)
用于A / D转换器的模拟电源
A / D转换的参考电压(顶部)
Y的-D模拟地面/ A转换器
模拟亮度信号输出
Y的-D模拟电源/ A转换器
经过约0.1μF的电容器连接到YVDD 。
VRF为Y.设置为Y.输出满量程值
连接的16倍( 16R )的AYO引脚的输出电阻"R"的电阻。
经过约0.1μF的电容器连接到YVss 。
连接的16倍( 16R )的ACO引脚的输出电阻"R"的电阻。
VRF为C.设置C.输出满量程值
经过约0.1μF的电容器连接到CVDD 。
对于C -D模拟电源/ A转换器
模拟色度信号输出
对于C - D模拟地面/ A转换器
数字亮度信号输出端( MSB)中
数字亮度信号输出
数字亮度信号输出
–3–
CXD2043Q
针
号
77
78
79
符号
VI2
VI1
ADCO
I / O
I
I
I
数码复合视频输入
数码复合视频输入( LSB )
描述
高:在形式上A / D转换器拍摄的视频信号从Y输出引脚输出
(Y8到Y1)作为8位的数字数据以3.5的时钟延迟。
低:普通模式
输入切换。
高:数字输入
低:模拟输入。
80
INSL
I
–5–
CXD2043Q
数码梳状滤波器( NTSC )
对于这款产品的供货情况,请联系销售办事处。
描述
该CXD2043Q是一个自适应梳状滤波器兼容
NTSC系统,并且能够提供高精度的Y / C
分离具有单芯片。
特点
Y / C分离自适应处理
水平孔径补偿电路
8位A / D转换器( 1路)
8位D / A转换器( 2通道)
两个1H延时线
4-PLL
绝对最大额定值
( TA = 25 ° C, VSS = 0V)
电源电压DV
DD
V
SS
- 0.5 7.0
V
YV
DD
V
SS
- 0.5 7.0
V
CV
DD
V
SS
- 0.5 7.0
V
PV
DD
V
SS
- 0.5 7.0
V
输入电压
V
I
V
SS
- 0.5 V
DD
+ 0.5 V
输出电压V
O
V
SS
- 0.5 V
DD
+ 0.5 V
工作温度
TOPR
-20至+75
°C
储存温度
TSTG
-55到+150
°C
框图
80引脚QFP (塑料)
推荐工作条件
电源电压DV
DD
5.0 ± 0.25
YV
DD
5.0 ± 0.25
CV
DD
5.0 ± 0.25
PV
DD
5.0 ± 0.25
工作温度
TOPR
-20至+75
结构
硅栅CMOS IC
应用
Y / C分离的彩电和录像机
V
V
V
V
°C
DL
ADIN 27
A / D
1HDL
1HDL
DAC
31 AYO
43
to
48 Y8到Y1
·
51
·
52
71
VI8到VI1到
78
BPF
BPF
BPF
自适应
滤波器
手术
DAC
41 ACO
54
到C8到C1
61
逻辑运算
相比较
4FSC
1/4
VCO
9
鳍
10
CPO
12
VCV
索尼保留更改产品规格,恕不另行通知。本资料概不转让任何许可
任何专利或其他权利的任何暗示或其他方式。示出了应用电路,如果有的话,是示出典型的实施例
该装置的操作。索尼公司不承担因使用这些电路中的任何问题负责。
–1–
E95812-ST
CXD2043Q
引脚配置
XCOE
APCN
XYOE
DV
DD
DV
SS
CVSS
TST
ACO
C1
C2
C3
C4
C5
C6
C7
C8
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 42 41
DV
SS
65
DV
DD
66
测试67
测试68
测试69
BPF 70
VI8 71
VI7
72
40 CVDD
39 CVG
38 CVRF
37 CIRF
36 VB
35 YIRF
34 YVRF
33 YVG
32 YVDD
31 AYO
30 YVSS
29 RT
28 AAVD
27 ADIN
26 AAVS
25 RB
VI6 73
VI5 74
VI4 75
VI3 76
VI2 77
VI1 78
ADCO 79
INSL 80
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24
Y1
Y2
Y3
Y4
Y5
Y6
Y7
Y8
引脚说明
针
号
1
2
3
4
5
6
7
8
9
10
11
符号
OCLK
DV
SS
DV
DD
CLKO
MCK
ADCK
CK4
TEST
鳍
CPO
PV
SS
I / O
I
—
—
O
I
I
O
I
I
O
—
描述
时钟放大器输入。
输入在0.8Vp -p或更多通过消除DC分量用的电容器。
数字地
数字电源
时钟放大器的输出。
左开时不使用时钟放大器。
主时钟输入
时钟输入A / D转换器。输入相同的时钟信号作为用于引脚5 。
4fsc的时钟输出。从内置的4 -PLL产生的。
测试。固定为低。
FSC的时钟输入。输入的FSC是突发被锁定。
连接到DVSS在PLL不被使用。
相位比较输出为内置的PLL 。
悬空的时候没有使用PLL 。
PLL模拟地
–2–
CPON
ADCK
VcEn
ADVD
OCLK
CLKO
ADVS
TEST
TEST
TEST
TEST
DV
DD
PV
DD
DV
SS
PV
SS
MCK
CLPI
CPO
CRV
VCV
CK4
ICP
鳍
GR
CXD2043Q
针
号
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
符号
VCV
TEST
TEST
VcEn
TEST
PV
DD
CLPI
CPON
ADVD
ADVS
ICP
CRV
GR
RB
自动增值
ADIN
AAVD
RT
YVSS
AYO
YVDD
YVG
YVRF
YIRF
VB
CIRF
CVRF
CVG
CVDD
ACO
CVSS
Y8
Y7
Y6
I / O
I
I
I
I
O
—
I
I
—
—
I
I
—
O
—
I
—
O
—
O
—
O
I
I
O
O
I
O
—
O
—
O
O
O
描述
控制电压输入端为内置VCO的振荡。
连接到PVSS在PLL不被使用。
测试。固定为低。
测试。固定为低。
内置VCO振荡使能。连接到PV
DD
使用PLL时。
连接到PVSS在PLL不被使用。
测试。敞开。
PLL模拟电源
用于A / D转换器的钳位脉冲输入(负极) 。
连接DV
DD
当夹钳处于关闭状态。
高:钳位功能设置为关闭,只有正常的A / D转换功能。
低:钳功能。
用于A / D转换器的数字电源
用于A / D转换器的数字地
钳位控制电压
钳位参考电压输入
连接到模拟地。
A / D转换的参考电压(下)
模拟地进行A / D转换器
梳状滤波器的模拟输入(A / D转换器的输入)
用于A / D转换器的模拟电源
A / D转换的参考电压(顶部)
Y的-D模拟地面/ A转换器
模拟亮度信号输出
Y的-D模拟电源/ A转换器
经过约0.1μF的电容器连接到YVDD 。
VRF为Y.设置为Y.输出满量程值
连接的16倍( 16R )的AYO引脚的输出电阻"R"的电阻。
经过约0.1μF的电容器连接到YVss 。
连接的16倍( 16R )的ACO引脚的输出电阻"R"的电阻。
VRF为C.设置C.输出满量程值
经过约0.1μF的电容器连接到CVDD 。
对于C -D模拟电源/ A转换器
模拟色度信号输出
对于C - D模拟地面/ A转换器
数字亮度信号输出端( MSB)中
数字亮度信号输出
数字亮度信号输出
–3–
CXD2043Q
针
号
77
78
79
符号
VI2
VI1
ADCO
I / O
I
I
I
数码复合视频输入
数码复合视频输入( LSB )
描述
高:在形式上A / D转换器拍摄的视频信号从Y输出引脚输出
(Y8到Y1)作为8位的数字数据以3.5的时钟延迟。
低:普通模式
输入切换。
高:数字输入
低:模拟输入。
80
INSL
I
–5–