添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1400页 > CS82C237
82C237
1997年3月
CMOS高性能
可编程DMA控制器
描述
该82C237是82C37A的作案网络版版本。该
82C237是完全的软件和引脚对引脚的兼容
82C37A但提供了16位的DMA的附加模式
传输,以及增强的速度。每个信道可以是
独立地编程为8位或16位的数据传输。
在82C237控制器可通过改善系统性能
允许外部设备直接传输数据或从
系统内存。内存到内存的传输能力
还提供,伴随着一个存储器块初始化为特色的
真实存在。 DMA请求可以由硬件来生成或
软件,每个通道可独立编程
具有多种功能灵活的操作。
在82C237被设计为与外部地址用
锁存器,如82C82 ,解复用的最显着的
8位地址。一个附加的锁存器是必需的,以
暂时存储的最显着的8位数据,如果16位
内存到内存的传输是需要的。在82C237可以
与工业标准的微处理器,如用于
80C286 , 80286 , 80C86 , 80C88 , 8086 , 8088 , 8085 , Z80 ,
NSC800 , 80186等。可编程多模
允许用户从三种基本类型的DMA的选择
在程序控制下的服务,侦察组fi guration是
可能的,即使在时钟控制器停止。每
通道有一个完整的64K地址和字数统计范围,
可以被编程为autoinitialize这些寄存器
下面DMA结束(结束进程) 。
特点
完全兼容Intersil的82C37A
- 82C237可用于为8MHz和12.5MHz的82C37A
插座
优化的10MHz和12.5MHz的80C286系统
特殊模式允许16位,零等待状态DMA
转帐
高速数据传输:
- 高达6.25MBytes /秒12.5MHz的时钟在
普通模式
- 高达12.5MBytes /秒12.5MHz的时钟在16位
模式
兼容的NMOS 8237A
四个独立的可屏蔽通道与Autoinitial-
化能力
可级联到通道中的任何数
内存到内存的传输
静态CMOS设计允许低功耗工作
- ICCSB = 10μA最大
- ICCOP = 2毫安/ MHz最大
完全TTL / CMOS兼容
内部寄存器可以从阅读软件
订购信息
PDIP
温度
范围
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
PLCC
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
SBDIP
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
-55
o
C至+ 125
o
C
SMD #
CLCC
SMD #
-55
o
C至+ 125
o
C
8MHz
CP82C237
IP82C237
CS82C237
IS82C237
CD82C237
ID82C237
MD82C237/B
5962-9054304MQA
MR82C237/B
5962-9054304MXA
12.5MHz
CP82C237-12
IP82C237-12
CS82C237-12
IS82C237-12
CD82C237-12
ID82C237-12
MD82C237-12/B
5962-9054305MQA
MR82C237-12/B
5962-9054305MXA
E40.6
E40.6
N44.65
N44.65
F40.6
F40.6
F40.6
F40.6
J44.A
J44.A
PKG 。号
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
http://www.intersil.com或407-727-9207
|
版权
Intersil公司1999
网络文件编号
2965.1
4-148
82C237
引脚配置
82C237 ( DIP )
顶视图
IOR
IOW
MEMR
MEMW
DWLE
(注)
准备
HLDA
ADSTB
AEN
HRQ
CS
CLK
RESET
DACK2
DACK3
DREQ3
DREQ2
DREQ1
DREQ0
端(GND )的VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40 A7
39 A6
38 A5
37 A4
36 EOP
35 A3
34 A2
33 A1
32 A0
31 V
CC
30 DB0
29 DB1
28 DB2
27 DB3
26 DB4
25 DACK0
24 DACK1
23 DB5
22 DB6
21 DB7
NC 7
NC 8
9 HLDA
ADSTB 10
AEN 11
HRQ 12
CS 13
CLK 14
RESET 15
2 DACK 16
NC 17
18 19 20 21 22 23 24 25 26 27 28
DREQ3
DREQ2
DREQ1
DREQ0
GND
DB7
DB6
DACK3
DB5
DACK1
DACK0
82C237 ( CLCC / PLCC )
顶视图
准备
DWLE
(注)
MEMW
MEMR
EOP
39 A3
38 A2
37 A1
36 A0
35 V
CC
34 DB0
33 DB1
32 DB2
31 DB3
30 DB4
29 NC
IOW
IOR
A7
A6
A5
6
5
4
3
2
1 44 43 42 41 40
注:请参阅引脚说明。
框图
DWLE
EOP
RESET
CS
准备
CLK
AEN
ADSTB
MEMR
MEMW
IOR
IOW
读缓冲器
BASE
地址
(16)
BASE
(16)
定时
控制
DECREMENTOR
TEMP WORD
计数寄存器( 16 )
16位总线
16位总线
READ WRITE BUFFER
当前
地址
(16)
当前
(16)
产量
卜FF器
A4 - A7
INC DECREMENTOR
TEMP地址
REG ( 16 )
IO
卜FF器
A0 - A3
A8 - A15
命令
控制
DATA -WIDTH
(4)
DREQ0 -
DREQ3
HLDA
HRQ
DACK0 -
DACK3
4
4
优先
编码器
旋转
优先
逻辑
命令
(8)
面膜
(4)
请求
(4)
卜FF器
卜FF器
D0 - D1
A4
内部数据总线
IO
卜FF器
DB0 - DB7
模式
(4 x 6)
状态
(8)
临时
(8)
4-149
82C237
引脚说明
符号
V
CC
31
TYPE
描述
V
CC
:是+ 5V电源引脚。推荐引脚31和20之间的0.1μF电容
脱钩。
I
时钟输入:时钟输入被用于产生定时信号,该控制82C237
操作。该输入可以驱动从DC到12.5MHz的为82C237-12或DC至8MHz
为82C237 。时钟可以在任何状态下待机操作被停止。
片选信号:芯片选择为低电平输入用于使所述控制器到数据总线为
CPU通信。
RESET :这是一个积极的高投入而清除命令,状态,请求,和临时
寄存器,第一个/最后触发器,模式寄存器计数器。屏蔽寄存器被设置为忽略
请求。数据宽度寄存器设置为所有通道进行8位传输(仅82C237 ) 。
复位后,控制器处于空闲周期。
就绪:该信号可以被用来从82C237扩展读存储器和写脉冲,以
适应慢的存储器或I / O设备。在其特定网络版READY不能做出转变
建立和保持时间。请参阅图14为计时。 READY被忽略验证传输模式。
保持应答:活动保持较高的CPU确认表明,它有
放弃对系统总线的控制权。 HLDA是一个同步输入和不可转换
在其特定网络版设置时间。有一个隐含的保持时间从上升的TCH ( HLDA无效)
边缘钟,在这期间HLDA不能转换。
DMA请求: DMA请求( DREQ )线是单独的异步通道请求
采用外围电路的输入,获得DMA服务。在固定的优先级, DREQ0具有最高
优先权和DREQ3具有最低优先级。请求被激活的的DREQ线产生的
通道。 DACK会承认承认DREQ信号。 DREQ的极性
可编程的。复位初始化这些线高电平有效。 DREQ必须保持,直到
相应的DACK变为有效。而时钟停止DREQ将不被认可。未使用
DREQ输入应拉高或拉低(无效)和相应的屏蔽位设置。在16位
传输模式(仅82C237 ),每个DREQ信道可以被编程以执行任一8位或
16位DMA传输。
数据总线:数据总线线连接到系统数据的双向三态信号
总线。的输出的I / O读期间,在程序条件下使能对输出的内容
的寄存器到CPU。输出被禁止,并在一个I / O写周期读出输入
当CPU编程的82C237控制寄存器。在DMA周期,其中最显Fi的
斜面8位的地址被输出到数据总线上,以被选通到外部锁存器由ADSTB 。
在存储器到存储器操作,从存储器数据输入过程中在数据总线上的82C237
读从存储器转移,然后写入到存储器的传输过程中,数据总线输出写
的数据到新的存储位置。
I / O读: I / O读是一种双向的低电平有效的三态线。在空闲周期中,它是一个输入端接
用于由CPU读取控制寄存器控制信号。在活动周期,它是一个输出控制
所用82C237一个DMA写传输期间访问从外围数据信号。
I / O写: I / O写操作是一个双向低电平有效的三态线。在空闲周期中,它是一个输入端接
用于由CPU控制信号加载信息到82C237 。在活动周期,它是一个输出
所用82C237给DMA读传送期间将数据加载到外围控制信号。
GND
CLK
20
12
CS
11
I
RESET
13
I
准备
6
I
HLDA
7
I
DREQ0-
DREQ3
16-19
I
DB0-DB7
21-23
26-30
I / O
IOR
1
I / O
IOW
2
I / O
4-150
82C237
引脚说明
符号
EOP
36
(续)
TYPE
I / O
描述
结束处理的:过程( EOP )的结尾是一个低电平有效的双向信号。信息
关于完成DMA服务可在双向EOP引脚。
该82C237允许外部信号通过将EOP引脚来结束当前DMA服务
低。的脉冲是由82C237产生时终端计数(TC)的任一通道到达,
除了在存储器到存储器的模式的信道0 。在存储器到存储器的传输, EOP会
当TC为信道1发生时被输出。
在EOP引脚由片上开漏极晶体管驱动,并且需要一个外部上拉电阻
到V
CC
.
当一个EOP的脉冲出现时,无论是内部或外部产生的82C237将终止
的服务,并且如果autoinitialize被启用时,基址寄存器将被写入到当前的寄存器
该信道的。屏蔽位和TC位状态字将当前活动通道设置
由EOP除非该信道被编程为autoinitialize 。在这种情况下,掩模位保持清晰。
A0-A3
32-35
I / O
地址:四个最显着的地址线是双向三态信号。在空闲
周期,它们的输入和所使用的82C237处理控制寄存器被加载或
读取。在活动周期,它们的输出并提供了低4位输出地址。当
在16位模式下(仅82C237 ) ,以及有源沟道是一个16位的信道(如德音响定义由Data-用
宽度寄存器) ,那么A0将在整个传输过程中保持较低水平(即偶数地址将AL-
生成的方式) 。
地址:四个最显着的地址线是三态输出,并提供4位
地址。仅在DMA服务启用这些行。
HOLD要求:保持请求( HRQ )输出用于请求对系统总线的控制权。
当DREQ发生和相应的屏蔽位是明确的,或者软件DMA请求时,
在82C237发出HRQ 。的HLDA信号然后通知控制器何时访问系统
总线是允许的。对于独立运行,其中82C237始终控制总线, HRQ
可绑HLDA 。这将导致一个S0状态转移之前。
DMA应答: DMA应答时使用一个通知各个外设
被授予一个DMA周期。这些线的意义是可编程的。复位初始化它们
到低电平。
地址使能:地址使能允许含高8位地址的8位锁存器
到系统地址总线上。 AEN还可以用于禁用的DMA中的其它系统总线驱动器
接送。 AEN为高电平有效。
地址选通信号:这是用于控制锁存高位地址的高有效信号
字节。这将驱动直接的外部透明进制锁存,如82C82的选通输入。
在块操作, ADSTB仅发时的高地址字节必须被更新,
因此,通过消除S1状态加速运转。 ADSTB定时参照的下落
在82C237时钟的边沿。
存储器读:该存储器读信号是用于访问数据的有源低三态输出
从在一个DMA读或存储器到存储器传输所选择的存储位置。
存储器写:存储器写是用于将数据写入到一个低电平有效的三态输出
在一个DMA写或存储到存储器传送选定的存储器位置。
DATA -WIDTH , LATCH ENABLE :在正常的8位传输模式(未启用16位传送模式) ,
这个输出始终是高阻抗三态。在16位传输模式(仅82C237 ) ,这个输出
用于双重目的。在S1的周期,但DWLE输出指示数据宽度(0 = 16位,1 =
8位有效通道) 。在内存到内存的传输, DWLE输出用于启用
外部锁存器临时存储数据的8最显着的位在读 - 从 -
内存传输。 DWLE使数据的该字节到数据总线上的写入到存储器中
传递一个存储器到存储器操作。
A4-A7
37-40
O
HRQ
10
O
DACK0-
DACK3
14, 15
24, 25
O
AEN
9
O
ADSTB
8
O
MEMR
3
O
MEMW
4
O
DWLE
5
O
4-151
82C237
功能说明
该82C237是Intersil的82C37A的改进版本
DMA控制器和完全的软件和引脚对引脚compati-
竹叶提取与82C37A 。所有的操作和引脚说明
在82C37A适用于附加功能的82C237
在标题为82C237的操作说明。
在82C237直接存储器存取控制器被设计成
改进系统,必须在数据传输速率
传送数据从一个I / O设备向存储器或移动块
的存储器与I / O设备。它也将执行内存用于─
内存块移动,或者网络连接LL的内存数据块
从单一位置。运行模式提供给
处理单字节传输,以及不连续的数据
流,这允许82C237控制数据移动
软件透明度。
DMA控制器是国家推动的地址和控制
信号发生器,它允许数据被转移
直接从I / O设备的内存,反之亦然无
曾经被存储在临时寄存器中。这样可以大大
提高数据传输速率为顺序操作,
与处理器的移动或重复的字符串比较
指令。
内存到内存
操作
要求
之间的数据字节的临时内部存储
生成的源地址和目的地址,所以
存储器到存储器的传输发生在不到一半的
速度的I / O操作,但比中央仍然要快得多
处理器技术。最大数据传输率
用82C237获得示于图1中。
在82C237的框图如图2页上的
定时和控制块,优先级块,和内部寄存器
是主要成分。图2列出了名称和大小
的内部寄存器。定时和控制块衍生出来
从CLK输入内部定时,并产生外部
控制信号。优先编码器模块解决优先
DMA通道请求服务之间的争
同时。
82C237
转让
TYPE
压缩
正常的I / O
内存用于─
内存
8MHz
8-BIT
4.00
2.67
1.00
16-BIT
8.00
5.34
2.00
12.5MHz
8-BIT
6.25
4.17
1.56
16-BIT
12.5
8.34
3.12
单位
MB /秒
MB /秒
MB /秒
通过命令被编程到控制器中,
方式,地址和字数寄存器。
例如,如果一个数据块被从RAM传送
到I / O装置,数据的起始地址被加载
进入82C237电流和基地址寄存器的
特定的信道,并且该块的长度被装入
通道的字数寄存器。相应的模式
寄存器编程为一个内存到I / O操作(读
转移) ,以及各种选项的命令选择
寄存器和其它模式的寄存器位。通道的
屏蔽位被清除,使识别的DMA请求
( DREQ ) 。的DREQ可以是一个硬件信号或
软件命令。
一旦启动,该块DMA传送将继续作为
控制器输出的数据地址,同时MEMR
和IOW脉冲,并且选择通过DMA的I / O设备
确认( DACK )输出。数据字节FL OWS直接
从RAM向I / O设备。每个字节后
转让,地址会自动递增(或
递减),这个词计数递减。该
然后,反复进行下一个字节的操作。该控制器
停止传送数据时的字数寄存器
下佛罗里达州流入的或外部的EOP施加。
名字
基址寄存器
基地字数寄存器
当前地址寄存器
当前字数寄存器
临时地址寄存器
临时字数注册
状态寄存器
命令寄存器
临时寄存器
模式寄存器
屏蔽寄存器
申请注册
数据宽度寄存器(见注)
只有82C237 :注意
SIZE
16-Bits
16-Bits
16-Bits
16-Bits
16-Bits
16-Bits
8-Bits
8-Bits
8-Bits
6-Bits
4-Bits
4-Bits
4-Bits
4
4
4
4
1
1
1
1
1
4
1
1
1
图1 DMA传输速率
图2: 82C237内部寄存器
DMA操作
在一个系统中, 82C237地址和控制输出和
数据总线引脚基本上并联连接的
系统总线。外部锁存器需要的上
地址字节。而处于非活动状态时,控制器的输出是在一个
高阻抗状态。当由一个DMA请求启动
和总线控制是由主机, 82C237放弃
驱动总线,并产生控制信号,以
执行数据传输。通过执行该操作
四个DMA请求输入激活一个具有以前
为了进一步了解82C237操作,状态
由每个CLK的周期产生必须加以考虑。在DMA
控制器工作在两个大周期,活动和空闲。后
被编程,则控制器通常是空闲的,直到
DMA请求发生在一个未屏蔽的频道,或软件
请求给定。然后, 82C237将请求的控制
系统总线和进入活跃周期。的活性周期是
由若干个内部状态,这取决于
选项已被选择和什么类型的操作有
被请求。
4-152
查看更多CS82C237PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CS82C237
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CS82C237
√ 欧美㊣品
▲10/11+
9210
贴◆插
【dz37.com】实时报价有图&PDF
查询更多CS82C237供应信息

深圳市碧威特网络技术有限公司
 复制成功!