80C286
引脚说明
符号
M / IO
针
数
67
下面的引脚功能描述都为80C286微处理器。
(续)
TYPE
O
描述
内存I / O选择:区分I / O存取存储器的访问。如果在T HIGH
S
一个MEM-
储器周期或停止/关机周期正在进行中。如果低,一个I / O周期或中断响应
周期正在进行中。 M / IO为高阻抗时总线保持AC-举行的最后一个有效的逻辑状态
知识。
CODE /中断响应:区分取指令,从内存中的数据循环
读周期。还区分了中断响应从I / O周期循环。 COD / LNTA保持在
公交车在高阻抗的最后一个有效的逻辑状态保持应答。其时序是相同
M / IO 。
总线锁定:表示其他系统总线主控器不能获得对系统总线的控制
当前和以下的总线周期。 LOCK信号可明确地由朝“LOCK”被激活
在内存XCHG指令指令前缀或自动80C286的硬件,中断
承认或描述符表的访问。 LOCK为低电平有效,并保持在一个高阻抗的逻辑
一个总线持有期间确认。
BUS READY :终止总线周期。总线周期延长无极限,直到被终止
READY低。 READY为低电平有效的同步输入需要建立时间和保持时间相对
系统时钟满足的正确操作。在总线保持READY被忽略确认。
(见注1 )
总线保持请求和保持应答:控制80C286局部总线的控制权。
保持输入允许另一个本地总线主机请求本地总线的控制。当控制
理所当然的,在80C286将漂浮的公交车司机,然后激活HLDA ,从而进入总线保持AC-
知识的条件。当地巴士将保持到发出请求的主,直到HOLD授予BE-
说到不活跃导致的80C286停用HLDA和恢复当地的控制权
总线。这将终止总线保持应答状态。 HOLD可以是异步的系
统时钟。这些信号是高电平有效。需要注意的是HLDA永远漂浮。
中断请求:要求80C286暂停其当前执行的程序和服务
待处理外部请求。中断请求被屏蔽时的中断使能位
标志字被清除。当80C286响应中断请求时,它执行两个中断
确认的总线周期来读取一个8位中断向量标识的中断源。
为了保证程序中断, INTR必须保持有效,直到中断应答总线周期
被启动。 INTR被采样在每个处理器周期的开始,并且必须是高电平时
为了先下一中断之前,在当前指令结束至少两个处理器周期
指令。 INTR是电平敏感的,高电平有效,也可以是异步的系统时钟。
非屏蔽中断请求:中断80C286与内部提供载体
两个值。无中断应答周期执行。在80C286的中断使能位
标志字不影响该输入。在NMI输入为高电平有效,可以是异步的系
统时钟,并且是边缘内部同步后触发。为了正确识别,输入必须
此前已低了至少4个系统时钟周期,并保持高电平至少四
个系统时钟周期。
处理器扩展操作数请求和应答:扩展内存
在80C286处理器的扩展管理和保护能力。该PEREQ输入
请80C286执行一个数据操作数传送给一个处理器扩展。该PEACK输出
放的信号的处理器扩展时所需的操作数正在传输。 PEREQ处于激活
略去高。 PEACK是低电平有效,并在总线保持保持在一个高阻抗逻辑一
承认。 PEREQ可以是异步的,以系统时钟。
处理器扩展忙ERROR :表示处理器的运行状态
延伸到80C286 。积极的BUSY输入停止在等待80C286程序执行,
一些ESC指令,直到BUSY变为无效(高) 。在80C286可以同时被中断
等待BUSY变为无效。主动错误输入导致80C286执行亲
处理器延期执行WAIT或某些ESC指令时中断。这些输入是有效
低并且可以是异步的,以系统时钟。
COD / LNTA
66
O
LOCK
68
O
准备
63
l
HOLD
HLDA
64
65
I
O
INTR
57
I
NMI
59
l
PEREQ
PEACK
61
6
l
O
忙
错误
54
53
l
I
5