添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1522页 > CS80C286-16
80C286
高性能微处理器
与内存管理和保护
描述
Intersil的80C286是一个静态CMOS版本的NMOS
80286微处理器。该80C286是一种先进的,高
与专门优化capa-高性能微处理器
bilities为多个用户和多任务处理系统。该
80C286具有内置的内存保护,支持operat-
荷兰国际集团的系统和任务的隔离,以及程序和数据
任务中的隐私。 25MHz的80C286提供了多达9幅
少女时代标准的5MHz的8086的吞吐量
80C286包括内存管理功能,地图
2
30
(1千兆字节),每个任务的虚拟地址空间为2
24
字节( 16兆字节)的物理内存。
该80C286是80C86和80C88向上兼容
软件( 80C286指令集的超集
80C86 / 80C88指令集) 。采用80C286真正的
地址模式下, 80C286与目标代码兼容
现有的80C86和80C88软件。在受保护的虚拟
地址模式下, 80C286是源代码兼容
80C86和80C88软件,但可能需要升级到
使用虚拟地址由80C286的集成的支持
内存管理和保护机制。两
模式在全80C286的性能和操作执行
超的80C86和80C88指令。
该80C286提供了特别行动,以支持艾菲
cient实现和执行的操作系统。
例如,一个指令可以结束的一个任务执行
保存其状态,切换到一个新的任务,载入其状态,并启动
执行新的任务。该80C286还支持虚拟
通过提供一个段不存在的例外记忆系统
化和重新启动的指令。
2008年1月28日
特点
与NMOS 80286
时钟速率范围广
- DC至25MHz的( 80C286-25 )
- DC至20MHz ( 80C286-20 )
- DC至16MHz ( 80C286-16 )
- 直流到12.5MHz的( 80C286-12 )
- 直流到10MHz ( 80C286-10 )
静态CMOS设计的低功耗操作
- ICCSB = 5毫安最大
- ICCOP = 185毫安最大( 80C286-10 )
220毫安最大( 80C286-12 )
260毫安最大( 80C286-16 )
310毫安最大( 80C286-20 )
410毫安最大( 80C286-25 )
高性能的处理器(高达19倍的8086
吞吐量)
大地址空间
16兆字节的物理/ 1 GB虚拟每次任务
集成的内存管理,四级存储
保护和支持虚拟内存和Operat-
ING系统
两个80C86向上兼容的操作模式
- 80C286实地址模式
- PVAM
与80287数字数据协处理器
高带宽总线接口( 25兆字节/秒)
提供
- 68引脚PGA (商业,工业,军事)
- 68引脚PLCC (商业和工业)
订购信息
PGA
TEMP 。 RANGE
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
-55
o
C至+ 125
o
C
PLCC
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
10MHz
-
IG80C286-10
5962-
9067801MXC
-
IS80C286-10
12.5MHz
CG80C286-12
IG80C286-12
5962-
9067802MXC
CS80C286-12
IS80C286-12
16MHz
CG80C286-16
-
-
CS80C286-16
IS80C286-16
20MHz
CG80C286-20
-
-
CS80C286-20
IS80C286-20
25MHz
-
-
-
CS80C286-25
-
PKG 。号
G68.B
G68.B
G68.B
N68.95
N68.95
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有 Intersil公司美洲2003-2008 。版权所有
1
提及的所有其他商标均为其各自所有者的财产。
FN2947.3
80C286
引脚配置
68 LEAD PGA
组分垫视野 - 正如从组件的下侧安装于基板时被观看。
V
SS
D10
D12
D13
D14
D7
49
50
D11
D15
51
53
55
57
59
61
63
65
67
16
15
A15
14
13
A17
12
11
A19
10
9
A21
8
7
A22
6
5
PEACK
4
3
S1
2
1
NC
52
54
56
58
60
62
64
66
68
错误
NC
INTR
NMI
PEREQ
准备
HLDA
M / IO
NC
NC
NC
NC
V
SS
V
CC
HOLD
COD / INTA
LOCK
错误
D8
D1
D9
D2
D0
D3
D4
D5
45
46
35
A0
A2
V
CC
A3
A5
A7
A9
A11
A13
D0
A1
CLK
RESET
A4
A6
A8
A10
A12
34
32
30
28
26
24
22
20
18
36
33
31
29
27
25
23
21
19
17
A12
37
38
39
40
41
42
43
44
D6
47
48
引脚1指示
V
SS
S0
NC
68 LEAD PGA
P.C。板视图 - 如从PC的元件侧观察板。
V
SS
D0
35
36
33
31
29
27
25
23
21
4
3
S1
6
5
PEACK
8
7
A22
10
9
A21
12
11
A19
14
13
A17
16
15
A15
19
17
A12
34
32
30
28
26
24
22
20
18
D0
A1
CLK
RESET
A4
A6
A8
A10
A12
A0
A2
V
CC
A3
A5
A7
A9
A11
A13
A14
D15
D14
D13
D12
D11
D10
D9
D2
39
40
A18
D8
A16
D1
37
38
错误
D7
D6
D5
D4
51
NC
NC
NC
V
SS
V
CC
HOLD
COD / INTA
LOCK
错误
NC
INTR
NMI
PEREQ
准备
HLDA
M / IO
NC
52
54
56
58
60
62
64
66
68
53
55
57
59
61
63
65
67
2
1
引脚1指示
NC
49
50
47
48
45
46
43
44
S0
A23
BHE
2
V
SS
A20
NC
D3
41
42
BHE
A14
A16
A18
A20
A23
80C286
引脚配置
(续)
68引脚PLCC
P.C。板视图 - 如从PC的元件侧观察板。
LOCK
M / IO
COD / INTA
HLDA
HOLD
准备
V
CC
PEREQ
V
SS
NMI
NC
INTR
NC
NC
错误
NC
引脚1指示
68 67 66 65 64 63 62 61 60 59 58 57 56 55 54 53 52
BHE
NC
NC
S1
S0
PEACK
A23
A22
V
SS
A21
A20
A19
A18
A17
A16
A15
A14
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34
A13
A12
A11
A10
A9
A8
A7
A6
A5
A4
A3
RESET
V
CC
CLK
A2
A1
A0
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
D15
D7
D14
D6
D13
D5
D12
D4
D11
D3
D10
D2
D9
D1
D8
D0
V
SS
模具标记不
INDICATE PIN 1
工作原理图
地址单元(AU )
物理
地址
加法器
地址
锁存器和驱动程序
PRE-
提取程序
处理器
延期
接口
A
23
- A
0
,
BHE , M / IO
PEACK
PEREQ
准备好了,
HOLD ,
S1, S0,
COD / INTA ,
LOCK , HLDA
D
15
- D
0
基地
OFFSET
加法器
极限
检查
SIZES
总线控制
数据收发器
6-BYTE
预取
队列
ALU
总线单元( BU )
RESET
控制寄存器
3 DECODED
指令
指令
解码器
队列
指令
单位( IU )
CLK
V
SS
V
CC
执行单元( EU)
NMI
INTR错误
3
80C286
引脚说明
符号
CLK
31
下面的引脚功能描述都为80C286微处理器。
TYPE
I
描述
系统时钟:提供了80C286系统的基本时序。它是由两个内部分割
在80C286产生处理器时钟。内部除以2的电路可被同步
认列至一个外部时钟发生器由低到复位输入高电平跳变。
数据总线:内存中的数据输入,I / O和中断响应读周期;输出数据
在内存和I / O写周期。数据总线是高电平并保持在高阻抗
在公交车的最后一个有效的逻辑电平保持应答。
地址总线:输出的物理内存和I / O端口地址。一
23
- A
16
是在低I / O
接送。一
0
为低电平时,数据是要传送的销
7
- D
0
(参见下表) 。地址
总线是高电平有效,浮到三态关闭时总线保持应答。
BUS高电平使能:指数据在数据总线,D的高字节传送
15
- D
8
。八位
分配给数据总线的高字节导向设备通常会使用BHE调理芯片
选择功能。 BHE为低电平有效,浮到三态OFF时总线保持应答。
BHE AND A
0
编码
BHE价值
0
0
1
1
A
0
价值
0
1
0
1
字传输
在数据总线上半字节传输(D
15
- D
8
)
对数据总线的下半部分字节传输(D
7
- D
0
)
版权所有
功能
D
15
- D
0
36 - 51
I / O
A
23
- A
0
7-8
10 - 28
32 - 43
1
O
BHE
O
S1, S0
4, 5
O
总线周期状态:表示一个总线周期,并随着M / IO和COD / LNTA ,去引发
细粒总线周期的类型。公交车是一件T
S
状态时一个或两个低。 S1和S0是
低电平有效和高阻抗的逻辑一个总线期间举行保持应答。
80C286总线周期状态定义
COD / INTA
0(LOW)
0
0
0
0
0
0
0
1(HIGH)
1
1
1
1
1
1
1
M / IO
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
总线周期启动
中断响应
版权所有
版权所有
无;不是一个状态周期
如果一个
1
= 1,则停止;否则关闭
内存数据读取
内存中的数据写入
无;不是一个状态周期
版权所有
I / O读
I / O写
无;不是一个状态周期
版权所有
内存读取指令
版权所有
无;不是一个状态周期
4
80C286
引脚说明
符号
M / IO
67
下面的引脚功能描述都为80C286微处理器。
(续)
TYPE
O
描述
内存I / O选择:区分I / O存取存储器的访问。如果在T HIGH
S
一个MEM-
储器周期或停止/关机周期正在进行中。如果低,一个I / O周期或中断响应
周期正在进行中。 M / IO为高阻抗时总线保持AC-举行的最后一个有效的逻辑状态
知识。
CODE /中断响应:区分取指令,从内存中的数据循环
读周期。还区分了中断响应从I / O周期循环。 COD / LNTA保持在
公交车在高阻抗的最后一个有效的逻辑状态保持应答。其时序是相同
M / IO 。
总线锁定:表示其他系统总线主控器不能获得对系统总线的控制
当前和以下的总线周期。 LOCK信号可明确地由朝“LOCK”被激活
在内存XCHG指令指令前缀或自动80C286的硬件,中断
承认或描述符表的访问。 LOCK为低电平有效,并保持在一个高阻抗的逻辑
一个总线持有期间确认。
BUS READY :终止总线周期。总线周期延长无极限,直到被终止
READY低。 READY为低电平有效的同步输入需要建立时间和保持时间相对
系统时钟满足的正确操作。在总线保持READY被忽略确认。
(见注1 )
总线保持请求和保持应答:控制80C286局部总线的控制权。
保持输入允许另一个本地总线主机请求本地总线的控制。当控制
理所当然的,在80C286将漂浮的公交车司机,然后激活HLDA ,从而进入总线保持AC-
知识的条件。当地巴士将保持到发出请求的主,直到HOLD授予BE-
说到不活跃导致的80C286停用HLDA和恢复当地的控制权
总线。这将终止总线保持应答状态。 HOLD可以是异步的系
统时钟。这些信号是高电平有效。需要注意的是HLDA永远漂浮。
中断请求:要求80C286暂停其当前执行的程序和服务
待处理外部请求。中断请求被屏蔽时的中断使能位
标志字被清除。当80C286响应中断请求时,它执行两个中断
确认的总线周期来读取一个8位中断向量标识的中断源。
为了保证程序中断, INTR必须保持有效,直到中断应答总线周期
被启动。 INTR被采样在每个处理器周期的开始,并且必须是高电平时
为了先下一中断之前,在当前指令结束至少两个处理器周期
指令。 INTR是电平敏感的,高电平有效,也可以是异步的系统时钟。
非屏蔽中断请求:中断80C286与内部提供载体
两个值。无中断应答周期执行。在80C286的中断使能位
标志字不影响该输入。在NMI输入为高电平有效,可以是异步的系
统时钟,并且是边缘内部同步后触发。为了正确识别,输入必须
此前已低了至少4个系统时钟周期,并保持高电平至少四
个系统时钟周期。
处理器扩展操作数请求和应答:扩展内存
在80C286处理器的扩展管理和保护能力。该PEREQ输入
请80C286执行一个数据操作数传送给一个处理器扩展。该PEACK输出
放的信号的处理器扩展时所需的操作数正在传输。 PEREQ处于激活
略去高。 PEACK是低电平有效,并在总线保持保持在一个高阻抗逻辑一
承认。 PEREQ可以是异步的,以系统时钟。
处理器扩展忙ERROR :表示处理器的运行状态
延伸到80C286 。积极的BUSY输入停止在等待80C286程序执行,
一些ESC指令,直到BUSY变为无效(高) 。在80C286可以同时被中断
等待BUSY变为无效。主动错误输入导致80C286执行亲
处理器延期执行WAIT或某些ESC指令时中断。这些输入是有效
低并且可以是异步的,以系统时钟。
COD / LNTA
66
O
LOCK
68
O
准备
63
l
HOLD
HLDA
64
65
I
O
INTR
57
I
NMI
59
l
PEREQ
PEACK
61
6
l
O
错误
54
53
l
I
5
80C286
高性能微处理器
与内存管理和保护
描述
Intersil的80C286是一个静态CMOS版本的NMOS
80286微处理器。该80C286是一种先进的,高
与专门优化capa-高性能微处理器
bilities为多个用户和多任务处理系统。该
80C286具有内置的内存保护,支持operat-
荷兰国际集团的系统和任务的隔离,以及程序和数据
任务中的隐私。 25MHz的80C286提供了多达9幅
少女时代标准的5MHz的8086的吞吐量
80C286包括内存管理功能,
地图2
30
每个任务的虚拟地址空间(1千兆字节)
到2
24
字节( 16兆字节)的物理内存。
该80C286是80C86和80C88向上兼容
软件( 80C286指令集的超集
80C86 / 80C88指令集) 。采用80C286真正的
地址模式下, 80C286与目标代码兼容
现有的80C86和80C88软件。在受保护的虚拟
地址模式下, 80C286是源代码兼容
80C86和80C88软件,但可能需要升级到
使用虚拟地址由80C286的集成的支持
内存管理和保护机制。两
模式在全80C286的性能和操作执行
超的80C86和80C88指令。
该80C286提供了特别行动,以支持艾菲
cient实现和执行的操作系统。
例如,一个指令可以结束的一个任务执行
保存其状态,切换到一个新的任务,载入其状态,并启动
执行新的任务。该80C286还支持虚拟
通过提供一个段不存在的例外记忆系统
化和重新启动的指令。
1997年3月
特点
与NMOS 80286
时钟速率范围广
- DC至25MHz的( 80C286-25 )
- DC至20MHz ( 80C286-20 )
- DC至16MHz ( 80C286-16 )
- 直流到12.5MHz的( 80C286-12 )
- 直流到10MHz ( 80C286-10 )
静态CMOS设计的低功耗操作
- ICCSB = 5毫安最大
- ICCOP = 185毫安最大( 80C286-10 )
220毫安最大( 80C286-12 )
260毫安最大( 80C286-16 )
310毫安最大( 80C286-20 )
410毫安最大( 80C286-25 )
高性能的处理器(高达19倍的8086
吞吐量)
大地址空间
16兆字节的物理/ 1 GB虚拟每次任务
集成的内存管理,四级存储
保护和支持虚拟内存和Operat-
ING系统
两个80C86向上兼容的操作模式
- 80C286实地址模式
- PVAM
与80287数字数据协处理器
高带宽总线接口( 25兆字节/秒)
提供
- 68引脚PGA (商业,工业,军事)
- 68引脚PLCC (商业和工业)
订购信息
PGA
TEMP 。 RANGE
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
-55
o
C至+ 125
o
C
PLCC
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
10MHz
-
IG80C286-10
5962-
9067801MXC
-
IS80C286-10
12.5MHz
CG80C286-12
IG80C286-12
5962-
9067802MXC
CS80C286-12
IS80C286-12
16MHz
CG80C286-16
-
-
CS80C286-16
IS80C286-16
20MHz
CG80C286-20
-
-
CS80C286-20
IS80C286-20
25MHz
-
-
-
CS80C286-25
-
PKG 。号
G68.B
G68.B
G68.B
N68.95
N68.95
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有 Intersil公司美洲2003版权所有
1
提及的所有其他商标均为其各自所有者的财产。
FN2947.2
80C286
引脚配置
68 LEAD PGA
组分垫视野 - 正如从组件的下侧安装于基板时被观看。
V
SS
D10
D12
D13
D14
49
50
D7
D11
D15
51
53
55
57
59
61
63
65
67
16
15
A15
14
13
A17
12
11
A19
10
9
A21
8
7
A22
6
5
PEACK
4
3
S1
2
1
NC
52
54
56
58
60
62
64
66
68
错误
NC
INTR
NMI
PEREQ
准备
HLDA
M / IO
NC
NC
NC
NC
V
SS
V
CC
HOLD
COD / INTA
LOCK
错误
D8
D1
D9
D2
D0
D3
D4
D5
45
46
35
A0
A2
V
CC
A3
A5
A7
A9
A11
A13
D0
A1
CLK
RESET
A4
A6
A8
A10
A12
34
32
30
28
26
24
22
20
18
36
33
31
29
27
25
23
21
19
17
A12
37
38
39
40
41
42
43
44
47
48
D6
引脚1指示
V
SS
S0
NC
68 LEAD PGA
P.C。板视图 - 如从PC的元件侧观察板。
V
SS
35
36
33
31
29
27
25
23
21
4
3
S1
6
5
PEACK
8
7
A22
10
9
A21
12
11
A19
14
13
A17
16
15
A15
19
17
A12
34
32
30
28
26
24
22
20
18
D0
A1
CLK
RESET
A4
A6
A8
A10
A12
A0
A2
V
CC
A3
A5
A7
A9
A11
A13
A14
D0
D15
D14
D13
D12
D11
D10
D9
D2
39
40
A18
D8
A16
D1
37
38
错误
D7
D6
D5
D4
51
NC
NC
NC
V
SS
V
CC
HOLD
COD / INTA
LOCK
错误
NC
INTR
NMI
PEREQ
准备
HLDA
M / IO
NC
52
54
56
58
60
62
64
66
68
53
55
57
59
61
63
65
67
2
1
NC
49
50
47
48
45
46
43
44
引脚1指示
S0
A23
BHE
2
V
SS
A20
NC
D3
41
42
BHE
A14
A16
A18
A20
A23
80C286
引脚配置
(续)
68引脚PLCC
P.C。板视图 - 如从PC的元件侧观察板。
LOCK
M / IO
COD / INTA
HLDA
HOLD
准备
V
CC
PEREQ
V
SS
NMI
NC
INTR
NC
NC
错误
NC
68 67 66 65 64 63 62 61 60 59 58 57 56 55 54 53 52
BHE
NC
NC
S1
S0
PEACK
A23
A22
V
SS
A21
A20
A19
A18
A17
A16
A15
A14
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34
A13
A12
A11
A10
A9
A8
A7
A6
A5
A4
A3
RESET
V
CC
CLK
A2
A1
A0
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
D15
D7
D14
D6
D13
D5
D12
D4
D11
D3
D10
D2
D9
D1
D8
D0
V
SS
工作原理图
地址单元(AU )
地址
锁存器和驱动程序
物理
地址
加法器
PRE-
提取程序
处理器
延期
接口
A
23
- A
0
,
BHE , M / IO
PEACK
PEREQ
准备好了,
HOLD ,
S1, S0,
COD / INTA ,
LOCK , HLDA
D
15
- D
0
基地
OFFSET
加法器
极限
检查
SIZES
总线控制
数据收发器
6-BYTE
预取
队列
ALU
总线单元( BU )
RESET
控制寄存器
3 DECODED
指令
指令
解码器
队列
指令
单位( IU )
CLK
V
SS
V
CC
执行单元( EU)
NMI
INTR错误
3
80C286
引脚说明
符号
CLK
31
下面的引脚功能描述都为80C286微处理器。
TYPE
I
描述
系统时钟:提供了80C286系统的基本时序。它是由两个内部分割
在80C286产生处理器时钟。内部除以2的电路可被同步
认列至一个外部时钟发生器由低到复位输入高电平跳变。
数据总线:内存中的数据输入,I / O和中断响应读周期;输出数据
在内存和I / O写周期。数据总线是高电平并保持在高阻抗
在公交车的最后一个有效的逻辑电平保持应答。
地址总线:输出的物理内存和I / O端口地址。一
23
- A
16
是在低I / O
接送。一
0
为低电平时,数据是要传送的销
7
- D
0
(参见下表) 。地址
总线是高电平有效,浮到三态关闭时总线保持应答。
BUS高电平使能:指数据在数据总线,D的高字节传送
15
- D
8
。八位
分配给数据总线的高字节导向设备通常会使用BHE调理芯片
选择功能。 BHE为低电平有效,浮到三态OFF时总线保持应答。
BHE AND A
0
编码
BHE价值
0
0
1
1
A
0
价值
0
1
0
1
字传输
在数据总线上半字节传输(D
15
- D
8
)
对数据总线的下半部分字节传输(D
7
- D
0
)
版权所有
功能
D
15
- D
0
36 - 51
I / O
A
23
- A
0
7-8
10 - 28
32 - 43
1
O
BHE
O
S1, S0
4, 5
O
总线周期状态:表示一个总线周期,并随着M / IO和COD / LNTA ,去引发
细粒总线周期的类型。公交车是一件T
S
状态时一个或两个低。 S1和S0是
低电平有效和高阻抗的逻辑一个总线期间举行保持应答。
80C286总线周期状态定义
COD / INTA
0(LOW)
0
0
0
0
0
0
0
1(HIGH)
1
1
1
1
1
1
1
M / IO
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
总线周期启动
中断响应
版权所有
版权所有
无;不是一个状态周期
如果一个
1
= 1,则停止;否则关闭
内存数据读取
内存中的数据写入
无;不是一个状态周期
版权所有
I / O读
I / O写
无;不是一个状态周期
版权所有
内存读取指令
版权所有
无;不是一个状态周期
4
80C286
引脚说明
符号
M / IO
67
下面的引脚功能描述都为80C286微处理器。
(续)
TYPE
O
描述
内存I / O选择:区分I / O存取存储器的访问。如果在T HIGH
S
一个MEM-
储器周期或停止/关机周期正在进行中。如果低,一个I / O周期或中断响应
周期正在进行中。 M / IO为高阻抗时总线保持AC-举行的最后一个有效的逻辑状态
知识。
CODE /中断响应:区分取指令,从内存中的数据循环
读周期。还区分了中断响应从I / O周期循环。 COD / LNTA保持在
公交车在高阻抗的最后一个有效的逻辑状态保持应答。其时序是相同
M / IO 。
总线锁定:表示其他系统总线主控器不能获得对系统总线的控制
当前和以下的总线周期。 LOCK信号可明确地由朝“LOCK”被激活
在内存XCHG指令指令前缀或自动80C286的硬件,中断
承认或描述符表的访问。 LOCK为低电平有效,并保持在一个高阻抗的逻辑
一个总线持有期间确认。
BUS READY :终止总线周期。总线周期延长无极限,直到被终止
READY低。 READY为低电平有效的同步输入需要建立时间和保持时间相对
系统时钟满足的正确操作。在总线保持READY被忽略确认。
(见注1 )
总线保持请求和保持应答:控制80C286局部总线的控制权。
保持输入允许另一个本地总线主机请求本地总线的控制。当控制
理所当然的,在80C286将漂浮的公交车司机,然后激活HLDA ,从而进入总线保持AC-
知识的条件。当地巴士将保持到发出请求的主,直到HOLD授予BE-
说到不活跃导致的80C286停用HLDA和恢复当地的控制权
总线。这将终止总线保持应答状态。 HOLD可以是异步的系
统时钟。这些信号是高电平有效。需要注意的是HLDA永远漂浮。
中断请求:要求80C286暂停其当前执行的程序和服务
待处理外部请求。中断请求被屏蔽时的中断使能位
标志字被清除。当80C286响应中断请求时,它执行两个中断
确认的总线周期来读取一个8位中断向量标识的中断源。
为了保证程序中断, INTR必须保持有效,直到中断应答总线周期
被启动。 INTR被采样在每个处理器周期的开始,并且必须是高电平时
为了先下一中断之前,在当前指令结束至少两个处理器周期
指令。 INTR是电平敏感的,高电平有效,也可以是异步的系统时钟。
非屏蔽中断请求:中断80C286与内部提供载体
两个值。无中断应答周期执行。在80C286的中断使能位
标志字不影响该输入。在NMI输入为高电平有效,可以是异步的系
统时钟,并且是边缘内部同步后触发。为了正确识别,输入必须
此前已低了至少4个系统时钟周期,并保持高电平至少四
个系统时钟周期。
处理器扩展操作数请求和应答:扩展内存
在80C286处理器的扩展管理和保护能力。该PEREQ输入
请80C286执行一个数据操作数传送给一个处理器扩展。该PEACK输出
放的信号的处理器扩展时所需的操作数正在传输。 PEREQ处于激活
略去高。 PEACK是低电平有效,并在总线保持保持在一个高阻抗逻辑一
承认。 PEREQ可以是异步的,以系统时钟。
处理器扩展忙ERROR :表示处理器的运行状态
延伸到80C286 。积极的BUSY输入停止在等待80C286程序执行,
一些ESC指令,直到BUSY变为无效(高) 。在80C286可以同时被中断
等待BUSY变为无效。主动错误输入导致80C286执行亲
处理器延期执行WAIT或某些ESC指令时中断。这些输入是有效
低并且可以是异步的,以系统时钟。
COD / LNTA
66
O
LOCK
68
O
准备
63
l
HOLD
HLDA
64
65
I
O
INTR
57
I
NMI
59
l
PEREQ
PEACK
61
6
l
O
错误
54
53
l
I
5
80C286/883
1997年3月
高性能微处理器与内存
管理和保护
描述
Intersil的80C286 / 883是一个静态CMOS版本
NMOS 80286微处理器。在80C286 / 883是一个
先进的,高性能的具有专门的微处理器
为多个用户和多任务处理系优化的能力
TEMS 。在80C286 / 883有内置的内存保护的
支持操作系统和任务隔离以及亲
克和数据保密的任务范围内。在80C286 / 883
包括内存管理功能,地图230
(1千兆字节),每个任务的虚拟地址空间为2
24
字节( 16兆字节)的物理内存。
在80C286 / 883与80C86和向上兼容
80C88软件( 80C286 / 883的指令集是一个超
设置80C86 / 80C88指令集) 。使用80C286 /
883实地址模式下, 80C286 / 883是目标代码的COM
兼容现有的80C86和80C88软件。在受保护
虚拟地址模式下, 80C286 / 883是源代码的COM
兼容与80C86和80C88软件,但可能需要
在所支持的升级使用虚拟地址
80C286 / 883集成的内存管理和保护
化机制。这两种模式在全80C286工作/ 883
性能和执行80C86的超集,
80C88指令。
在80C286 / 883提供了特别行动,以支持
英法fi cient落实和执行操作系统。
例如,一个指令可以结束的一个任务执行
保存其状态,切换到一个新的任务,载入其状态,并启动
执行新的任务。该段不存在的例外
化和重新启动的指令。
特点
该电路耗时要按照MIL -STD-
883是完全符合根据的规定
第1.2.1 。
与NMOS八百八十三分之八万零二百八十六
静态CMOS设计的低功耗操作
- ICCSB = 5毫安最大
- ICCOP = 185毫安最大( 80C286-10 / 883 )
- ICCOP = 220毫安最大( 80C286-12 / 883 )
大地址空间
- 16兆字节的物理
- 1 GB虚拟每次任务
集成的内存管理,四级存储
保护和支持虚拟内存和
操作系统
两个80C86向上兼容的操作模式
- 80C286 / 883实地址模式
- 受保护的虚拟地址模式
与80287数字数据协处理器
订购信息
68引脚PGA
TEMP 。 RANGE
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
10MHz
-
IG80C286-10
12.5MHz
CG80C286-12
IG80C286-12
16MHz
CG80C286-16
-
-
-
20MHz
CG80C286-20
-
-
-
25MHz
-
-
-
-
PKG 。号
G68.B
G68.B
G68.B
G68.B
-55
o
C至+ 125
o
MG80C286-10 / 883 MG80C286-12 / 883
5962-9067801MXC 5962-9067802MXC
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
http://www.intersil.com或407-727-9207
|
版权
Intersil公司1999
网络文件编号
2948.1
3-128
80C286/883
引脚
68 LEAD PGA ,元件焊盘查看
如从该组件的下侧观察安装于基板时。
D10
D11
D12
D13
D14
49
50
D7
D0
D1
D2
D3
D4
D5
35
A0
A2
V
CC
A3
A5
A7
A9
A11
A13
D0
A1
CLK
RESET
A4
A6
A8
A10
A12
34
32
30
28
26
24
22
20
18
36
33
31
29
27
25
23
21
19
17
A12
37
38
39
40
41
42
43
44
45
46
47
48
D6
51
53
55
57
59
61
63
65
67
52
54
56
58
60
62
64
66
68
错误
NC
INTR
NMI
PEREQ
准备
HLDA
M / IO
NC
NC
NC
NC
V
SS
V
CC
HOLD
COD / INTA
LOCK
16
15
A15
14
13
A17
12
11
A19
10
9
A21
8
7
A22
6
5
PEACK
4
3
S1
NC
错误
2
1
D15
V
SS
D8
D9
引脚1指示
P.C。 BOARD VIEW
从交媾的组成部分侧面看板。
D15
D14
D13
D12
D11
D10
V
SS
35
36
33
31
29
27
25
23
21
4
3
S1
6
5
PEACK
8
7
A22
10
9
A21
12
11
A19
14
13
A17
16
15
A15
19
17
A12
34
32
30
28
26
24
22
20
18
D0
A1
CLK
RESET
A4
A6
A8
A10
A12
A0
A2
V
CC
A3
A5
A7
A9
A11
A13
A14
D0
D9
D2
39
40
A18
D8
A16
D1
37
38
错误
D7
D6
D5
BHE
D4
43
44
V
SS
A14
A16
A18
A20
A23
V
SS
NC
S0
51
NC
NC
NC
V
SS
V
CC
HOLD
COD / INTA
LOCK
错误
NC
INTR
NMI
PEREQ
准备
HLDA
M / IO
NC
52
54
56
58
60
62
64
66
68
53
55
57
59
61
63
65
67
2
1
NC
49
50
47
48
45
46
引脚1指示
NC
BHE
S0
3-129
A23
A20
D3
41
42
80C286/883
绝对最大额定值
电源电压。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 8.0V
输入,输出或I / O电压的应用。 。 。 。 。 。 GND -1.0V到V
CC
+1.0V
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65
o
C至+150
o
C
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 175
o
C
引线温度(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +300
o
C
ESD分类科幻阳离子。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1级
热信息
热电阻(典型值)
θ
JA
θ
JC
o
C / W
o
C / W
PGA封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
35
6
门数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。盖茨22,500
注意:如果运行条件超过上述“绝对最大额定值” ,可能对器件造成永久性损坏。这是一个压力只有额定值和运作
该设备在这些或以上的本规范的业务部门所标明的任何其他条件是不是暗示。
注意:
1.
θ
JA
测定用安装在评价PC板在自由空气中的分量。
工作条件
工作电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 4.5V至+ 5.5V
工作温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55
o
C至+ 125
o
C
系统时钟( CLK )上升时间(从1.0V到3.6V 。 。为8ns (最大值)
系统时钟( CLK )下降时间( 3.6V至1.0V ) 。 。 。 。为8ns (最大值)
输入上升和下降时间(从0.8V至2.0V
80C286-10 / 883 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10ns的(最大)
80C286-12 / 883 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。为8ns (最大值)
表1. 80C286 / 883直流电气性能规格
设备保证100 %测试
A组
SUB -
群体
1, 2, 3
1, 2, 3
1, 2, 3
1, 2, 3
1, 2, 3
1, 2, 3
范围
温度
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-0.5
2.0
-0.5
3.6
-
3.0
V
CC
-0.4
1, 2, 3
-10
最大
0.8
V
CC
+0.5
1.0
V
CC
+0.5
0.4
-
-
10
单位
V
V
V
V
V
V
V
A
参数
输入低电压
输入高电压
CLK输入低电压
CLK输入高电压
输出低电压
输出高电压
符号
V
IL
V
IH
V
ILC
V
IHC
V
OL
V
OH
条件
V
CC
= 4.5V
V
CC
= 5.5V
V
CC
= 4.5V
V
CC
= 5.5V
I
OL
= 2.0毫安,V
CC
= 4.5V
I
OH
= -2.0mA ,V
CC
= 4.5V
I
OH
= -100μA ,V
CC
= 4.5V
输入漏电流
I
I
V
IN
= GND或V
CC
,
V
CC
= 5.5V,
引脚29 , 31 , 57 , 59 , 61 ,
63-64
V
CC
= 4.5V和5.5V ,
V
IN
= 1.0V ,注1
V
CC
= 4.5V和5.5V ,
V
IN
= 3.0V ,注2
V
CC
= 4.5V和5.5V
V
IN
= GND ,注5
V
O
= GND或V
CC
V
CC
= 5.5V,
引脚1 , 7-8 , 10-28 , 32-34
80C286-10 / 883 ,注4
80C286-12 / 883 ,注4
输入电流维持
输入电流维持
输入电流维持
在繁忙和ERROR
引脚
输出漏电流
I
BHL
I
BHH
I
SH
1, 2, 3
1, 2, 3
1, 2, 3
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
38
-50
-30
200
-400
-500
A
A
A
I
O
1, 2, 3
-55
o
C
T
A
+125
o
C
-10
10
A
有源电力供应
当前
待机功耗
电源电流
注意事项:
I
CCOP
1, 2, 3
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-
-
185
220
5
mA
mA
mA
I
CCSB
V
CC
= 5.5V ,注3
1, 2, 3
-
2. I
BHL
降低V后应测量
IN
到GND ,然后提升到1.0V以下引脚: 36-51 , 66 , 67 。
3. I
BHH
加V后应测量
IN
到V
CC
然后降低到3.0V以下引脚: 4-6 , 36-51 , 66-68 。
4. I
CCSB
应与时钟进行测试停止处理器时钟周期的相位2 。 V
IN
= V
CC
或GND ,V
CC
= 5.5V ,输出卸载。
5. I
CCOP
在10MHz时测得的80C286-10 / 883和12.5MHz的为80C286-12 / 883 。 V
IN
= 2.4V或0.4V ,V
CC
= 5.5V ,输出卸载。
6. I
SH
加V后应测量
IN
到V
CC
然后降低到0V引脚53和54 。
3-130
80C286/883
表2. 80C286 / 883交流电气性能规格
AC时序都参考0.8V和2.0V点的信号的画报中的数据波形,除非另有说明。设备
保证100%测试。
80C286/883
10MHz
参数
系统时钟
( CLK )周期
系统时钟
( CLK )低电平时间
系统时钟(CLK)
高时间
异步输入
建立时间
(注1 )
异步输入
保持时间
(注1 )
复位设置时间
符号
1
条件
V
CC
= 4.5V和5.5V
A组
9, 10, 11
温度
-55
o
C
T
A
+125
o
C
-55
o
C
≤T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
50
最大
-
12.5MHz
40
最大
-
单位
ns
2
V
CC
= 4.5V和5.5V
在1.0V
V
CC
= 4.5V和5.5V
在3.6V
V
CC
= 4.5V
和5.5V
9, 10, 11
12
-
11
-
ns
3
9, 10, 11
16
-
13
-
ns
4
9, 10, 11
20
-
15
-
ns
5
V
CC
= 4.5V
和5.5V
9, 10, 11
-55
o
C
T
A
+125
o
C
20
-
15
-
ns
6
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
I
L
= | 2毫安|
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
I
L
= | 2毫安|
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
I
L
= | 2毫安|
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
I
L
= | 2毫安|
9, 10, 11
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
≤T
A
+125
o
C
-55
o
C
T
A
+125
o
C
19
-
10
-
ns
复位保持时间
7
9, 10, 11
0
-
0
-
ns
读数据
建立时间
读数据
保持时间
READY建立时间
8
9, 10, 11
8
-
5
-
ns
9
9, 10, 11
4
-
4
-
ns
10
9, 10, 11
26
-
20
-
ns
READY保持时间
11
9, 10, 11
25
-
20
-
ns
状态/ PEACK活动
延迟, (注4 )
12A
9, 10, 11
1
22
1
21
ns
状态/ PEACK
未激活的延迟
(注3)
地址有效
延迟(注2)
12B
9, 10, 11
-55
o
C
T
A
+125
o
C
1
30
1
24
ns
13
9, 10, 11
-55
o
C
T
A
+125
o
C
1
35
1
32
ns
写数据
有效的延迟, (注2 )
14
9, 10, 11
-55
o
C
T
A
+125
o
C
0
40
0
31
ns
3-131
80C286/883
表2. 80C286 / 883 AC电气性能规格(续)
AC时序都参考0.8V和2.0V点的信号的画报中的数据波形,除非另有说明。设备
保证100%测试。
80C286/883
10MHz
参数
HLDA有效的延迟
(注5 )
符号
15
条件
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
IL = | 2毫安|
A组
9, 10, 11
温度
-55
o
C
T
A
+125
o
C
0
最大
47
12.5MHz
0
最大
25
单位
ns
注意事项:
1.异步输入是INTR , NMI ,HOLD , PEREQ ,ERROR和BUSY 。本规范仅用于测试目的考虑,以保证
在识别一个特定的 CLK的边缘。
2.延迟从1.0V在CLK为0.8V或2.0V 。
3.延迟从1.0V的CLK到0.8V的最小(保持时间),并以2.0V为MAX(未激活的延迟) 。
4.延迟从1.0V的CLK至2.0V的最小(保持时间),并以0.8V为MAX(主动延迟) 。
从1.0V 5.延迟在CLK为2.0V 。
表3. 80C286 / 883的电气性能规格
80C286/883
10MHz
参数
CLK输入电容
其他的输入电容
I / O容量
地址/状态/数据
浮动延迟
地址有效到状态
建立时间
注意事项:
1.输出负载:C
L
= 100pF的。
2.延迟从测量的地址或者达到0.8V或2.0V (有效)状态,以积极的去达到0.8V或状态变为无效深远
2.0V.
从1.0V 3.延迟在CLK为Float (没有电流驱动器)的条件。
4. I
L
= -6mA (V
OH
为Float ) ,我
L
= 8毫安(V
OL
为Float ) 。
5.在表3中列出的参数是通过设计或工艺参数控制的,并且不直接测试。这些参数是煤焦
在初始设计和主要过程和/或设计变更后acterized 。
表4.适用子群
合规组
初步测试
临时测试
PDA
最终测试
A组
C组&
100%/5004
100%/5004
100%
100%
-
Samples/5005
-
1, 7, 9
1
2,3 ,8A,8B ,10,11
1,2, 3,7,图8A ,8B, 9 ,10,11
1, 7, 9
符号
C
CLK
C
IN
C
I / O
15
19
I
L
= | 2.0毫安|
条件
FREQ = 1MHz的
FREQ = 1MH
FREQ = 1MH
笔记
5
5
5
1, 3, 4, 5
1, 2, 5
温度
T
A
= +25
o
C
T
A
= +25
o
C
T
A
= +25
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-
-
-
0
27
最大
10
10
10
47
-
12.5MHz
-
-
-
0
20
最大
10
10
10
32
-
单位
pF
pF
pF
ns
ns
3-132
80C286/883
1997年3月
高性能微处理器与内存
管理和保护
描述
Intersil的80C286 / 883是一个静态CMOS版本
NMOS 80286微处理器。在80C286 / 883是一个
先进的,高性能的具有专门的微处理器
为多个用户和多任务处理系优化的能力
TEMS 。在80C286 / 883有内置的内存保护的
支持操作系统和任务隔离以及亲
克和数据保密的任务范围内。在80C286 / 883
包括内存管理功能,地图230
(1千兆字节),每个任务的虚拟地址空间为2
24
字节( 16兆字节)的物理内存。
在80C286 / 883与80C86和向上兼容
80C88软件( 80C286 / 883的指令集是一个超
设置80C86 / 80C88指令集) 。使用80C286 /
883实地址模式下, 80C286 / 883是目标代码的COM
兼容现有的80C86和80C88软件。在受保护
虚拟地址模式下, 80C286 / 883是源代码的COM
兼容与80C86和80C88软件,但可能需要
在所支持的升级使用虚拟地址
80C286 / 883集成的内存管理和保护
化机制。这两种模式在全80C286工作/ 883
性能和执行80C86的超集,
80C88指令。
在80C286 / 883提供了特别行动,以支持
英法fi cient落实和执行操作系统。
例如,一个指令可以结束的一个任务执行
保存其状态,切换到一个新的任务,载入其状态,并启动
执行新的任务。该段不存在的例外
化和重新启动的指令。
特点
该电路耗时要按照MIL -STD-
883是完全符合根据的规定
第1.2.1 。
与NMOS八百八十三分之八万零二百八十六
静态CMOS设计的低功耗操作
- ICCSB = 5毫安最大
- ICCOP = 185毫安最大( 80C286-10 / 883 )
- ICCOP = 220毫安最大( 80C286-12 / 883 )
大地址空间
- 16兆字节的物理
- 1 GB虚拟每次任务
集成的内存管理,四级存储
保护和支持虚拟内存和
操作系统
两个80C86向上兼容的操作模式
- 80C286 / 883实地址模式
- 受保护的虚拟地址模式
与80287数字数据协处理器
订购信息
68引脚PGA
TEMP 。 RANGE
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
10MHz
-
IG80C286-10
12.5MHz
CG80C286-12
IG80C286-12
16MHz
CG80C286-16
-
-
-
20MHz
CG80C286-20
-
-
-
25MHz
-
-
-
-
PKG 。号
G68.B
G68.B
G68.B
G68.B
-55
o
C至+ 125
o
MG80C286-10 / 883 MG80C286-12 / 883
5962-9067801MXC 5962-9067802MXC
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
http://www.intersil.com或407-727-9207
|
版权
Intersil公司1999
网络文件编号
2948.1
3-128
80C286/883
引脚
68 LEAD PGA ,元件焊盘查看
如从该组件的下侧观察安装于基板时。
D10
D11
D12
D13
D14
49
50
D7
D0
D1
D2
D3
D4
D5
35
A0
A2
V
CC
A3
A5
A7
A9
A11
A13
D0
A1
CLK
RESET
A4
A6
A8
A10
A12
34
32
30
28
26
24
22
20
18
36
33
31
29
27
25
23
21
19
17
A12
37
38
39
40
41
42
43
44
45
46
47
48
D6
51
53
55
57
59
61
63
65
67
52
54
56
58
60
62
64
66
68
错误
NC
INTR
NMI
PEREQ
准备
HLDA
M / IO
NC
NC
NC
NC
V
SS
V
CC
HOLD
COD / INTA
LOCK
16
15
A15
14
13
A17
12
11
A19
10
9
A21
8
7
A22
6
5
PEACK
4
3
S1
NC
错误
2
1
D15
V
SS
D8
D9
引脚1指示
P.C。 BOARD VIEW
从交媾的组成部分侧面看板。
D15
D14
D13
D12
D11
D10
V
SS
35
36
33
31
29
27
25
23
21
4
3
S1
6
5
PEACK
8
7
A22
10
9
A21
12
11
A19
14
13
A17
16
15
A15
19
17
A12
34
32
30
28
26
24
22
20
18
D0
A1
CLK
RESET
A4
A6
A8
A10
A12
A0
A2
V
CC
A3
A5
A7
A9
A11
A13
A14
D0
D9
D2
39
40
A18
D8
A16
D1
37
38
错误
D7
D6
D5
BHE
D4
43
44
V
SS
A14
A16
A18
A20
A23
V
SS
NC
S0
51
NC
NC
NC
V
SS
V
CC
HOLD
COD / INTA
LOCK
错误
NC
INTR
NMI
PEREQ
准备
HLDA
M / IO
NC
52
54
56
58
60
62
64
66
68
53
55
57
59
61
63
65
67
2
1
NC
49
50
47
48
45
46
引脚1指示
NC
BHE
S0
3-129
A23
A20
D3
41
42
80C286/883
绝对最大额定值
电源电压。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 8.0V
输入,输出或I / O电压的应用。 。 。 。 。 。 GND -1.0V到V
CC
+1.0V
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65
o
C至+150
o
C
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 175
o
C
引线温度(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +300
o
C
ESD分类科幻阳离子。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1级
热信息
热电阻(典型值)
θ
JA
θ
JC
o
C / W
o
C / W
PGA封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
35
6
门数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。盖茨22,500
注意:如果运行条件超过上述“绝对最大额定值” ,可能对器件造成永久性损坏。这是一个压力只有额定值和运作
该设备在这些或以上的本规范的业务部门所标明的任何其他条件是不是暗示。
注意:
1.
θ
JA
测定用安装在评价PC板在自由空气中的分量。
工作条件
工作电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 4.5V至+ 5.5V
工作温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55
o
C至+ 125
o
C
系统时钟( CLK )上升时间(从1.0V到3.6V 。 。为8ns (最大值)
系统时钟( CLK )下降时间( 3.6V至1.0V ) 。 。 。 。为8ns (最大值)
输入上升和下降时间(从0.8V至2.0V
80C286-10 / 883 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10ns的(最大)
80C286-12 / 883 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。为8ns (最大值)
表1. 80C286 / 883直流电气性能规格
设备保证100 %测试
A组
SUB -
群体
1, 2, 3
1, 2, 3
1, 2, 3
1, 2, 3
1, 2, 3
1, 2, 3
范围
温度
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-0.5
2.0
-0.5
3.6
-
3.0
V
CC
-0.4
1, 2, 3
-10
最大
0.8
V
CC
+0.5
1.0
V
CC
+0.5
0.4
-
-
10
单位
V
V
V
V
V
V
V
A
参数
输入低电压
输入高电压
CLK输入低电压
CLK输入高电压
输出低电压
输出高电压
符号
V
IL
V
IH
V
ILC
V
IHC
V
OL
V
OH
条件
V
CC
= 4.5V
V
CC
= 5.5V
V
CC
= 4.5V
V
CC
= 5.5V
I
OL
= 2.0毫安,V
CC
= 4.5V
I
OH
= -2.0mA ,V
CC
= 4.5V
I
OH
= -100μA ,V
CC
= 4.5V
输入漏电流
I
I
V
IN
= GND或V
CC
,
V
CC
= 5.5V,
引脚29 , 31 , 57 , 59 , 61 ,
63-64
V
CC
= 4.5V和5.5V ,
V
IN
= 1.0V ,注1
V
CC
= 4.5V和5.5V ,
V
IN
= 3.0V ,注2
V
CC
= 4.5V和5.5V
V
IN
= GND ,注5
V
O
= GND或V
CC
V
CC
= 5.5V,
引脚1 , 7-8 , 10-28 , 32-34
80C286-10 / 883 ,注4
80C286-12 / 883 ,注4
输入电流维持
输入电流维持
输入电流维持
在繁忙和ERROR
引脚
输出漏电流
I
BHL
I
BHH
I
SH
1, 2, 3
1, 2, 3
1, 2, 3
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
38
-50
-30
200
-400
-500
A
A
A
I
O
1, 2, 3
-55
o
C
T
A
+125
o
C
-10
10
A
有源电力供应
当前
待机功耗
电源电流
注意事项:
I
CCOP
1, 2, 3
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-
-
185
220
5
mA
mA
mA
I
CCSB
V
CC
= 5.5V ,注3
1, 2, 3
-
2. I
BHL
降低V后应测量
IN
到GND ,然后提升到1.0V以下引脚: 36-51 , 66 , 67 。
3. I
BHH
加V后应测量
IN
到V
CC
然后降低到3.0V以下引脚: 4-6 , 36-51 , 66-68 。
4. I
CCSB
应与时钟进行测试停止处理器时钟周期的相位2 。 V
IN
= V
CC
或GND ,V
CC
= 5.5V ,输出卸载。
5. I
CCOP
在10MHz时测得的80C286-10 / 883和12.5MHz的为80C286-12 / 883 。 V
IN
= 2.4V或0.4V ,V
CC
= 5.5V ,输出卸载。
6. I
SH
加V后应测量
IN
到V
CC
然后降低到0V引脚53和54 。
3-130
80C286/883
表2. 80C286 / 883交流电气性能规格
AC时序都参考0.8V和2.0V点的信号的画报中的数据波形,除非另有说明。设备
保证100%测试。
80C286/883
10MHz
参数
系统时钟
( CLK )周期
系统时钟
( CLK )低电平时间
系统时钟(CLK)
高时间
异步输入
建立时间
(注1 )
异步输入
保持时间
(注1 )
复位设置时间
符号
1
条件
V
CC
= 4.5V和5.5V
A组
9, 10, 11
温度
-55
o
C
T
A
+125
o
C
-55
o
C
≤T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
50
最大
-
12.5MHz
40
最大
-
单位
ns
2
V
CC
= 4.5V和5.5V
在1.0V
V
CC
= 4.5V和5.5V
在3.6V
V
CC
= 4.5V
和5.5V
9, 10, 11
12
-
11
-
ns
3
9, 10, 11
16
-
13
-
ns
4
9, 10, 11
20
-
15
-
ns
5
V
CC
= 4.5V
和5.5V
9, 10, 11
-55
o
C
T
A
+125
o
C
20
-
15
-
ns
6
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V
和5.5V
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
I
L
= | 2毫安|
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
I
L
= | 2毫安|
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
I
L
= | 2毫安|
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
I
L
= | 2毫安|
9, 10, 11
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
≤T
A
+125
o
C
-55
o
C
T
A
+125
o
C
19
-
10
-
ns
复位保持时间
7
9, 10, 11
0
-
0
-
ns
读数据
建立时间
读数据
保持时间
READY建立时间
8
9, 10, 11
8
-
5
-
ns
9
9, 10, 11
4
-
4
-
ns
10
9, 10, 11
26
-
20
-
ns
READY保持时间
11
9, 10, 11
25
-
20
-
ns
状态/ PEACK活动
延迟, (注4 )
12A
9, 10, 11
1
22
1
21
ns
状态/ PEACK
未激活的延迟
(注3)
地址有效
延迟(注2)
12B
9, 10, 11
-55
o
C
T
A
+125
o
C
1
30
1
24
ns
13
9, 10, 11
-55
o
C
T
A
+125
o
C
1
35
1
32
ns
写数据
有效的延迟, (注2 )
14
9, 10, 11
-55
o
C
T
A
+125
o
C
0
40
0
31
ns
3-131
80C286/883
表2. 80C286 / 883 AC电气性能规格(续)
AC时序都参考0.8V和2.0V点的信号的画报中的数据波形,除非另有说明。设备
保证100%测试。
80C286/883
10MHz
参数
HLDA有效的延迟
(注5 )
符号
15
条件
V
CC
= 4.5V和
5.5V ,C
L
= 100pF的
IL = | 2毫安|
A组
9, 10, 11
温度
-55
o
C
T
A
+125
o
C
0
最大
47
12.5MHz
0
最大
25
单位
ns
注意事项:
1.异步输入是INTR , NMI ,HOLD , PEREQ ,ERROR和BUSY 。本规范仅用于测试目的考虑,以保证
在识别一个特定的 CLK的边缘。
2.延迟从1.0V在CLK为0.8V或2.0V 。
3.延迟从1.0V的CLK到0.8V的最小(保持时间),并以2.0V为MAX(未激活的延迟) 。
4.延迟从1.0V的CLK至2.0V的最小(保持时间),并以0.8V为MAX(主动延迟) 。
从1.0V 5.延迟在CLK为2.0V 。
表3. 80C286 / 883的电气性能规格
80C286/883
10MHz
参数
CLK输入电容
其他的输入电容
I / O容量
地址/状态/数据
浮动延迟
地址有效到状态
建立时间
注意事项:
1.输出负载:C
L
= 100pF的。
2.延迟从测量的地址或者达到0.8V或2.0V (有效)状态,以积极的去达到0.8V或状态变为无效深远
2.0V.
从1.0V 3.延迟在CLK为Float (没有电流驱动器)的条件。
4. I
L
= -6mA (V
OH
为Float ) ,我
L
= 8毫安(V
OL
为Float ) 。
5.在表3中列出的参数是通过设计或工艺参数控制的,并且不直接测试。这些参数是煤焦
在初始设计和主要过程和/或设计变更后acterized 。
表4.适用子群
合规组
初步测试
临时测试
PDA
最终测试
A组
C组&
100%/5004
100%/5004
100%
100%
-
Samples/5005
-
1, 7, 9
1
2,3 ,8A,8B ,10,11
1,2, 3,7,图8A ,8B, 9 ,10,11
1, 7, 9
符号
C
CLK
C
IN
C
I / O
15
19
I
L
= | 2.0毫安|
条件
FREQ = 1MHz的
FREQ = 1MH
FREQ = 1MH
笔记
5
5
5
1, 3, 4, 5
1, 2, 5
温度
T
A
= +25
o
C
T
A
= +25
o
C
T
A
= +25
o
C
-55
o
C
T
A
+125
o
C
-55
o
C
T
A
+125
o
C
-
-
-
0
27
最大
10
10
10
47
-
12.5MHz
-
-
-
0
20
最大
10
10
10
32
-
单位
pF
pF
pF
ns
ns
3-132
查看更多CS80C286-16PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CS80C286-16
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:2885659455 复制

电话:0755-83951431
联系人:李小姐
地址:深圳市福田区华强北路1002号赛格广场47楼4707B/香港九龙观塘鸿图大道55号京泰大厦1608室
CS80C286-16
INTERSIL
2020+
4217
PLCC68
3.7¥/片,★优势库存市场最低价!原装假一赔十★
QQ: 点击这里给我发消息 QQ:3004390991 复制 点击这里给我发消息 QQ:3004390992 复制 点击这里给我发消息 QQ:1245773710 复制

电话:0755-82723761/82772189
联系人:夏先生 朱小姐
地址:深圳市福田区华强北街道赛格科技园3栋东座10楼A2(本公司为一般纳税人,可开增票)
CS80C286-16
INTERSIL
25+
5000
PLCC68
全新原装,公司现货销售!
QQ: 点击这里给我发消息 QQ:2881443942 复制

电话:0755-83291010 83678410
联系人:赵小姐
地址:深圳市福田区华强北华联发大厦西座402
CS80C286-16
INTERSIL
22+
33000
PLCC68
全新百分百进口正品原装现货
QQ: 点击这里给我发消息 QQ:657995889 复制

电话:0755*83682918
联系人:林小姐
地址:深圳市福田区华强花园A座30E
CS80C286-16
INTERSIL
22+
16000
PLCC68
原装正品自家库存
QQ: 点击这里给我发消息 QQ:2675049463 复制

电话:13681678667
联系人:吴
地址:上海市宝山区大场镇锦秋路699弄锦秋花园
CS80C286-16
HAR
23+
8000
PLCC-68
只做进口原装,假一赔十;欢迎致电:杨先生15001712988
QQ: 点击这里给我发消息 QQ:1807086236 复制 点击这里给我发消息 QQ:2322757237 复制

电话:0755-82533156 82710336
联系人:朱经理、张小姐
地址:深圳市福田区华强北上步工业区501栋11楼1109-1110室
CS80C286-16
2019+
2565
PLCC68
十年专营,供应原装正品!热卖现货!
QQ: 点击这里给我发消息 QQ:1294342618 复制 点击这里给我发消息 QQ:2765319833 复制 点击这里给我发消息 QQ:1363272801 复制

电话:13528893675
联系人:朱先生
地址:广东省深圳市福田区上步工业区201栋5楼B01室。 香港特別行政區中环皇后大道中5號衡怡大厦2432室
CS80C286-16
HAR
22+
9600
PLCC
全新原装现货热卖可长期供货
QQ: 点击这里给我发消息 QQ:316279873 复制 点击这里给我发消息 QQ:2110158237 复制 点击这里给我发消息 QQ:932480677 复制 点击这里给我发消息 QQ:1298863740 复制

电话:0755-82561519
联系人:李先生
地址:深圳市福田区上步工业区304栋西5楼503室
CS80C286-16
HARRIS
2406+
1818
PLCC
十年芯路!坚持原装正品!
QQ: 点击这里给我发消息 QQ:316279873 复制 点击这里给我发消息 QQ:2110158237 复制 点击这里给我发消息 QQ:932480677 复制 点击这里给我发消息 QQ:1298863740 复制

电话:0755-82561519
联系人:李先生
地址:深圳市福田区上步工业区304栋西5楼503室
CS80C286-16
HIRRIS
2406+
276
PLCC
十年芯路!坚持原装正品!
QQ: 点击这里给我发消息 QQ:316279873 复制 点击这里给我发消息 QQ:2110158237 复制 点击这里给我发消息 QQ:932480677 复制 点击这里给我发消息 QQ:1298863740 复制

电话:0755-82561519
联系人:李先生
地址:深圳市福田区上步工业区304栋西5楼503室
CS80C286-16
HAR/INTERSIL
2407+
2000
PLCC68
甩卖清货 可提供专业测试和程序拷贝
查询更多CS80C286-16供应信息

深圳市碧威特网络技术有限公司
 复制成功!