世纪半导体有限公司
概述
CS5825接收四个LVDS数据信道和
一组LVDS时钟通道。
每个数据信道是
反序列化为7位的并行数据总线,用于输出。
时钟信道用于帧同步,并送入
内部PLL生成该7X串行时钟
在解串器使用。数字相位校准
电路可以产生的取样时钟
解串器的前端。帧同步时钟对准
到输出7位的数据也被输出给定时
参考。
CS5825支持LVDS时的开放式安全设计
输入不连接到LVDS驱动器和所述
接收器输出被拉低。把CS5825成
由关断控制抑制模式( SHTDNN )信号
可以降低功耗。
特点
CS5825
28 : 4 LVDS接收器
4个7位的串行LVDS数据通道和一个
时钟的LVDS通道。
兼容ANSI TIA / EIA- 644 LVDS标
准。
从31MHz宽的串行时钟速度范围为
68MHz.
支持开放式LVDS安全设计。
完全集成的片上PLL和数字相
定位提供准确的解串器操作。
支持掉电模式。
5V / 3.3V宽容数据输入。
单3.3V电源工作。
CMOS低功耗。
功能兼容DS90CF384和
SN75LVDS86.
提供56引脚TSSOP封装。
框图
CS5825
AIP
目的
DIN
CLK
并行串行-OUT
7位移位寄存器
D0,D1,D2,D3,
D4,D6,D7
BIP
BIM
DIN
CLK
CIP
CIM
DIN
CLK
DIP
暗淡
DIN
CLK
并行串行-OUT
7位移位寄存器
D8,D9,D12,D13,
D14,D15,D18
并行串行-OUT
7位移位寄存器
D19,D20,D21,D22,
D24,D25,D26
并行串行-OUT
7位移位寄存器
D27,D5,D10,D11,
D16,D17,D23
7xCLK
CKIP
CKIM
锁相环
和
相位定位
CLKOUT
SHTDNN
控制逻辑
CS5825
世纪半导体有限公司
台湾:
2号工业东路。第三,
科学工业园区,新竹,台湾
电话: 886-3-5784866传真: 886-3-5784349
Sales@century-semi.com
Sales@century-semi.com.tw
www.century-semi.com
2001年Rev.0.0五月
分页: 13 1
美国:
1485萨拉托加大道。 # 200
圣何塞, CA, 95129
电话: 408-973-8388传真: 408-973-9388
世纪半导体有限公司
引脚说明
名字
AIP ,
目的
BIP ,
BIM
CIP ,
CIM
DIP ,
暗淡
CKIP ,
CKIM
D0,D1,D2,D3,D4,
D6, D7
D8,D9,D12,D13,
D14,D15,D18
D19,D20,D21,D22
,D24,D25,D26
D27,D5,D10,D11,
D16,D17,D23
CLKOUT
SHTDNN
针
I
描述
CS5825
LVDS数据通道A的输入。这些都是差分LVDS输入一个频道
对应于D0,D1, D2 ,D3,D4 ,D6,D7 。 AIP是数据输入正,目的是
负输入端。
LVDS数据通道B输出。这些都是差分LVDS输入, B通道
对应至D8 ,D9, D12, D13 ,D14, D15, D18 。
LVDS数据通道C的输出。这些都为C通道差分LVDS输出
对应于D19 , D20 , D21 , D22 , D24 , D25 , D26 。
LVDS数据通道C的输出。这些都为D通道差分LVDS输出
对应于D27 ,D5, D10, D11 , D16 , D17 , D23 。
LVDS时钟通道输入。这些都是差分LVDS输入的帧同步时钟。
的时钟被发送到片上PLL来产生7X串行时钟;一个相位对齐时
对齐解串器的时钟。
并行数据输出为LVDS通道A D [ 0]的LSB和D [7]为MSB 。 MSB被移位
科幻RST 。
并行数据输出为LVDS信道B D〔 8 〕是LSB, D [ 18]为MSB 。
并行数据输出为LVDS通道C. D [ 19 ]为LSB和D [26]是MSB 。
并行数据输出为LVDS通道C. D [ 19 ]为LSB和D [23]是MSB 。
并行数据时钟输出。这个时钟信号恢复时钟数据输出参考。
下降沿应作为选通脉冲为下一个阶段。
关断控制(低电平有效) 。当SHTDNN为低电平时,内部PLL放入抑制
模式,所有数据输出被拉低。这也将重置所有内部寄存器。为
正常操作时, SHTDNN应设置为高。
正电源的TTL输出。一个3.3V的电源应使用。
负电源。连接到0V。
正电源的LVDS输入。
负电源的LVDS输入。
正电源的PLL 。
负电源的PLL 。
I
I
I
I
O
O
O
O
O
I
VDD
VSS
LVDS_VDD
LVDS_VSS
PLL_VDD
PLL_VSS
P
P
P
P
P
P
第13 3
世纪半导体有限公司
功能说明
串行输入并行输出7位的移位寄存器
CS5825
它接收来自发射机的串行数据。它使用7xclk来选通该串行数据并发送7位并行
数据输入时钟的频率。
锁相环和相位定位
该PLL产生的七倍输入时钟,用于反序列化。相位对准被用于
同步输入时钟和输出。
控制逻辑
有在该电路中两种模式。一个是普通模式,并且另一个是电源关闭模式。两种模式
通过控制信号“ SHTDNN ”控制。如果SHTDNN为高电平时,电路处于正常模式,否则,如果低,则
电路处于掉电模式。在掉电模式下,每块关闭,以确保最低功耗
消费。
第13 4