CDB5504
CS5504
CS5504
评估板
20位A / D转换器
低功耗,对于CS5504 A / D转换器
低功耗,
20位A / D转换器
特点
描述
的CS5504是一个2信道,全差分20位, seri-
AL- CMOS输出A / D转换器。该CS5504用途
电荷平衡( Δ-Σ )技术,以提供一个
低成本,高分辨率测量在输出字
速率高达每秒200个样本。
片内数字滤波器提供优异的线路抑制在
50赫兹和60赫兹时,该设备是由一个操作
32.768 kHz时钟(输出率= 20 SPS) 。
该CS5504具有片内自校准电路,
可以在任何时间或温度来启动,以确保
最小的偏移和满刻度误差。
低功耗,高分辨率和小尺寸封装
使CS5504为回路供电的理想解决方案
发射机,面板表,天平和电池 -
电动器械。
订购信息
SEE
第23页。
CS5504 -BS -40 °C至+ 85°C 20引脚SOIC
I
l
Δ-Σ A / D转换器
l
2差分输入
-
20位无漏码
-
线性误差: ± 0.0007 % FS
-
引脚可选的单极/双极性范围
-
共模抑制
105分贝@ DC
120分贝@ 50 , 60赫兹
l
5V或3.3V数字接口
l
片内自校准电路
l
输出更新速率高达200 / SPS
l
低功耗: 4.4毫瓦
VREF +
12
VREF-
13
VA +
14
VA-
15
DGND
16
VD +
17
2
AIN1+
AIN1-
AIN2+
AIN2-
8
10
9
11
MUX
4th-Order
Δ-Σ
调制器
串行
接口
逻辑
18
19
CS
SCLK
SDATA
数字
滤波器
20
DRDY
A0
1
4
校准
C
校准SRAM
3
CONV
OSC
5
XIN
6
XOUT
7
CAL
BP / UP
Cirrus Logic公司,公司
晶半导体产品事业部
http://www.cirrus.com
P.O.箱17847 ,奥斯汀,德克萨斯州78760
( 512 ) 445 7222传真: ( 512 ) 445 7581
http://www.crystal.com
版权
触须
版权
Cirrus Logic公司, 2005年公司
逻辑,1997公司
(版权所有)
(版权所有)
AUG 05
MAR '95
AUG 05
DS126F2
DS126F1
1
DS126DB2
CS5504
CS5504
VA + = 5V
±
10% ; VA- = -5V
±
10% ; VD + =
3.3V
±
5% ; VREF + = 2.5V , VREF- = 0V ; F
CLK
= 32.768kHz的;双极模式;
来源
=一个10nF的到GND为1kΩ
在AIN ) (注1,2 )
参数*
特定网络版温度范围
民
典型值
-40至+85
-
(无失码)
(注3)
(注4 )
(注3)
(注4 )
(注3)
(注4 )
20
-
-
-
-
-
-
-
单极
双极
dc
50 , 60-赫兹
(注5 )
-
-
-
120
-
-
(注1 )
ITOTAL
Ianalog
IDigital
(注6 )
-
-
-
-
-
0.0007
-
±4
±8
±8
±8
±4
±4
2.6
0至+2.5
±2.5
105
-
120
15
5
465
425
40
4.4
0.0015
-
±32
-
±32
-
±16
-
-
-
-
-
-
-
-
-
600
-
-
6.0
最大
单位
°C
± % FS
位
最低位
最低位
最低位
最低位
最低位
最低位
最低位
RMS
V
V
dB
dB
dB
pF
nA
A
A
A
mW
模拟特性
(T
A
= T
民
给T
最大
;
准确性
线性误差
微分非线性
满量程误差
满量程漂移
单极性偏移
单极性偏移漂移
双极偏移
双极失调漂移
噪声(简称输出)
模拟量输入
模拟输入范围:
共模抑制:
关通道隔离
输入电容
直流偏置电流
(注2 )
电源
直流电源电流:
功耗
电源抑制
-
80
-
dB
注意事项: 1.两个源电阻和旁路电容是决定CS5504的关键源代码
阻抗要求。请参阅文本部分
模拟输入阻抗注意事项
.
2.规格保证的设计,表征和/或测试。
在感兴趣的温度校正后3.适用。
4.总的漂移,因为在上电时校准在规定的温度范围在25℃下
5.共模电压可以是任意值,只要AIN +和AIN-保持VA +内和
VA-电源电压。
6.所有输出卸载。所有输入CMOS电平。
*
请参阅产品规格定义,立即引脚说明如下部分。
特定网络阳离子如有更改,恕不另行通知。
2
DS126F1
DS126F2
CS5504
CS5504
5V开关特性
(T
A
= T
民
给T
最大
;
参数
主时钟频率
主时钟占空比
上升时间:
下降时间:
所有数字输入
任何数字输出
所有数字输入
任何数字输出
(注9 )
(注9 )
t
上升
t
秋天
内部振荡器
外部时钟
符号
XIN
f
CLK
VA + VD + = 5V
±
10%;
VA- = -5V
±
10% ;输入电平:逻辑0 = 0V ,逻辑1 = VD + ;
L
= 50 pF的。 ) (注2 )
民
30.0
30
40
-
-
-
-
-
-
-
100
-
-
50
100
100
-
82/f
CLK
0
典型值
32.768
-
-
-
50
-
20
10
500
1800/f
CLK
-
-
3246/f
CLK
-
-
-
-
-
-
最大
53.0
330
60
1.0
-
1.0
-
-
-
-
-
2/f
CLK
+200
-
-
-
-
2/f
CLK
+200
-
-
单位
千赫
千赫
%
s
ns
s
ns
ms
ms
s
ns
ns
s
ns
ns
ns
ns
s
ns
启动
上电复位周期
振荡器起振时间
唤醒周期
(注10 )
XTAL = 32.768千赫(注11 )
(注12 )
(注13 )
t
水库
t
OSU
t
WUP
t
CCW
t
SCL
t
CAL
t
SAC
t
HCA
t
CPW
t
SCN
t
公共汽车
t
BUH
BP / UP稳定之前DRDY下降
BP DRDY跌倒后/ UP稳定
校准
CONV脉冲宽度( CAL = 1 )
CONV和CAL高开始校准
开始校准结束校准的
转变
成立时间
保持时间
CONV脉冲宽度
CONV高开始转换的
成立时间
保持时间
A0到CONV高
A0后CONV高
开始转换到转换结束
(注14 )
t
CON
-
1624/f
CLK
-
s
注: 9.用10%的利息波形90 %的点指定。
每当电源被施加到设备10的内部上电复位被激活。
11.振荡器起振时间随晶体参数。本规范不适用时,
使用外部时钟源。
12.唤醒周期开始后的振荡器开始;或者使用外部f出现
CLK
之后,该
上电复位时间的流逝。
13.校准也可以通过脉冲调制的CAL高而CONV = 1开始。
14.转换时间将是1622 /女
CLK
如果CONV持续保持高位。
4
DS126F1
DS126F2
CS5504
CS5504
3.3V开关特性
(T
A
= T
民
给T
最大
;
参数
主时钟频率
主时钟占空比
上升时间:
下降时间:
所有数字输入
任何数字输出
所有数字输入
任何数字输出
(注9 )
(注9 )
t
上升
t
秋天
内部振荡器
外部时钟
符号
XIN
f
CLK
VA + = 5V
±
10%;
5% ; VA- = -5V
±
10% ;输入电平:逻辑0 = 0V ,逻辑1 = VD + ;
L
= 50 pF的。 ) (注2 )
民
30.0
30
40
-
-
-
-
-
-
-
100
-
-
50
100
100
-
82/f
CLK
0
-
典型值
32.768
-
-
-
50
-
20
10
500
1800/f
CLK
-
-
3246/f
CLK
-
-
-
-
-
-
1624/f
CLK
VD + = 3.3V
±
最大
53.0
330
60
1.0
-
1.0
-
-
-
-
-
单位
千赫
千赫
%
s
ns
s
ns
ms
ms
s
ns
ns
s
ns
ns
ns
ns
s
ns
s
启动
上电复位周期
振荡器起振时间
唤醒周期
(注10 )
XTAL = 32.768千赫(注11 )
(注12 )
(注13 )
t
水库
t
OSU
t
WUP
t
CCW
t
SCL
t
CAL
t
SAC
t
HCA
t
CPW
t
SCN
t
公共汽车
t
BUH
t
CON
BP / UP稳定之前DRDY下降
BP DRDY跌倒后/ UP稳定
(注14 )
校准
CONV脉冲宽度( CAL = 1 )
CONV和CAL高开始校准
开始校准结束校准的
2/f
CLK
+200
-
-
-
-
2/f
CLK
+200
-
-
-
转变
成立时间
保持时间
CONV脉冲Widh
CONV高开始转换的
成立时间
保持时间
A0到CONV高
A0后CONV高
开始转换到转换结束
DS126F1
DS126F2
5