CDB5334/35/60
评估板CS5334 / CS5335 / CS5360
特点
描述
该CDB5334 /六十分之三十五评估板是一个很好的
用于快速评估CS5334 , CS5335 ,或
CS5360立体声A / D转换器。评价要求
数字信号处理器,一个低失真的模拟信号
源和一个电源。提供模拟输入
通过XLR连接器的两个通道。
还包括的是一个CS8402A的数字音频接口传输
米特,其产生的AES / EBU ,S / PDIF和EIAJ -340
兼容的音频数据。该数字音频数据提供
通过RCA phono型和光纤连接器。
该评估板还可以被配置为接受
在一个用户应用程序进行操作的外部定时信号
在系统的开发。
定购信息
CDB5334/35/60
I
l
展示推荐布局和
接地安排
l
CS8402A生成AES / EBU , S / PDIF , &
EIAJ -340兼容的数字音频
l
缓冲串行输出接口
l
数字和模拟领域补丁
l
机载或外部提供的系统
定时
基本产品信息
Cirrus Logic公司,公司
晶半导体产品事业部
P.O.箱17847 ,奥斯汀,德克萨斯州78760
( 512 ) 445 7222传真: ( 512 ) 445 7581
http://www.crystal.com
本文档中包含的信息为新的产品。
Cirrus Logic公司保留修改本产品,恕不另行通知。
版权
Cirrus Logic公司,1997公司
(版权所有)
OCT 97
DS194DB3
1
CDB5334/35/60
CDB5334 /六十○分之三十五系统概述
该CDB5334 /六十分之三十五评估板的EX-
快速评估CS5334 cellent手段,
CS5335 , CS5360还是。该CS8402A数字音频
接口发射器提供了一个简单的接口
数字音频信号处理器,包括马
jority的数字音频测试设备。该evalua-
灰板已被设计成接受一个模拟
输入,并提供了光纤和同轴数字输出
放。该评估板还允许用户
通过一个10针接头接入时钟和数据
系统开发。此外,该评价
主板支持输入电平监视功能
由CS5334 , CS5335 , CS5360和提供。
峰值信号电平位显示在酒吧,
图LED或7段显示为左,
右声道。
该CDB5334 /六十分之三十五原理已经分区
tioned成7在图2中示出的原理图
通过8.每个分区的原理是represent-
编辑系统中的示意图示于图1的通知
该系统框图还包括连接
分区示意图的系统蒸发散。
评估板采用独立的模拟和dig-
它们接合在一起需求面实证地平面不足
尼思电阻器R6 , R41和R52 -R55 。这
装置隔离的模拟电路
数字逻辑。
复位电路和偏移校准
两种方法放置CS5334 , CS5335 ,或者
提供对CS5360进入掉电模式
评估板。在CAL开关,在所示
图8 ,拉DIF0和DIF1线高的
CS5334 , CS5335 , CS5360和,从而把
ADC进入掉电模式。释放CAL
开关使DIF0和DIF1设置进行重新
存储的,在其上一个初始化序列BE-
杜松子酒,如在CS5334 / CS5335描述和
CS5360数据表。
提供评估板上的复位电路
示于图2中上电时,该电路
发送一个复位到CS5334的RST引脚,
CS5335 , CS5360还是。掉电,随后
偏移校准,也可以通过按下执行
荷兰国际集团,然后释放RST开关。它应该是
注意的是,断电的仅将RST方法
的CS5334 , CS5335 , CS5360 ,或将包括
对主机或从机操作决定。
电源电路和接地
电源由六个供给评估板
接线柱如图2 + 5VA提供
5伏的电源转换器和复位circuit-
RY 。在± 12 V接线柱提供电源
模拟输入缓冲器。 C 1 -C 3和C 5 -C 7提供
一般电源滤波的模拟电源
层数。 Z1 - Z3是瞬态抑制二极管,
也可保护其免受连接不正确
电源引线。 + 5VD提供5伏电源
在电路板的数字部分。 C41和C10亲
韦迪一般电源滤波。 Z4是一种转录
过性抑制。
局部去耦为CS5334 , CS5335 ,或
CS5360是由C16 , C17 , C32 , C33和提供的,如
在图4中R10 ,C16,和C32中所示,形成一个低
通滤波器隔离VA +噪声对VD + 。
输入缓冲和保护电路
在图3所示的差分输入电路是
非常适合的CS5334 , CS5335 , CS5360和
在专业应用。该电路将接受
任polar-的差分或单端信号
性,并提供一个差分信号,用适当的
DC偏移的CS5334 , CS5335 , CS5360或。该
电路还采用了衰减为6dB
缩减专业的输入电平与输入
电压范围的CS5334 , CS5335 , CS5360或的。
4伏特均方根额定输入电平evalua-
灰板将实现满量程数字输出
从CS5334 , CS5335 , CS5360还是。该公
共模抑制系统被限定
输入缓冲器的无源部件匹配
2
DS194DB3
CDB5334/35/60
电路。模拟输入连接器是一个标准的FE-
男XLR与引脚2阳性, 3脚回报,而引脚
1盾。
R1,R5和C8组成该亲一个RC网络
国际志愿组织抗混叠滤波和最佳来源
阻抗为CS5334 , CS5335 , CS5360或
右声道输入。 R2,R3和C42重复此
函数为左声道。
空间一直留在评估板IN-
把保护二极管D1-D4上的右声道,
和D8 - D11,在左声道上,如图3所示。
这些二极管是可选的CS5334 , CS5335 ,
和CS5360能够承受的输入电流
100mA
最大,
as
说
in
该
CS5334 / CS5335和CS5360数据表。在输出
把当前从在模拟中使用的运算放大器的滤波器
器评估板上是不是能够提供
电流超过100mA电流。输入保护二
颂建议,如果有一种可能性,即
超范围信号可在ADC被应用于IN-
把超出这一水平。看到应用程序
注意, "A / D转换器输入保护Techniques"
在1994年的Crystal半导体音频DA-
tabook 。
模式和位为CS8402A ;切换defini-
tions和SW2为默认设置中列出
表4和5的数字输出被设置在一个
通过隔离变压器和一个RCA连接器
光发射机。欲了解更多详细信息
在CS8402A和数字音频的标准,
看到CS8401A / CS8402A的数据表。
串行输出接口
设置在HDR2串行输出接口,
如图6所示当SMODE1和
SMODE2跳线,在表2中所定义,被设置为
的MASTER位置, MCLK , SCLK , LRCK ,
SDATA和FRAME信号输出。当
在SMODE1和SMODE2跳线都在
从位置, MCLK , SDATA和FRAME
是输出,而SCLK和LRCK变成同
放。因此,在从模式下, SCLK和
LRCK信号必须从外部进行衍生
MCLK运行ADC。所有信号都缓存在
为了分离来自外部circuit-变换器
RY 。信号缓冲由74HCT243提供
收发器( U10)和一个74HCT541缓冲液( U11) 。
ALTERA PLD和峰值信号
LEVEL LEDS
Altera公司的EPM7128可编程逻辑器件
(PLD),如图8所示,被设计为支持
评估板上的三大特点。首先,
它会自动配置CS8402A和Transmit
之三,接受选择用于数字接口格式
在CS5334 , CS5335 , CS5360还是。第二,在PLD
提供128倍Fs的主时钟CS8402A 。
第三,它解码并更新峰值信号电平
( PSL )位,提供有关资料扩增
突地输入信号。
CS5334 , CS5335 , CS5360和A / D
转换器
该CS5334 , CS5335 , CS5360和A / D转换器
示于图4。这些devic-的说明
西文中包含的CS5334 / CS5335和CS5360
数据表。
CS8402A数字音频接口
图5示出的电路为CS8402A dig-
ITAL音频接口发射器。该CS8402A可
实施AES / EBU , S / PDIF ,以及EIAJ -340 IN-
terface标准。该数字接口格式
( DIF)的发射机被自动设定为
匹配选择用于CS5334 , CS5335的格式
或CS5360 ( DIF的选择由DIF1和
DIF0开关SW1上,如表3中所定义的) 。
SW2提供了8个DIP开关来选择不同的
DS194DB3
CS8402A格式配置
该CS5334 , CS5335 , CS5360和支持3
数字接口格式的主机和从机
配置。 0格式对利培有效数据
荷兰国际集团SCLK的边缘。该CS8402A变送器
没有相应的模式匹配格式0 ,
3
CDB5334/35/60
但反相的SCLK ,使得数据在有效
SCLK的下降沿将使格式0间
脸上的线条配搭上的格式1接口线
CS8402A 。在PLD配置CS8402A来
格式1和执行SCLK反转automati-
当DIF1 , DIF0接通SW1美云设置
00 。
数字接口格式1的CS5334 , CS5335 ,
和CS5360对的下降沿有效数据
SCLK 。此接口格式上符合格式1
在CS8402A ,所以没有修改对执行
数字接口线。在PLD配置
CS8402A为格式1和传递接口
从CS5334 , CS5335 , CS5360或线
通过对CS8402A不变时
DIF1 , DIF0开关设置为01 。
数字接口格式2兼容的I2S
模式。它匹配的发射器格式4 。该
PLD配置CS8402A格式化4
通过从CS5334的接口线,
CS5335 , CS5360 ,或通过向CS8402A非
当DIF1 , DIF0开关被设置为变
10.
模式(在PSL位的详细信息,
看到CS5334 / CS5335和CS5360数据表) 。
当TMODE1和TMODE2跳线,去
罚款在表2中,被设置为BARGRAPH ,在PLD
解码PSL位和驱动光柱LED显示
左声道和右声道。当TMODE1和
TMODE2跳线设置为高分辨率(高谐振
lution模式) ,可编程逻辑器件驱动7段显示器
效力于左声道和右声道。
在PLD还提供了一种峰值更新(PU)信号,
其调节的速率PSL的比特是向上
过时。四个设置提供更新速率范围
从42毫秒到2.7秒(对于48 kHz采样率) 。该
在SW1交换机标记PU_S1和PU_S0选择
如表3所示,在PU频率。
接地和电源
脱钩
该CS5334 , CS5335 , CS5360和要求认真
注意电源和接地arrange-
ments ,以优化性能。图4示出了
推荐的权力安排。该CS5334 ,
CS5335 , CS5360 ,或定位在所述模拟
地平面附近的数字/模拟接地平面
拆分,以减少距离的时钟trav-
埃尔。串联电阻器上存在的时钟和
数据线,以减小瞬态电流的影响
在主控模式下驱动容性负载时,
和减少时钟过冲施加EX-时
ternal时钟在从模式下的ADC。
此布置方法是用来减小数字
噪音和确保适当的电源匹配 -
ING /排序。去耦电容是某一地址
cated作为靠近ADC越好。广泛
使用接地平面的补上模拟和dig-
评估板产量再大的需求面实证节
ductions的辐射噪声的影响。
CS8402A产生MCLK
当CDB5334 / 35/ 60设置为SLAVE
模式下,晶体振荡器( U5)可以是256X ,
384X , 512X或Fs的。该CS8402A需要一个主
128倍Fs的时钟频率进行操作。在PLD
可被构造来划分MCLK_5335 (在骨质
cillator输出)由2,3,或4 ,以产生
MCLK_8402 ,从而适应各种
振荡器的可能频率。开关
SW1上标有MCLK_S1和MCLK_S0选择
时钟分频度表3的规定。
解码PSL位/驱动LED
在PLD进行解码并显示峰值信
级位为高分辨率和光柱
4
DS194DB3
CDB5334/35/60
连接器
+5VA
+5VD
±12V
AGND
DGND
AINL
AINR
LRCK , SCLK
MCLK
SDATA
FRAME
同轴输出
光输出
输入/输出
输入
输入
输入
输入
输入
输入
输入
输入/输出
产量
产量
产量
产量
产量
信号存在
+5伏特的模拟部分
+5伏的数字部分
± 12伏的模拟量输入
从电源的模拟接地
从电源数字地连接
左声道的差分/单端模拟输入
右声道的差分/单端模拟输入
I / O串行和左/右时钟
主时钟输出
串行数据输出
成帧信号输出PSL位
通过变压器CS8420A数字输出
通过光发射机CS8420A数字输出
表1.系统连接
跨接器
用途
SMODE1 ,选择的主/从操作
SMODE2 CS5334 , CS5335 , CS5360和和I / O
HDR2的状态。 SMODE1和SMODE2
应该总是设置在相同的位置。
TMODE1 ,选择的PSL位的功能。
TMODE2 TMODE1和TMODE2应始终
设置为相同的位置。
HPSEL启用或禁用输入高通滤波器
在CS5334 , CS5335 , CS5360和
位置
*主
SLAVE
选择功能
板载定时生成。
外部时钟的产生,源于
MCLK 。
HI RES
PSL位显示输入电平
* BARGRAPH PSL位显示条形图
败
*启用
击败高通滤波器
启用高通滤波器
表2.跳线可选择的选项
DS194DB3
5
CS5334 CS5335
20位立体声A / D转换器,用于数字音频
特点
概述
百分贝
该CS5334和CS5335是双通道,单+ 5V
供,销compatable模拟 - 数字转换器,用于
数字音频系统。该CS5334和CS5335执行
采样,模拟 - 数字转换和抗混叠滤波器
tering ,用于左和右产生的20位值
输入串行形式。输出字速率可高达
每声道50千赫。
该CS5334和CS5335采用4阶Δ-Σ
调制128X其次是数字过采样
滤波和抽取,从而无需用于
外部抗混叠滤波器。这些ADC采用差分
架构,可提供出色的噪声抑制。
该CS5334和CS5335具有滤波器的通带为
21.7kHz 。该滤波器具有线性相位, 0.0025分贝密码
带纹波和>85分贝阻带抑制。片上
高通滤波器,还包括去除直流偏移。
订货信息:
模型
温度。范围封装类型
CS5334-KS
-10 °至70 °C 20引脚塑封SSOP
CS5335-KS
-10 °至70 °C 20引脚塑封SSOP
MCLK
18
CS5334范围:
动态
CS5335范围:
动态
THD + N : -95分贝
THD + N : -90分贝
105分贝
128倍超采样
全差分输入
数字抗混叠滤波
线性Phasepassband ( FS = 48kHz的)
21.7千赫
高通滤波器 - 去除直流偏移
峰值信号电平检测器图模式
高分辨率和酒吧
VA +
85分贝阻带衰减
0.0025分贝通带纹波
VD +
3
6
RST
OVFL
2
FRAME SCLK
LRCK
10
8
12
7
CMOUT
15
参考电压
9
串行输出接口
SDATA
DIF0
DIF1
20
19
AINL-
AINL +
16
17
LP滤波器
S / H
DAC
数字抽取
滤波器
比较
高通
滤波器
AINR-
AINR +
14
13
S / H
LP滤波器
数字抽取
滤波器
高通
滤波器
比较
DAC
4
AGND
5
DGND
PU
11
1
惠普DEFEAT
基本产品信息
晶半导体公司
P.O.箱17847 ,奥斯汀,德克萨斯州78760
( 512 ) 445 7222传真: ( 512 ) 445 7581
http://www.crystal.com
本文档中包含的信息为新的产品。水晶
半导体公司保留随时修改本产品,恕不另行通知。
版权
晶半导体公司1996年
(版权所有)
NOV 96
DS237PP2
1
CS5334 CS5335
模拟特性
(T
A
= 25°C ; VA + = VD + = 5V ; -1 dBFS的输入正弦波, 997赫兹;
FS = 48 kHz的; MCLK = 12.288兆赫; SCLK = 3.072兆赫;测量带宽为10赫兹至20千赫兹,除非
另有规定;逻辑0 = 0V ,逻辑1 = VD + )
CS5334
参数
决议
符号
民
20
A计权
1分贝
-20分贝
-60分贝
THD + N
待定
待定
-
-
-
-
(从直流到20 kHz)的
-
-
-
-
与HPF
惠普的失败与CAL
-
-
典型值
-
100
97
-90
-77
-37
0.01
100
0.05
-
200
0
+/-
100
2.0
30
2.2
38
25
0.2
315
1.0
50
最大
-
-
-
待定
待定
待定
-
-
-
±5
-
-
-
民
20
待定
待定
-
-
-
-
-
-
-
-
-
-
CS5335
典型值
-
105
102
-95
-82
-42
0.01
105
0.05
-
200
0
+/-
100
2.0
30
2.2
40
25
0.2
325
1.0
55
最大
-
-
-
待定
待定
待定
-
-
-
±5
-
-
-
单位
位
dB
dB
dB
dB
dB
度
dB
dB
%
PPM /°C的
最低位
最低位
动态性能
动态范围
总谐波失真+噪声
通道间相位偏差
通道间隔离
DC精度
通道间增益不匹配
增益误差
增益漂移
偏移误差
模拟量输入
输入电压范围
输入阻抗
输入偏置电压
(差分)
VIN
寻
1.9
-
-
IA
ID
掉电( IA + ID )
正常
掉电
-
-
-
-
-
-
2.1
-
-
待定
待定
-
待定
-
-
1.9
-
-
-
-
-
-
-
-
2.1
-
-
待定
待定
-
待定
-
-
VRMS
k
V
mA
mA
mA
mW
mW
dB
电源
电源电流
功耗
电源抑制比
规格若有变更,恕不另行通知
2
DS237PP2
CS5334 CS5335
数字滤波器特性
(T
A
= 25
°C;
VA + = VD + = 5V
±
5% ; FS = 48千赫)
参数
通带
通带纹波
阻
阻带衰减
群时延(FS =输出采样率)
群延迟变化与频率的关系
(注1 )
(注2 )
t
gd
t
gd
(注1 )
(注1 )
(注1 )
符号
民
0.02
-
26.3
85
-
-
-
-
-
典型值
-
-
-
-
32/Fs
-
0.9
20
2.6
最大
21.7
±0.0025
6118
-
-
0
-
-
-
单位
千赫
dB
千赫
dB
s
s
Hz
Hz
度
高通滤波器的特性
频率响应:
相位偏差
-3分贝
-0.01分贝
@ 20 Hz的
通带纹波
-
-
0
dB
注:1。过滤器与输出采样率特征尺度。
2.模拟调制器采样输入在6.144兆赫的48千赫兹的输出采样率。有
无排斥的输入信号,这是在采样频率的整数倍( nx个6.144兆赫的
±21.7kHz
其中,n = 0,1,2,3 ...)。
数字特性
(T
A
= 25
°C;
VA + = VD + = 5V
±
5%)
参数
高电平输入电压
低电平输入电压
高电平输出电压在LO = -20
A
低电平输出电压在LO = 20
A
输入漏电流
符号
V
IH
V
IL
V
OH
V
OL
I
in
民
2.4
-
(VD+)-1.0
-
-
典型值
-
-
-
-
-
最大
-
0.8
-
0.4
10
单位
V
V
V
V
A
绝对最大额定值
(AGND = 0V时,相对于地的所有电压)。
参数
直流电源:
输入电流,任何引脚除外用品
模拟输入电压
数字输入电压
环境温度(电源应用)
储存温度
(注3)
(注4 )
(注4 )
符号
VA +
IIN
V
INA
V
IND
T
A
T
英镑
民
-0.3
-
-0.7
-0.7
-55
-65
典型值
-
-
-
-
-
-
最大
+6.0
±10
(VA+)+0.7
(VA+)+0.7
+125
+150
单位
V
mA
V
V
°C
°C
注: 3.任何引脚除外用品。最高瞬态电流模拟输入引脚+/-百毫安不会
造成SCR闩锁。
4.根据电压的最大值以上/是通过对输入电流的限制。
警告:操作达到或超过这些限制可能导致器件的永久性损坏。
正常运行,不能保证在这两个极端。
DS237PP2
3
CS5334 CS5335
开关特性
参数
输出采样率
MCLK周期
MCLK低
MCLK高
MCLK周期
MCLK低
MCLK高
MCLK周期
MCLK低
MCLK高
(T
A
= 25
°C;
VA + = 5V
±
5% ;输入:逻辑0 = 0V ,逻辑1 = VA + = VD + ;
L
= 20 pF的)
符号
F
s
MCLK / LRCK = 256
MCLK / LRCK = 256
MCLK / LRCK = 256
MCLK / LRCK = 384
MCLK / LRCK = 384
MCLK / LRCK = 384
MCLK / LRCK = 512
MCLK / LRCK = 512
MCLK / LRCK = 512
(注5 )
(注5 )
(注5 )
吨clkw
吨CLKL
吨CLKH
吨clkw
吨CLKL
吨CLKH
吨clkw
吨CLKL
吨CLKH
吨MSLR
吨SDO
吨SFO
吨OVFL
吨OVFL
民
2.0
78
31
31
52
20
20
39
15
15
-10
-10
-
-10
-10
-10
25
(注8)
(注9 )
(注5 )
(注12 )
(注12 )
1
+
30ns
(1024)(F
s)
1
+
20ns
(512)(F
s)
1
+
35ns
(384)(F
s
)
吨sclkw (注7 )
吨sclkl (注11 )
吨SCLKH
吨DSS
吨lrdss
吨SLR1
吨slr2
吨SFO
7.
11.
50
-
-
50
(注11 )
-
1
(96)(F
s)
典型值
-
-
-
-
-
-
-
-
-
-
-
-
50
-
-
-
50
-
-
-
-
-
-
-
-
最大
50
1953
-
-
1302
-
-
976
-
-
10
35
-
(注6 )
30
(注10 )
75
-
-
-
(注11 )
(注11 )
-
-
(注13 )
单位
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
%
ns
ns
ns
%
ns
ns
ns
ns
ns
ns
ns
ns
主模式
SCLK下降到LRCK
SCLK下降沿到SDATA有效
SCLK占空比
SCLK下降沿到框架中有效
LRCK边到OVFL有效
LRCK边到OVFL边沿延迟
从模式
LRCK占空比
SCLK周期
SCLK脉冲宽度低
SCLK脉冲宽高
SCLK下降沿到SDATA有效
LRCK边缘到MSB有效
SCLK上升到LRCK边沿延迟
LRCK边缘到SCLK上升沿建立时间
SCLK下降沿到帧时延
注: 5 SCLK上升沿为模式1 。
9.脉冲宽度最低为模式1
12. SCLK下降沿为模式1
6.
10.
13.
8.脉冲模式1宽高
1
+
50ns
(512)(F
s)
4
DS237PP2
CS5334 CS5335
SCLK输出*
吨MSLR
LRCK输出
吨SDO
SDATA
吨OVFL
OVFL
最高位
MSB-1
SCLK输出
吨MSLR
LRCK输出
t
SDO
SDATA
最高位
OVFL
t
OVFL
SCLK到SDATA & LRCK - 主模式
格式0和1
吨SLR1吨slr2
SCLK输入*
(从模式)
吨sclkw
LRCK输入
(从模式)
吨lrdss
SDATA
最高位
吨OVFL
OVFL
MSB-1
吨DSS
MSB-2
吨sclkl吨sclkh
SCLK到SDATA & LRCK - 主模式
格式2
吨SLR1吨slr2
SCLK输入
(从模式)
吨sclkw
LRCK输入
(从模式)
吨DSS
SDATA
最高位
吨OVFL
OVFL
MSB-1
吨sclkl吨sclkh
SCLK为LRCK & SDATA - SLAVE模式
格式0 & 1
SCLK为LRCK & SDATA - SLAVE模式
格式2
SCLK *
t
证券及期货条例
FRAME
SCLK为帧时延
* SCLK被反转为格式1
DS237PP2
5