CS4327
低成本, 20位,立体声,音频D / A转换器
特点
描述
的CS4327是一种完善的立体声数字至模拟输出
把制度。除了传统的D / A功能,该
CS4327包括一个数字插补滤波器
一128X采样delta -sigma调制器。该MOD-
软件模拟器输出控制所述参考电压输入到一个
超线性模拟低通滤波器。这种架构AL-
低点的采样率和1之间的无级调节
50千赫,同时保持线性相位响应简单地
通过改变主时钟的频率。
该CS4327还包括一个非常灵活的串行
端口利用模式选择引脚,支持多种接口
脸格式。
主时钟可以是256 , 384 ,或512倍
输入采样率,支持各种音频
环境。
定购信息
CS4327 -KS -10至70℃
16引脚塑封SSOP
CDB4327
CS4327评估板
l
20位转换
l
108分贝信号 - 噪声比( EIAJ )
l
百分贝动态范围
l
单端输出
l
完整的立体声DAC系统
-
128X插值滤波器
-
Δ-Σ DAC
-
模拟后置滤波器
l
低时钟抖动敏感性
l
滤波线路电平输出
l
数字去加重频率为32 kHz , 44.1 kHz的&
48千赫
-
线性相位滤波
-
零相位通道之间的误差
I
DIF0
15
DIF1
11
DEM0 DEM1
1
2
VA +
3
VD +
6
16
CMFILT
LRCK 7
SCLK 9
10
SDATA
串行输入
接口
去加重
参考电压
插
Δ-Σ
调制器
DAC
类似物
LOW- PASS
滤波器
14
AOUTL
auto_mute
12
插
Δ-Σ
调制器
8
MCLK
DAC
4
类似物
LOW- PASS
滤波器
13
AOUTR
5
DGND
AGND
Cirrus Logic公司,公司
晶半导体产品事业部
P.O.箱17847 ,奥斯汀,德克萨斯州78760
( 512 ) 445 7222传真: ( 512 ) 445 7581
http://www.crystal.com
版权
Cirrus Logic公司,1997公司
(版权所有)
DEC 97
DS190F1
1
CS4327
模拟特性
(T
A
= 25°C ;内部SCLK ;满量程输出正弦波, 997赫兹;
12.288 MHz的MCLK ; FS = 48 kHz的;输入数据= 20位数; SCLK = 3.072兆赫;
L
= 10 kΩ的; VD + = VA + = 5 V ;
逻辑1 = VD + ,逻辑0 = DGND ;测量带宽为10赫兹至20千赫兹,未加权的,除非另有光谱
后指定。 )
参数
指定工作温度范围
符号
T
A
(注1 )
20-Bit
(A计权)
18-Bit
(A计权)
16-Bit
(A计权)
总谐波失真+噪声
20-Bit
(注1 )
0分贝
-20分贝
-60分贝
0分贝
-20分贝
-60分贝
0分贝
-20分贝
-60分贝
(注2 )
THD + N
-87
-
-33
-
-
-
-
-
-
-
-
-
-
0
-
0.5465
72
-
-
-93
-77
-37
-93
-77
-37
-93
-77
-37
108
-105
±0.1
±0.5
-
-
-
-
25/Fs
-
-
-
-
-
-
-
-
-
-
-
-
-
-
0.4535
±0.002
-
-
-
±0.2
dB
dB
dB
dB
dB
dB
dB
dB
dB
dBFS的
dB
dB
度
Fs
dB
Fs
dB
s
dB
93
96
-
-
-
-
97
100
97
100
93
95
-
-
-
-
-
-
dB
dB
dB
dB
dB
dB
民
-10
典型值
-
最大
70
单位
°C
动态性能
动态范围
18-Bit
16-Bit
空闲信道噪声/信号 - 噪声比
通道间隔离
( 1千赫)
结合数字和模拟滤波器特性
频率响应10 Hz到20 kHz
FS = 48千赫
从线性相位偏差
通带: -0.1 dB转折
通带纹波
阻
阻带衰减
群时延
(注3)
去加重错误
注意事项: 1,三角PDF抖动后数据
2.自动静音功能。参见参数定义。
3.群时延为FS = 48千赫
25/48千赫= 520微秒
2
DS190F1
CS4327
模拟特性
参数
(续)
符号
民
-
-
-
0.95
6
-
-
典型值
0.1
±2
200
1.0
-
-
2.3
最大
-
±5
-
1.05
-
100
-
单位
dB
%
PPM /°C的
VRMS
k
pF
V
DC精度
通道间增益不匹配
增益误差
增益漂移
模拟输出
满量程输出电压
负载电阻
负载电容
输出共模电压
电源和散热特性
(T
A
= 25°C ;内部SCLK ;满量程输出
正弦波, 997赫兹; 12.288 MHz的MCLK ; FS = 48 kHz的;输入数据= 20位数; SCLK = 3.072兆赫;
L
= 10 k;
VD + = VD + = 5 V ;逻辑1 = VD + ,逻辑0 = DGND ;测量带宽为10赫兹至20千赫兹,未加权的,
除非另有规定)。
参数
电源电流
正常工作
符号
IA +
ID +
( IA + ) + ( ID + )
掉电( IA + ) + ( ID + )
民
-
-
-
-
-
-
PSRR
Θ
JA
-
-
-
典型值
25
12
37
300
185
1.5
60
-
120
最大
-
-
43
-
215
-
-
135
-
单位
mA
mA
mA
A
mW
mW
dB
°C
° C / W
功耗
电源抑制比( 1千赫)
允许结温
结到环境热阻
正常工作
掉电
DS190F1
3
CS4327
开关特性
C
L
= 20 pF的)
参数
输入采样率
MCLK脉冲宽高
MCLK脉冲宽度低
MCLK脉冲宽高
MCLK脉冲宽度低
MCLK脉冲宽高
MCLK脉冲宽度低
MCLK / LRCK = 512
MCLK / LRCK = 512
MCLK / LRCK = 384
MCLK / LRCK = 384
MCLK / LRCK = 256
MCLK / LRCK = 256
t
SCLKL
t
SCLKH
t
SCLKW
t
SLRD
t
单反相机
t
sdlrs
t
SDH
SCLK / LRCK = 64
t
SCLKW
t
SCLKR
t
sdlrs
t
SDH
t
SDH
符号
Fs
民
1
10
10
21
21
31
31
20
20
1
-------------------
-
128(Fs)
(T
A
= 25°C ; VA + = 5.0 V ;输入:逻辑0 = 0 V ,逻辑1 = VD + ,
典型值
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
吨SC LK瓦特
-----------------
-
2
最大
50
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
单位
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
外部SCLK模式
SCLK脉冲宽度低
SCLK脉冲宽高
SCLK周期
SCLK上升到LRCK边沿延迟
SCLK上升到LRCK边缘建立时间
SDATA有效到SCLK建立时间上升
SCLK上升沿到SDATA保持时间
20
20
20
20
1
----------------
-
64(Fs)
内部SCLK模式
SCLK周期
SCLK上升到LRCK边缘
SDATA有效到SCLK建立时间上升
-
1
------------------- + 10
-
512(Fs)
1
------------------- + 15
-
512(Fs)
1
------------------- + 15
-
384(Fs)
-
-
-
SCLK上升到SDATA保持时间MCLK / LRCK = 256或512
SCLK上升沿到SDATA保持时间
MCLK / LRCK = 384
4
DS190F1