添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1101页 > CS42432-DMZR
CS42432
108分贝192千赫4入, 6出TDM CODEC
特点
4个24位A / D, 6个24位D / A转换器
ADC的动态范围
- 105分贝差
- 102分贝单端
DAC的动态范围
- 108分贝差
- 105分贝单端
ADC / DAC THD + N
- -98 dB差分
- -95分贝单端
兼容行业标准的时间
分复用(TDM)串行接口
DAC采样率高达192 kHz
ADC采样率高达96 kHz的
直流可编程ADC高通滤波器
偏移校准
对数数字音量控制
硬件模式或软件IC
& SPI
支持5 V和1.8 V的逻辑电平
概述
该编解码器CS42432提供
FOUR
多比特模拟到
数字和6的多比特数字 - 模拟Σ-Δ
转换器。该编解码器能够运行与EI型
疗法差分或单端输入和输出,在
52引脚MQFP封装。
FOUR
全差分或单端输入都可用
能够在立体声ADC1和ADC2 。数字音量控制
是为每个ADC通道,可选择过
流量检测。
所有六个DAC通道提供数字音量控制和
可以用差分或单端输出进行操作。
辅助串行输入,可额外2
PCM数据通道。
该CS42432可在一个52引脚MQFP封装
商业( -10 ° C至+ 70 ° C)和汽车( -40 ° C至
+ 105 ° C)的成绩。该CDB42432客户Demonstra-
灰板也可用于设备的评估和
实施意见。请参阅
“订购
第58页上的信息“
对于完整的订购
信息。
该CS42432是理想的音频系统,要求广泛
动态范围,高保真和低噪音等
如A / V接收器, DVD接收器和车载音响
系统。
控制端口串行&
音频端口供电=
1.8 V至5 V
数字电源=
3.3 V
模拟电源=
3.3 V至5 V
电平转换器
硬件模式或
I
2
C / SPI软件模式
控制数据
注册
CON组fi guration
内部电压
参考
RESET
电平转换器
TDM串行音频
输入
的辅助系列
音频输入
输入主
时钟
TDM串行音频
产量
控制
TDM串行
接口
数字
过滤器
ΔΣ
调制器
多位
DAC1-3和
模拟滤波器
6
6
差分或
单端
输出
高通
滤波器
高通
滤波器
数字
过滤器
数字
过滤器
多位
过采样
ADC1
多位
过采样
ADC2
2
2
差分或
单端
模拟输入
2
2
http://www.cirrus.com
版权
Cirrus Logic公司, 2007年公司
(版权所有)
十二月'07
DS673F2
CS42432
目录
1.引脚说明 - 软件模式........................................... ................................................ 6
1.1数字I / O引脚特性........................................................................................................... 8
2.引脚说明 - 硬件模式........................................... .............................................. 9
3.典型连接图............................................. .................................................. .. 11
4.特性和规范............................................. ....................................... 13
推荐工作条件............................................... .................................... 13
绝对最大额定值....................................................................................................... 13
模拟输入特性(商业) ............................................ ........................ 14
模拟输入特性(汽车) ............................................ ......................... 15
ADC数字滤波器特性.............................................. ......................................... 16
模拟输出特性(商业) ............................................ .................... 17
模拟输出特性(汽车) ............................................ ..................... 18
联合DAC插值&片上模拟滤波器响应.............................. 20
切换规格 - ADC / DAC端口........................................... ................................. 21
开关特性 - AUX口............................................. .................................... 22
切换规范 - 控制端口 - IC模式.......................................... ............. 23
切换规范 - 控制端口 - SPI格式.......................................... ....... 24
DC电气特性............................................... ............................................... 25
数字接口规格&特性............................................. ........ 25
5.应用................................................................................................................................... 26
5.1概述......................................................................................................................................... 26
5.2模拟输入.................................................................................................................................. 27
5.2.1线路电平输入................................................................................................................... 27
5.2.1.1硬件模式......................................................................................................... 27
5.2.1.2软件模式........................................................................................................... 27
5.2.2高通滤波器和直流偏移校准....................................... .................................... 27
5.2.2.1硬件模式......................................................................................................... 28
5.2.2.2软件模式........................................................................................................... 28
5.3模拟输出............................................................................................................................... 28
5.3.1初始化............................................................................................................................ 28
5.3.2线路电平输出和滤波......................................... .................................................. 28
5.3.3数字音量控制...........................................................................................................三十
5.3.3.1硬件模式.........................................................................................................三十
5.3.3.2软件模式...........................................................................................................三十
5.3.4去重滤波器................................................................................................................三十
5.4系统时钟............................................................................................................................. 31
5.4.1硬件模式..................................................................................................................... 31
5.4.2软件模式...................................................................................................................... 31
5.5 CODEC数字接口................................................................................................................. 31
5.5.1 TDM ....................................................................................................................................... 31
5.5.2 I / O信道分配........................................................................................................... 32
5.6 AUX端口数字接口格式............................................ .................................................. .. 32
5.6.1硬件模式..................................................................................................................... 32
5.6.2软件模式...................................................................................................................... 32
5.6.3 IS .......................................................................................................................................... 32
5.6.4左对齐.......................................................................................................................... 33
5.7控制端口的描述和时序............................................ .................................................. 33
5.7.1 SPI模式............................................................................................................................... 33
5.7.2 IC模式................................................................................................................................ 34
5.8推荐的上电顺序............................................ ................................................. 35
5.8.1硬件模式..................................................................................................................... 35
5.8.2软件模式...................................................................................................................... 36
2
DS673F2
CS42432
5.9复位和供电...................................................................................................................... 36
5.10电源,接地和PCB布局......................................... ....................................... 36
6.注册快速参考........................................................................................................ 37
7.寄存器描述.................................................................................................................. 39
7.1存储器地址指针( MAP) ..................................................................................................... 39
7.1.1递增(增量) .................................................................................................................. 39
7.1.2存储器地址指针(MAP [ 6 : 0 ] ) .................................... ................................................. 39
7.2芯片内径和修订寄存器(地址01H ) (只读) ....................................... .................. 39
7.2.1芯片内径( CHIP_ID [3: 0])的........................................................................................................ 39
7.2.2芯片版本( REV_ID [ 3 : 0 ] ) ..................................... .................................................. .......... 39
7.3电源控制(地址02H ) ......................................................................................................... 40
7.3.1掉电对ADC ( PDN_ADCX ) ........................................ ......................................... 40
7.3.2掉电DAC双( PDN_DACX ) ........................................ ......................................... 40
7.3.3掉电( PDN ) ............................................................................................................... 40
7.4功能模式(地址03H ) ..................................................................................................... 41
7.4.1 MCLK的频率( MFREQ [2 :0]) ..................................... .................................................. .... 41
7.5其他控制(地址04H ) ........................................... .................................................. 41
7.5.1冻结控制( FREEZE ) .......................................... .................................................. ....... 41
7.5.2辅助数字接口格式( AUX_DIF ) ........................................ ................................ 41
7.6 ADC控制& DAC去加重(地址05H ) ..................................... ................................... 42
7.6.1 ADC1-2高通滤波器冻结( ADC1-2_HPF FREEZE ) ................................. ................. 42
7.6.2 DAC去加重控制( DAC_DEM ) ....................................... ........................................ 42
7.6.3 ADC1单端模式( ADC1单) ..................................... ................................... 42
7.6.4 ADC2单端模式( ADC2单) ..................................... ................................... 43
7.7过渡控制(地址06H ) ........................................... .................................................. ....... 43
7.7.1单音量控制( DAC_SNGVOL , ADC_SNGVOL ) ....................................... ............. 43
7.7.2软斜坡和零交叉控制( ADC_SZC [ 1 : 0 ] , DAC_SZC [ 1 : 0 ] ) .......................... ........ 43
7.7.3自动静音( AMUTE ) .............................................................................................................. 44
7.7.4静音ADC的串行端口( MUTE ADC_SP ) ....................................... ........................................ 44
7.8 DAC通道静音(地址07H ) .......................................... .................................................. ..... 44
7.8.1独立通道静音( AOUTX_MUTE ) ......................................... .............................. 44
7.9 AOUTX音量控制(地址08H - 0D )
............................................................................ 45
7.9.1音量控制( AOUTX_VOL [ 7 : 0 ] ) ..................................... ................................................. 45
7.10 DAC通道反转(地址10H ) .......................................... .................................................. 45 ..
7.10.1反转信号极性( INV_AOUTX ) ......................................... ........................................... 45
7.11 AINX音量控制(地址11H - 14H) ........................................ ............................................. 45
7.11.1 AINX音量控制( AINX_VOL [ 7 : 0 ] ) .................................... .......................................... 45
7.12 ADC通道反转(地址17H) .......................................... .................................................. .. 46
7.12.1反转信号极性( INV_AINX ) ......................................... ............................................... 46
7.13状态(地址19H) (只读) ........................................ .................................................. ..... 46
7.13.1时钟错误( CLK ERROR ) ......................................... ................................................. 46
7.13.2 ADC溢出( ADCX_OVFL ) .......................................... .................................................. 46
7.14状态面膜(地址为1Ah ) .......................................................................................................... 47
8.外部滤波器........................................................................................................................... 48
8.1 ADC输入滤波器.............................................................................................................................. 48
8.1.1被动输入滤波器................................................................................................................ 49
8.1.2被动输入滤波器W /衰减......................................... ................................................ 49
8.2 DAC输出滤波器........................................................................................................................... 50
9. ADC滤波器PLOTS ............................................................................................................................ 51
10. DAC FILTER PLOTS .......................................................................................................................... 53
11.参数定义.............................................................................................................. 55
12.参考文献: .................................................................................................................................... 56
13.包装信息................................................................................................................ 57
13.1热特性............................................................................................................... 57
DS673F2
3
CS42432
14.订购信息.............................................................................................................. 58
15.修订历史.......................................................................................................................... 58
图列表
图1.Typical连接图(软件模式) ........................................ ................................... 11
图2.Typical连接图(硬件模式) ........................................ .................................. 12
图3.输出测试负载........................................................................................................................ 19
图4.Maximum加载....................................................................................................................... 19
图5.TDM串行音频接口时序.......................................... .................................................. 21
图6.Serial音频接口从机模式时序......................................... ......................................... 22
图7.Control端口时序 - IC格式......................................... .................................................. ...... 23
图8.控制端口时序 - SPI格式......................................... .................................................. ..... 24
图9.Full量程输入........................................................................................................................... 27
图10.Audio输出初始化流程图.......................................... ............................................. 29
图10。全量程输出......................................................................................................................三十
图12.De加重曲线.................................................................................................................. 31
图13.TDM串行音频格式......................................................................................................... 32
图14.AUX IS格式......................................................................................................................... 32
图15.AUX左对齐格式......................................................................................................... 33
图16.Control端口时序在SPI模式......................................... .................................................. ... 34
图17.Control端口时序, IC写......................................... .................................................. ........ 34
图18.Control端口时序, IC读......................................... .................................................. ........ 35
图19.Single至差分有源输入滤波器....................................... .............................................. 48
图20.Single端有源输入滤波器......................................... .................................................. ..... 48
图21.Passive输入滤波器................................................................................................................... 49
图22.Passive输入滤波器W /衰减......................................... .................................................. .. 49
图23.Active模拟输出滤波器....................................................................................................... 50
图24.Passive模拟输出滤波器........................................... .................................................. ....... 50
图25.SSM阻带抑制.......................................................................................................... 51
图26.SSM过渡带................................................................................................................ 51
图27.SSM过渡带(详细信息) ......................................... .................................................. ........ 51
图28.SSM通带纹波.............................................................................................................. 51
图29.DSM阻带抑制.......................................................................................................... 51
图30.DSM过渡带................................................................................................................ 51
图31.DSM过渡带(详细信息) ......................................... .................................................. ........ 52
图32.DSM通带纹波.............................................................................................................. 52
图33.SSM阻带抑制.......................................................................................................... 53
图34.SSM过渡带................................................................................................................ 53
图35.SSM过渡带(详细) ......................................... .................................................. ......... 53
图36.SSM通带纹波.............................................................................................................. 53
图37.DSM阻带抑制.......................................................................................................... 53
图38.DSM过渡带................................................................................................................ 53
图39.DSM过渡带(详细) ......................................... .................................................. ......... 54
图40.DSM通带纹波.............................................................................................................. 54
图41.QSM阻带抑制......................................................................................................... 54
图42.QSM过渡带................................................................................................................ 54
图43.QSM过渡带(详细) ......................................... .................................................. ......... 54
图44.QSM通带纹波.............................................................................................................. 54
4
DS673F2
CS42432
表格清单
表1. I / O电源轨............................................................................................................................. 8
表2.硬件配置的设置............................................ .................................................. ... 26
表3. MCLK频率设置.......................................................................................................... 31
表4.串行音频接口信道分配.......................................... ....................................... 32
表5. MCLK频率设置.......................................................................................................... 41
表6.示例AOUT音量设置........................................... .................................................. ... 45
表7例AIN音量设置........................................... .................................................. ....... 46
DS673F2
5
CS42432
108分贝192千赫4入, 6出TDM CODEC
特点
4个24位A / D, 6个24位D / A转换器
ADC的动态范围
- 105分贝差
- 102分贝单端
DAC的动态范围
- 108分贝差
- 105分贝单端
ADC / DAC THD + N
- -98 dB差分
- -95分贝单端
兼容行业标准的时间
分复用(TDM)串行接口
DAC采样率高达192 kHz
ADC采样率高达96 kHz的
直流可编程ADC高通滤波器
偏移校准
对数数字音量控制
硬件模式或软件IC
& SPI
支持5 V和1.8 V的逻辑电平
概述
该编解码器CS42432提供
FOUR
多比特模拟到
数字和6的多比特数字 - 模拟Σ-Δ
转换器。该编解码器能够运行与EI型
疗法差分或单端输入和输出,在
52引脚MQFP封装。
FOUR
全差分或单端输入都可用
可以对立体声ADC1和ADC
2
。数字音量控制
是为每个ADC通道,可选择过
流量检测。
所有六个DAC通道提供数字音量控制和
可以用差分或单端输出进行操作。
辅助串行输入,可额外2
PCM数据通道。
该CS42432可在一个52引脚MQFP封装
商业( -10 °至+ 70 °),汽车( -40°至
+ 105 ° )的成绩。该CDB42432客户Demonstra-
灰板也可用于设备的评估和
实施意见。请参阅
“订购
第58页上的信息“
对于完整的订购
信息。
该CS42432是理想的音频系统,要求广泛
动态范围,高保真和低噪音等
如A / V接收器, DVD接收器和车载音响
系统。
控制端口串行&
音频端口供电=
1.8 V至5 V
数字电源=
3.3 V
模拟电源=
3.3 V至5 V
电平转换器
硬件模式或
I
2
C / SPI软件模式
控制数据
注册
CON组fi guration
内部电压
参考
RESET
电平转换器
TDM串行音频
输入
的辅助系列
音频输入
输入主
时钟
TDM串行音频
产量
控制
TDM串行
接口
数字
过滤器
ΔΣ
调制器
多位
DAC1-3和
模拟滤波器
6
6
差分或
单端
输出
高通
滤波器
高通
滤波器
数字
过滤器
数字
过滤器
多位
过采样
ADC1
多位
过采样
ADC2
2
2
差分或
单端
模拟输入
2
2
http://www.cirrus.com
版权
Cirrus Logic公司, 2006年公司
(版权所有)
八月'06
DS673F1
CS42432
目录
1.引脚说明 - 软件模式........................................... ................................................ 6
1.1数字I / O引脚特性........................................................................................................... 8
2.引脚说明 - 硬件模式........................................... ............................................... 9
3.典型连接图............................................. .................................................. .. 11
4.特性和规范............................................. ....................................... 13
推荐工作条件............................................... .................................... 13
绝对最大额定值....................................................................................................... 13
模拟输入特性(商业) ............................................ ........................ 14
模拟输入特性(汽车) ............................................ ......................... 15
ADC数字滤波器特性.............................................. ......................................... 16
模拟输出特性(商业) ............................................ .................... 17
模拟输出特性(汽车) ............................................ ..................... 18
联合DAC插值&片上模拟滤波器响应.............................. 20
切换规格 - ADC / DAC端口........................................... ................................. 21
开关特性 - AUX口............................................. .................................... 22
切换规范 - 控制端口 - IC模式.......................................... ............. 23
切换规范 - 控制端口 - SPI格式.......................................... ....... 24
DC电气特性............................................... ............................................... 25
数字接口规格&特性............................................. ........ 25
5.应用................................................................................................................................... 26
5.1概述......................................................................................................................................... 26
5.2模拟输入.................................................................................................................................. 27
5.2.1线路电平输入................................................................................................................... 27
5.2.1.1硬件模式......................................................................................................... 27
5.2.1.2软件模式........................................................................................................... 27
5.2.2高通滤波器和直流偏移校准....................................... .................................... 27
5.2.2.1硬件模式......................................................................................................... 28
5.2.2.2软件模式........................................................................................................... 28
5.3模拟输出............................................................................................................................... 28
5.3.1初始化............................................................................................................................ 28
5.3.2线路电平输出和滤波......................................... .................................................. 28
5.3.3数字音量控制...........................................................................................................三十
5.3.3.1硬件模式.........................................................................................................三十
5.3.3.2软件模式...........................................................................................................三十
5.3.4去重滤波器................................................................................................................三十
5.4系统时钟............................................................................................................................. 31
5.4.1硬件模式..................................................................................................................... 31
5.4.2软件模式...................................................................................................................... 31
5.5 CODEC数字接口................................................................................................................. 31
5.5.1 TDM ....................................................................................................................................... 31
5.5.2 I / O信道分配........................................................................................................... 32
5.6 AUX端口数字接口格式............................................ .................................................. .. 32
5.6.1硬件模式..................................................................................................................... 32
5.6.2软件模式...................................................................................................................... 32
5.6.3 IS .......................................................................................................................................... 32
5.6.4左对齐.......................................................................................................................... 33
5.7控制端口的描述和时序............................................ .................................................. 33
5.7.1 SPI模式............................................................................................................................... 33
5.7.2 IC模式................................................................................................................................ 34
5.8推荐的上电顺序............................................ ................................................. 35
5.8.1硬件模式..................................................................................................................... 35
5.8.2软件模式...................................................................................................................... 36
2
DS673F1
CS42432
5.9复位和供电...................................................................................................................... 36
5.10电源,接地和PCB布局......................................... ....................................... 36
6.注册快速参考........................................................................................................ 37
7.寄存器描述.................................................................................................................. 39
7.1存储器地址指针( MAP) ..................................................................................................... 39
7.1.1递增(增量) .................................................................................................................. 39
7.1.2存储器地址指针(MAP [ 6 : 0 ] ) .................................... ................................................. 39
7.2芯片内径和修订寄存器(地址01H ) (只读) ....................................... .................. 39
7.2.1芯片内径( CHIP_ID [3: 0])的........................................................................................................ 39
7.2.2芯片版本( REV_ID [ 3 : 0 ] ) ..................................... .................................................. .......... 39
7.3电源控制(地址02H ) ......................................................................................................... 40
7.3.1掉电对ADC ( PDN_ADCX ) ........................................ ......................................... 40
7.3.2掉电DAC双( PDN_DACX ) ........................................ ......................................... 40
7.3.3掉电( PDN ) ............................................................................................................... 40
7.4功能模式(地址03H ) ..................................................................................................... 41
7.4.1 MCLK的频率( MFREQ [2 :0]) ..................................... .................................................. .... 41
7.5其他控制(地址04H ) ........................................... .................................................. 41
7.5.1冻结控制( FREEZE ) .......................................... .................................................. ....... 41
7.5.2辅助数字接口格式( AUX_DIF ) ........................................ ................................ 41
7.6 ADC控制& DAC去加重(地址05H ) ..................................... ................................... 42
7.6.1 ADC1-2高通滤波器冻结( ADC1-2_HPF FREEZE ) ................................. ................. 42
7.6.2 DAC去加重控制( DAC_DEM ) ....................................... ........................................ 42
7.6.3 ADC1单端模式( ADC1单) ..................................... ................................... 42
7.6.4 ADC2单端模式( ADC2单) ..................................... ................................... 43
7.7过渡控制(地址06H ) ........................................... .................................................. ....... 43
7.7.1单音量控制( DAC_SNGVOL , ADC_SNGVOL ) ....................................... ............. 43
7.7.2软斜坡和零交叉控制( ADC_SZC [ 1 : 0 ] , DAC_SZC [ 1 : 0 ] ) .......................... ........ 43
7.7.3自动静音( AMUTE ) .............................................................................................................. 44
7.7.4静音ADC的串行端口( MUTE ADC_SP ) ....................................... ........................................ 44
7.8 DAC通道静音(地址07H ) .......................................... .................................................. ..... 44
7.8.1独立通道静音( AOUTX_MUTE ) ......................................... .............................. 44
7.9 AOUTX音量控制(地址08H - 0D )
............................................................................ 45
7.9.1音量控制( AOUTX_VOL [ 7 : 0 ] ) ..................................... ................................................. 45
7.10 DAC通道反转(地址10H ) .......................................... .................................................. 45 ..
7.10.1反转信号极性( INV_AOUTX ) ......................................... ........................................... 45
7.11 AINX音量控制(地址11H - 14H) ........................................ ............................................. 45
7.11.1 AINX音量控制( AINX_VOL [ 7 : 0 ] ) .................................... .......................................... 45
7.12 ADC通道反转(地址17H) .......................................... .................................................. .. 46
7.12.1反转信号极性( INV_AINX ) ......................................... ............................................... 46
7.13状态(地址19H) (只读) ........................................ .................................................. ..... 46
7.13.1时钟错误( CLK ERROR ) ......................................... ................................................. 46
7.13.2 ADC溢出( ADCX_OVFL ) .......................................... .................................................. 46
7.14状态面膜(地址为1Ah ) .......................................................................................................... 47
8.外部滤波器........................................................................................................................... 48
8.1 ADC输入滤波器.............................................................................................................................. 48
8.1.1被动输入滤波器................................................................................................................ 49
8.1.2被动输入滤波器W /衰减......................................... ................................................ 49
8.2 DAC输出滤波器........................................................................................................................... 50
9. ADC滤波器PLOTS ............................................................................................................................ 51
10. DAC FILTER PLOTS .......................................................................................................................... 53
11.参数定义.............................................................................................................. 55
12.参考文献: .................................................................................................................................... 56
13.包装信息................................................................................................................ 57
13.1热特性............................................................................................................... 57
DS673F1
3
CS42432
14.订购信息.............................................................................................................. 58
15.修订历史.......................................................................................................................... 58
图列表
图1.Typical连接图(软件模式) ........................................ ................................... 11
图2.Typical连接图(硬件模式) ........................................ .................................. 12
图3.输出测试负载........................................................................................................................ 19
图4.Maximum加载....................................................................................................................... 19
图5.TDM串行音频接口时序.......................................... .................................................. 21
图6.Serial音频接口从机模式时序......................................... ......................................... 22
图7.Control端口时序 - IC格式......................................... .................................................. ...... 23
图8.控制端口时序 - SPI格式......................................... .................................................. ..... 24
图9.Full量程输入........................................................................................................................... 27
图10.Audio输出初始化流程图.......................................... ............................................. 29
图10。全量程输出......................................................................................................................三十
图12.De加重曲线.................................................................................................................. 31
图13.TDM串行音频格式......................................................................................................... 32
图14.AUX IS格式......................................................................................................................... 32
图15.AUX左对齐格式......................................................................................................... 33
图16.Control端口时序在SPI模式......................................... .................................................. ... 34
图17.Control端口时序, IC写......................................... .................................................. ........ 34
图18.Control端口时序, IC读......................................... .................................................. ........ 35
图19.Single至差分有源输入滤波器....................................... .............................................. 48
图20.Single端有源输入滤波器......................................... .................................................. ..... 48
图21.Passive输入滤波器................................................................................................................... 49
图22.Passive输入滤波器W /衰减......................................... .................................................. .. 49
图23.Active模拟输出滤波器....................................................................................................... 50
图24.Passive模拟输出滤波器........................................... .................................................. ....... 50
图25.SSM阻带抑制.......................................................................................................... 51
图26.SSM过渡带................................................................................................................ 51
图27.SSM过渡带(详细信息) ......................................... .................................................. ........ 51
图28.SSM通带纹波.............................................................................................................. 51
图29.DSM阻带抑制.......................................................................................................... 51
图30.DSM过渡带................................................................................................................ 51
图31.DSM过渡带(详细信息) ......................................... .................................................. ........ 52
图32.DSM通带纹波.............................................................................................................. 52
图33.SSM阻带抑制.......................................................................................................... 53
图34.SSM过渡带................................................................................................................ 53
图35.SSM过渡带(详细) ......................................... .................................................. ......... 53
图36.SSM通带纹波.............................................................................................................. 53
图37.DSM阻带抑制.......................................................................................................... 53
图38.DSM过渡带................................................................................................................ 53
图39.DSM过渡带(详细) ......................................... .................................................. ......... 54
图40.DSM通带纹波.............................................................................................................. 54
图41.QSM阻带抑制......................................................................................................... 54
图42.QSM过渡带................................................................................................................ 54
图43.QSM过渡带(详细) ......................................... .................................................. ......... 54
图44.QSM通带纹波.............................................................................................................. 54
4
DS673F1
CS42432
表格清单
表1. I / O电源轨............................................................................................................................. 8
表2.硬件配置的设置............................................ .................................................. ... 26
表3. MCLK频率设置.......................................................................................................... 31
表4.串行音频接口信道分配.......................................... ....................................... 32
表5. MCLK频率设置.......................................................................................................... 41
表6.示例AOUT音量设置........................................... .................................................. ... 45
表7例AIN音量设置........................................... .................................................. ....... 46
DS673F1
5
CS42432
108分贝192千赫4入, 6出TDM CODEC
特点
4个24位A / D, 6个24位D / A转换器
ADC的动态范围
- 105分贝差
- 102分贝单端
DAC的动态范围
- 108分贝差
- 105分贝单端
ADC / DAC THD + N
- -98 dB差分
- -95分贝单端
兼容行业标准的时间
分复用(TDM)串行接口
DAC采样率高达192 kHz
ADC采样率高达96 kHz的
直流可编程ADC高通滤波器
偏移校准
对数数字音量控制
硬件模式或软件IC & SPI
支持介于5 V和逻辑电平
1.8 V
控制端口串行&
音频端口供电=
1.8 V至5 V
概述
该编解码器CS42432提供
FOUR
多比特模拟到dig-
ITAL和
多比特数字 - 模拟德尔塔 - 西格马
转换器。该编解码器能够操作的任
差分或单端输入和输出,在
52
-pin
M
QFP封装。
FOUR
全差分或单端输入可用
立体声ADC ADC1and
2
。数字音量控制provid-
ED对于每一个ADC通道,并可选择溢出
检测。
所有
DAC通道提供数字音量控制,并可以
操作与差分或单端输出。
辅助串行输入,可额外2
PCM数据通道。
该CS42432是理想的音频系统,要求广泛镝
动力学范围,高保真和低噪音,如
A / V接收器, DVD接收器和车载音响
系统。
订购信息
参见第59页
.
数字电源=
3.3 V
模拟电源=
3.3 V至5 V
电平转换器
硬件模式或
I
2
C / SPI软件模式
控制数据
注册
CON组fi guration
内部电压
参考
RESET
电平转换器
TDM串行音频
输入
的辅助系列
音频输入
输入主
时钟
TDM串行音频
产量
控制
TDM串行
接口
数字
过滤器
Σ
调制器
多位
DAC1-3和
模拟滤波器
6
6
差分或
单端
输出
高通
滤波器
高通
滤波器
数字
过滤器
数字
过滤器
多位
过采样
ADC1
多位
过采样
ADC2
2
2
差分或
单端
模拟输入
2
2
基本产品信息
Cirrus Logic公司,公司
http://www.cirrus.com
本文档中包含的信息为新的产品。
Cirrus Logic公司保留修改本产品,恕不另行通知。
版权
Cirrus Logic公司, 2005年公司
(版权所有)
二月'05
DS673PP2
目录
1引脚说明 - 软件模式............................................ .................................... 6
1.1数字I / O引脚特性........................................... ................................................. 7
2引脚说明 - 硬件模式............................................ ................................ 8
3典型连接图.............................................. ...................................... 10
4特性和规范.............................................. ......................... 12
指定的运行条件............................................... ................................ 12
绝对最大额定值............................................... .......................................... 12
模拟输入特性( CS42432 - CMZ ) .......................................... ............. 13
模拟输入特性( CS42432 -DMZ ) .......................................... ............. 14
ADC数字滤波器特性.............................................. ........................... 15
模拟输出特性( CS42432 - CMZ ) .......................................... ......... 16
模拟输出特性( CS42432 -DMZ ) .......................................... ......... 18
联合DAC插值&片上模拟滤波器响应................ 20
切换规格 - ADC / DAC端口........................................... ................... 21
开关特性 - AUX口............................................. ...................... 22
切换规范 - 控制端口 - IC模式......................................... 23
切换规范 - 控制端口 - SPI格式................................... 24
DC电气特性............................................... .................................. 25
数字接口规格&特性....................................... 25
5应用程序....................................................................................................................... 26
5.1概述.......................................................................................................................... 26
5.2模拟输入................................................................................................................... 27
5.2.1线路电平输入............................................ .................................................. ... 27
5.2.2高通滤波器和直流偏移校准........................................ ............... 27
5.3模拟输出................................................................................................................ 28
5.3.1初始化......................................................................................................... 28
5.3.2线路电平输出和滤波......................................... ................................. 28
5.3.3数字音量控制............................................ ............................................ 30
5.3.4去重滤波器........................................... .................................................. 。 30
5.4系统时钟.............................................................................................................. 31
5.5 CODEC数字接口.............................................. .................................................. .. 31
5.5.1 TDM .................................................................................................................... 31
5.5.2 I / O信道分配.......................................... .............................................. 32
5.6 AUX端口数字接口格式............................................ ...................................... 33
5.6.1 IS ........................................................................................................................ 33
5.6.2左对齐........................................................................................................ 33
5.7控制端口的描述和时序............................................ .................................... 34
5.7.1 SPI模式............................................................................................................ 34
5.7.2 I
2
C模式............................................................................................................. 35
5.8推荐的上电顺序............................................ ................................... 36
5.8.1硬件模式............................................. .................................................. .... 36
5.8.2软件模式............................................. .................................................. ..... 36
5.9复位和上电....................................................................................................... 36
5.10电源,接地和PCB布局......................................... .......................... 37
6寄存器快速参考.............................................. ............................................. 38
7寄存器描述..................................................................................................... 40
7.1存储器地址指针( MAP) ........................................... ............................................ 40
7.2芯片内径和修订寄存器(地址01H ) (只读) ....................................... ..... 40
7.3电源控制(地址02H ) ........................................... ................................................. 41
7.4功能模式(地址03H ) ........................................... ............................................. 42
7.5其他控制(地址04H ) ........................................... .................................... 42
2
DS673PP2
7.6 ADC控制& DAC去加重(地址05H ) ..................................... ...................... 43
7.7过渡控制(地址06H ) ........................................... ........................................... 44
7.8 DAC通道静音(地址07H) .......................................... ......................................... 45
7.9 AOUTX音量控制(地址08H - 0D ) ........................................ ....................... 45
7.10 DAC通道反转(地址10H ) .......................................... ...................................... 46
7.11 AINX音量控制(地址11H - 14H) ........................................ ............................... 46
7.12 ADC通道反转(地址17H) .......................................... ...................................... 47
7.13状态(地址19H) (只读) ........................................ ......................................... 47
7.14状态面膜(地址为1Ah ) ........................................... ................................................. 47
8附录A :外部滤波器............................................ .......................................... 49
8.1 ADC输入滤波器............................................................................................................... 49
8.1.1被动输入滤波器............................................ ................................................. 50
8.1.2被动输入滤波器W /衰减......................................... .............................. 50
8.2 DAC输出滤波器............................................................................................................ 51
9附录B : ADC滤波器PLOTS ........................................... ............................................ 52
10附录C : DAC,滤波器PLOTS ........................................... .......................................... 54
11参数定义............................................... .................................................. 56
12参考....................................................................................................................... 57
13封装信息............................................... .................................................. .. 58
13.1热特性............................................... ................................................. 58
14订货信息............................................... .................................................. 59
15版本历史............................................................................................................. 60
DS673PP2
3
图列表
图1.典型的连接图(软件模式) ........................................ ...................... 10
图2.典型的连接图(硬件模式) ........................................ ..................... 11
图3.输出负载测试........................................................................................................... 19
图4.最大Loading.......................................................................................................... 19
图5. TDM串行音频接口时序.......................................... ...................................... 21
图6.串行音频接口从机模式时序......................................... ............................ 22
图7.控制端口时序 - IC格式......................................... ........................................... 23
图8.控制端口时序 - SPI格式......................................... .......................................... 24
图9.满量程输入.............................................................................................................. 27
图10.音频输出初始化流程图.......................................... ................................ 29
图11.满量程输出.........................................................................................................三十
图12.去加重曲线..................................................................................................... 31
图13. TDM串行音频格式........................................... .................................................. 32
图14. AUX IS Format............................................................................................................ 33
图15. AUX左对齐格式........................................... ................................................. 33
图16.控制端口时序SPI模式......................................... ......................................... 34
图17.控制端口时序, IC写......................................... ............................................. 35
图18.控制端口时序, IC读......................................... ............................................. 35
图19.单次差分有源输入滤波器......................................... ............................... 49
图20.单端有源输入滤波器......................................... .......................................... 49
图21.被动输入Filter....................................................................................................... 50
图22.被动输入滤波器W /衰减......................................... ....................................... 50
图23.有源模拟输出滤波器........................................... ............................................... 51
图24.被动模拟输出滤波器........................................... ............................................. 51
图25. SSM阻带抑制............................................ ................................................. 52
图26. SSM过渡频带............................................ .................................................. ..... 52
图27. SSM过渡频带(详情) ......................................... .............................................. 52
图28. SSM通带纹波............................................ .................................................. ... 52
图29. DSM阻带Rejection............................................................................................. 52
图30. DSM过渡带............................................ .................................................. ..... 52
图31. DSM过渡带(详细信息) ......................................... ............................................. 53
图32.帝通带纹波............................................ .................................................. ... 53
图33. SSM阻带抑制............................................ ................................................. 54
图34. SSM过渡频带............................................ .................................................. ..... 54
图35. SSM过渡频带(细节) ......................................... .............................................. 54
图36. SSM通带纹波............................................ .................................................. ... 54
图37. DSM阻带Rejection............................................................................................. 54
图38. DSM过渡带............................................ .................................................. ..... 54
图39. DSM过渡频带(细节) ......................................... .............................................. 55
图40.帝通带纹波............................................ .................................................. ... 55
图41. QSM阻带Rejection............................................................................................. 55
图42. QSM转型Band................................................................................................... 55
图43. QSM过渡频带(细节) ......................................... .............................................. 55
图44. QSM通带Ripple................................................................................................. 55
4
DS673PP2
表格清单
表1. I / O电源Rails........................................................................................................................ 7
表2.硬件配置的设置............................................ ................................................ 26
表3. MCLK频率Settings..................................................................................................... 31
表4.串行音频接口信道分配.......................................... ................................. 32
表5. MCLK频率Settings..................................................................................................... 42
表7例AIN音量设置........................................... .................................................. 46
表6.示例AOUT音量设置........................................... ............................................... 46
表8.修订History..................................................................................................................... 60
DS673PP2
5
查看更多CS42432-DMZRPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CS42432-DMZR
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:800888908 复制
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    CS42432-DMZR
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:2891128682 复制

电话:18823461028
联系人:李
地址:华强北街道荔村社区振兴路120号赛格科技园4栋西6层C6A10
CS42432-DMZR
CIRRUS
24+
82800
原厂封装
原厂授权一级代理,专注军工、汽车、医疗、工业、新能源、电力!
QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CS42432-DMZR
CIRRUS
2425+
11280
MQFP52
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:97877807 复制

电话:171-4755-1968(微信同号)
联系人:周小姐171-4755-196微信同号,无线联通更快捷!8
地址:体验愉快问购元件!帮您做大生意!!深圳市福田区3037号南光捷佳大厦2418室
CS42432-DMZR
CIRRUS
24+
1000
QFP-52
146¥/片,★体验愉快问购元件!!就找我吧!单价:146元
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
CS42432-DMZR
Cirrus Logic Inc.
24+
10000
52-MQFP(10x10)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
CS42432-DMZR
Cirrus Logic Inc.
24+
13734
52-MQFP(10x10)
全新原装现货,原厂代理。
QQ: 点击这里给我发消息 QQ:871980663 复制

电话:0755-83220081
联系人:李小姐
地址:深圳市福田区深南中路南侧南光捷佳大厦1727
CS42432-DMZR
Cirrus Logic Inc
24+
15630
52-QFP
全新原装现货,量大从优,可开13%税票!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
CS42432-DMZR
CIRRUS
21+
15000
原封装
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2881614937 复制 点击这里给我发消息 QQ:2881614939 复制

电话:18927479189
联系人:李
地址:福田区振兴西路109号华康大厦2栋6楼
CS42432-DMZR
Cirrus Logic Inc.
22+
9000
52-QFP
【原装正品、现货供应、技术支持】
QQ: 点击这里给我发消息 QQ:1101329890 复制 点击这里给我发消息 QQ:1803862608 复制

电话:0755-82789296
联系人:朱先生/公司可以开13%的税
地址:深圳市福田区华强北振兴路华康大厦2栋211室。
CS42432-DMZR
Cirrus
1524+
12730
52-QFP
一级代理原装进口现货库存!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
CS42432-DMZR
Cirrus
2020+
45000
全新原装正品/质量有保证
查询更多CS42432-DMZR供应信息

深圳市碧威特网络技术有限公司
 复制成功!