添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1528页 > CS42418
CS42418
110分贝, 192 kHz的8通道编解码器PLL
特点
8个24位D / A , 2个24位A / D转换器
110分贝DAC / 114分贝ADC的动态范围
-100 dB的THD + N
系统采样率高达192 kHz
集成的低抖动PLL为系统增加
抖动容限
PLL时钟或OMCK系统时钟选择
7配置的通用输出
ADC的高通滤波器,用于直流偏移校准
可扩展的ADC通道和一个线
模式支持
数字输出音量控制软斜坡
数字±15 dB输入增益调节ADC
差分模拟结构
支持5 V和1.8 V的逻辑电平
概述
该编解码器CS42418提供两个模拟到数字,八
数字 - 模拟Σ-Δ转换器,以及一个英特
磨碎的PLL ,在一个64引脚LQFP封装。
该CS42418集成PLL提供一个低抖动的系统
时钟。内置立体声ADC能够独立信的
NEL增益控制的单端或差分模拟输入。
所有的八通道DAC提供数字音量控制和
差分模拟输出。通用输出可以
是驱动为高或低,或者映射到不同的DAC的静音CON-
的控件或ADC溢出指示器。
该CS42418是理想的音频系统,要求广泛dynam-
IC范围,高保真和低噪音,如A / V
接收机,DVD接收机,数字扬声器和汽车音响
系统。
订购信息
CS42418-CQZ
-10 °至70℃
CS42418-DQZ
-40 °至85°C
CDB42428
评估板
64引脚LQFP
64引脚LQFP
VA
GPO1
GPO2
GPO3
GPO4
GPO5
GPO6
GPO7
MU TEC
AGN
EFGN
VQ
F ILT +
OMC
RM CK
LPFLT
V LC
GND VD
INT
MULT / DIV
GPO
内部电压
指南
控制
PORT
M UTE
PLL
RST
一D0 / (C S)
公元1 / CD IN
S DA / CD OUT
S Cl测定/ C C LK
一INL +
A IN L-
AIN R +
AINR -
直流# 1
数字F ILTER
获得& C缘
AD C# 2
数字F ILTER
获得& C缘
ADC
串行
音频
PORT
电平转换器
ADC IN 1
一个DC IN 2
ADC _SDOU牛逼
AD C_LRC
ADC _SCLK
VLS
AC_LR CK
AOU TA1 +
AOU TA1-
一个OUTB 1+
AOU TB1-
一个OUTA 2+
AOU TA2-
模拟F ILTER
AOU TB2 +
AOU TB2-
一个OUTA 3+
AOU TA3-
一个OUTB 3+
AOUT B3-
AOU TA4 +
AOUTA 4-
AOU TB4 +
AOU TB4-
D交流# 1
电平转换器
D交流# 2
D交流# 3
音量控制
数字F ILTER
D交流串行音频接口
AC_S CLK
AC_SD IN 1
DA C_SD IN 2
DAC _SD IN 3
DAC _SDIN4
D交流# 4
D交流# 5
D交流# 6
D交流# 7
DAC # 8
先期产品信息
Cirrus Logic公司,公司
www.cirrus.com
本文档中包含的信息为新的产品。
Cirrus Logic公司保留修改本产品,恕不另行通知。
版权所有Cirrus Logic公司, 2004年公司
(版权所有)
JUL 04
DS603A2
1
CS42418
目录
1引脚说明................................................................................................................. 6
2典型连接图.............................................. ....................................... 8
3应用....................................................................................................................... 10
3.1概述.......................................................................................................................... 10
3.2模拟输入................................................................................................................... 10
3.2.1线路电平输入............................................ .................................................. ... 10
3.2.2外部输入滤波器............................................ ................................................. 11
3.2.3高通滤波器和直流偏移校准........................................ ................. 11
3.3模拟输出................................................................................................................ 11
3.3.1线路电平输出和滤波.......................................... ............................... 11
3.3.2插值滤波器............................................. .................................................. 12
3.3.3数字音量和静音控制.......................................... .............................. 12
3.3.4 ATAPI规范............................................. ............................................... 13
3.4时钟发生器............................................................................................................. 14
3.4.1 PLL和抖动衰减........................................... ........................................ 14
3.4.2 OMCK系统时钟模式........................................... ..................................... 15
3.4.3主模式....................................................................................................... 15
3.4.4从模式......................................................................................................... 15
3.5数字接口.............................................................................................................. 16
3.5.1串行音频接口信号........................................... .................................. 16
3.5.2串行音频接口格式........................................... ................................. 18
3.5.3 ADCIN1 / ADCIN2串行数据格式......................................... ......................... 21
3.5.4一号线模式( OLM )配置........................................ ......................... 22
3.6控制端口的描述和时序............................................ .................................... 26
联系Cirrus Logic公司支持
对于所有产品的问题和咨询请联系Cirrus Logic公司的销售代表。
要找到一个离您最近去
www.cirrus.com/
重要通知
"Advance"产品信息描述了正在开发中,受发展变化的产品。 Cirrus Logic公司,公司及其subsidiar-
IES ( "Cirrus" )认为,本文档中包含的信息是准确和可靠。然而,信息如有变更,恕不
通知并提供"AS IS"没有任何形式(明示或暗示)的担保。建议客户获得有关Infor公司的最新版本
息来验证,在下订单之前,该信息被依靠的最新及完整。所有产品的销售都遵循的条款和条件
销售系统蒸发散在订单确认时所提供的,包括与保修,专利侵权,并赔偿责任限制。没有
承担因锐的使用该信息,包括使用该信息为基础进行的任何产品制造或销售,
或侵犯第三方专利或其他权利的。这份文件是Cirrus和通过提供这些信息, Cirrus的补助物业
没有执照,明示或任何专利,口罩工作权,版权,商标,商业秘密或其他知识产权的暗示。触须
拥有与本文所含信息相关的著作权,并给出同意复印件仅供内部使用进行的信息
您的组织相对于西锐集成电路或Cirrus的其他部分。此项同意不扩大到其他复印等复印
一般发行,广告或促销目的,或为创建转售的任何工作。
出口许可证需要从日本政府的主管部门,如果任何产品或技术的描述,以获得
在这个物质并根据"Foreign外汇和外贸Law"控制是要出口或带出日本。出口许可证和/或
配额需要从中国政府的主管部门,如果在此材料的任何产品或技术的描述,以获得
受中华人民共和国对外贸易法,是要出口或取出中华人民共和国。
用半导体产品的某些应用程序可能涉及死亡的潜在危险,造成人身伤害或
严重的财产或环境损害( "CRITICAL APPLICATIONS" ) 。 CIRRUS产品并非设计,人员授
授权的或许可用于飞机系统,军事应用,产品通过手术植入到
身体,生命支持产品或其它关键应用(包括医疗设备,飞机系统或COM-
PONENTS和个人或汽车安全或保安设备)。作者CIRRUS产品等应用包裹体
TIONS被理解为完全根据客户的风险和Cirrus声明,也没有明示,
法定的或默示的担保,包括适销性和特定用途的适用性的默示担保,
对于任何CIRRUS产品,是用在这种的方式进行。如果客户或客户的客户使用
或允许CIRRUS产品在关键应用中使用,客户同意,通过这样的使用,完全赔偿
CIRRUS ,其高级职员,董事,员工,经销商等代理商从任何及所有责任,包括
律师费和费用,这可能导因于或起源于均与这些用途。
购买我
2
Cirrus Logic公司, Inc.或其从属授权关联公司之一C元件传送菲利普斯我根据许可
2
C专利使用
在一个标准的I的那些组件
2
空调系统。
Cirrus Logic公司,卷云,而Cirrus Logic公司的标志设计是Cirrus Logic , Inc.的商标。所有其他品牌和产品名称本文档中的
是其各自所有者的商标或服务标志。
2
CS42418
3.6.1 SPI模式............................................................................................................ 26
3.6.2 I2C模式............................................................................................................ 27
3.7中断......................................................................................................................... 28
3.8复位和上电....................................................................................................... 29
3.9电源,接地和PCB布局......................................... ............................ 29
寄存器快速参考............................................... ............................................ 30
寄存器描述..................................................................................................... 32
5.1存储器地址指针( MAP) ........................................... ............................................ 32
5.2芯片内径和修订寄存器(地址01H ) (只读) ....................................... ..... 32
5.3电源控制(地址02H ) ........................................... ................................................. 33
5.4功能模式(地址03H ) ........................................... ............................................. 33
5.5接口格式(地址04H ) ........................................... ........................................... 34
5.6其它控制(地址05H ) ........................................... .................................................. 36
5.7时钟控制(地址06H ) ........................................... .................................................. 37
5.8 OMCK / PLL_CLK比(地址为07h ) (只读) ..................................... .................... 39
5.9时钟状态(地址08H ) (只读) ....................................... ................................... 39
5.10音量控制(地址0DH ) ........................................... ............................................ 40
5.11通道静音(地址0EH ) ........................................... ............................................... 41
5.12音量控制(地址0Fh时, 10H , 11H , 12H , 13H, 14H, 15H, 16H) ........................ 42
5.13通道反转(地址17H) ........................................... .............................................. 42
5.14混合控制对1 (通道A1 & B1 ) (地址18H)
混合控制对2 (通道A2 & B2 ) (地址19H)
混合控制对3 (通道A3 & B3 ) (地址为1Ah )
混合控制对4 (通道A4 & B4 ) (地址1BH ) .................................... ........ 42
5.15 ADC左声道增益(地址代上) ......................................... ................................. 45
5.16 ADC右声道增益(地址1DH ) ......................................... ............................... 45
5.17中断控制(地址1EH ) ........................................... ........................................... 45
5.18中断状态(地址20H ) (只读) ....................................... ............................ 46
5.19中断屏蔽(地址21H ) ........................................... .............................................. 47
5.20中断模式MSB (地址22H )
中断模式LSB (地址23H ) ........................................... ..................................... 47
5.21 MuteC引脚控制(地址28H ) .......................................... ......................................... 47
5.22通用管脚控制(地址29H到2FH ) ....................................... ............ 48
特性和规范............................................... ........................ 50
指定的运行条件............................................... ................................ 50
绝对最大额定值............................................... .......................................... 50
模拟输入特性............................................... ................................... 51
A / D数字滤波器的特性............................................ .............................. 52
模拟输出特性............................................... ............................... 55
D / A数字滤波器的特性............................................ .............................. 56
开关特性................................................ ........................................ 61
开关特性 - 控制端口 - I2C格式............................... 62
开关特性 - 控制端口 - SPI格式............................... 63
DC电气特性............................................... ................................. 64
数字接口特性............................................... .......................... 64
参数定义................................................ .................................................. 。 65
参考文献: ......................................................................................................................... 66
包装尺寸................................................ .................................................. .. 67
热特性................................................ ........................................... 67
4
5
6
7
8
9
3
CS42418
图列表
图1.典型的连接图............................................ ................................................ 8
使用图2.典型接线图的PLL ......................................... ............................ 9
图3.满量程模拟输入.......................................... .................................................. ...... 10
图4.满量程输出........................................................................................................... 12
图5. ATAPI的框图( x =通道对1, 2,3, 4) ............................... .......................... 13
图6.时钟产生........................................................................................................... 14
图7.右对齐串行音频格式.......................................... .................................... 18
图8.我
2
s串行音频Formats................................................................................................ 19
图9.左对齐串行音频格式.......................................... ...................................... 19
图10.一条线模式# 1串行音频格式....................................... ................................ 20
图11.一条线模式# 2串行音频格式....................................... ................................ 20
图12. ADCIN1 / ADCIN2串行音频格式......................................... ................................ 21
图13. OLM配置# 1 ........................................... .................................................. ..... 22
图14. OLM配置# 2 ........................................... .................................................. ..... 23
图15. OLM配置# 3 ........................................... .................................................. ..... 24
图16. OLM配置# 4 ........................................... .................................................. ..... 25
图17.控制端口时序SPI模式......................................... ......................................... 26
图18.控制端口时序, I2C从模式写....................................... .......................... 27
图19.控制端口时序, I2C从模式读....................................... .......................... 27
图20.单速度模式阻带抑制.......................................... ........................... 53
图21.单速模式的过渡频带.......................................... .................................. 53
图22.单速模式的过渡频带(详情) ....................................... ........................ 53
图23.单速模式通带纹波.......................................... ................................ 53
图24.双速模式阻带抑制.......................................... .......................... 53
图25.双速模式的过渡频带.......................................... ................................ 53
图26.双速模式的过渡频带(详情) ....................................... ....................... 54
图27.双速模式通带纹波.......................................... .............................. 54
图28.四速模式阻带抑制.......................................... ............................. 54
图29.四速模式的过渡频带.......................................... ................................... 54
图30.四速模式的过渡频带(详情) ....................................... ......................... 54
图31.四速模式通带纹波.......................................... ................................. 54
图32.单速(快)阻带抑制........................................ .............................. 57
图33.单速(快)过渡频带........................................ .................................... 57
图34.单速(快)过渡频带(细节) ..................................... ........................... 57
图35.单速(快)通带纹波........................................ .................................. 57
图36.单速(慢速)阻带抑制........................................ ............................. 57
图37.单速(慢速)过渡频带........................................ ................................... 57
图38.单速(慢速)过渡频带(细节) ..................................... .......................... 58
图39.单速(慢速)通带纹波........................................ ................................. 58
图40.双速(快)阻带抑制........................................ ............................. 58
图41.双速(快)过渡频带........................................ ................................... 58
图42.双速(快)过渡频带(细节) ..................................... .......................... 58
图43.双速(快)通带纹波........................................ ................................. 58
图44.双速(慢速)阻带抑制........................................ ........................... 59
图45.双速(慢速)过渡频带........................................ .................................. 59
图46.双速(慢速)过渡频带(细节) ..................................... ......................... 59
图47.双速(慢速)通带纹波........................................ ................................ 59
图48.四速(快)阻带抑制........................................ ............................... 59
图49.四速(快)过渡频带........................................ ...................................... 59
图50.四速(快)过渡频带(细节) ..................................... ............................. 60
图51.四速(快)通带纹波........................................ .................................... 60
4
CS42418
图52.四(慢速)阻带抑制........................................ .............................. 60
图53.四(慢速)过渡频带........................................ .................................... 60
图54.四(慢速)过渡频带(细节) ..................................... ........................... 60
图55.四(慢速)通带纹波........................................ .................................. 60
图56.串行音频接口主控模式时序......................................... ............................... 61
图57.串行音频接口从机模式时序......................................... ................................. 61
图58.控制端口时序 - I2C格式......................................... ........................................ 62
图59.控制端口时序 - SPI格式......................................... ........................................ 63
表格清单
表1. PLL外部元件值........................................... ......................................... 15
表2.常见OMCK时钟频率........................................... ................................... 15
表3.常见的PLL的输出时钟频率.......................................... ............................. 16
表4.从模式时钟比率........................................... .................................................. .. 16
表5.串行音频接口信道分配.......................................... .................................. 17
表6. DAC去加重.......................................................................................................... 34
表7.数字接口格式............................................ .................................................. ... 35
表8. ADC One_Line模式...................................................................................................... 35
表9. DAC One_Line模式...................................................................................................... 35
表10. RMCK分频器设置............................................ .................................................. ... 37
表11. OMCK频率设置............................................ ............................................... 38
表12.主时钟源选择........................................... ............................................... 38
表13. PLL时钟频率检测........................................... ......................................... 39
表14.示例数字音量设置........................................... ....................................... 42
表15. ATAPI解码.............................................................................................................. 44
表16.示例ADC输入增益设置.......................................... ...................................... 45
5
CS42418
110分贝, 192 kHz的8通道编解码器PLL
特点
!
8个24位D / A , 2个24位A / D转换器
!
110分贝DAC / 114分贝ADC的动态范围
!
-100 dB的THD + N
!
系统采样率高达192 kHz
!
集成的低抖动PLL为系统增加
概述
该编解码器CS42418提供两个模拟至数字和
8数字 - 模拟Σ-Δ转换器,以及
作为一个集成的PLL 。
该CS42418集成PLL提供了一个低抖动系
统时钟。内置立体声ADC能够
独立通道增益控制的单端或
差分模拟输入。所有八个通道DAC的亲
韦迪数字音量控制和差分模拟
输出。通用输出可以驱动
高或低,或者映射到不同的DAC的静音CON-
的控件或ADC溢出指示器。
该CS42418是理想的音频系统,要求广泛
动态范围,高保真和低噪音等
作为A / V接收机,DVD接收机,数字扬声器和
车载音响系统。
该CS42418可在一个64引脚LQFP封装
商用( -10 °至70° C)和汽车
( -40 °至85°C )的成绩。该CDB42428客户Dem-
onstration板也可用于设备评估。
请参阅
71页的“订购信息” 。
抖动容限
!
PLL时钟或系统时钟选择
!
7配置的通用输出
!
直流偏移校准ADC高通滤波器
!
可扩展的ADC通道和一个线
模式支持
!
数字输出音量控制软斜坡
!
数字±15 dB输入增益调节ADC
!
差分模拟结构
!
支持1.8 V和5 V的逻辑电平
VA AGND
GPO1
GPO2
GPO3
GPO4
GPO5
GPO6
GPO7
MUTEC
REFGND VQ FILT +
OMCK
RMCK
LPFLT
VLC
DGND VD
INT
MULT / DIV
GPO
MUTE(静音)
内部电压
参考
控制
PORT
PLL
RST
AD0/CS
AD1/CDIN
SDA / CDOUT
SCL / CCLK
AINL +
AINL-
AINR +
AINR-
ADC#1
ADC#2
数字滤波器
获得&剪辑
获得&剪辑
数字滤波器
ADC
串行
音频
PORT
电平转换器
ADCIN1
ADCIN2
ADC_SDOUT
ADC_LRCK
ADC_SCLK
VLS
DAC_LRCK
AOUTA1+
AOUTA1-
AOUTB1+
AOUTB1-
AOUTA2+
AOUTA2-
模拟滤波器
AOUTB2+
AOUTB2-
AOUTA3+
AOUTA3-
AOUTB3+
AOUTB3-
AOUTA4+
AOUTA4-
AOUTB4+
AOUTB4-
DAC#1
DAC#2
DAC#3
音量控制
数字滤波器
DAC#4
DAC#5
DAC#6
DAC#7
DAC#8
DAC的串行音频接口
电平转换器
DAC_SCLK
DAC_SDIN1
DAC_SDIN2
DAC_SDIN3
DAC_SDIN4
http://www.cirrus.com
版权
Cirrus Logic公司, 2005年公司
(版权所有)
十一月'05
DS603F1
CS42418
目录
1.特性和规范............................................. ......................................... 6
指定的运行条件............................................... ................................................ 6
绝对最大额定值......................................................................................................... 6
模拟输入特性............................................... .................................................. 7
A / D数字滤波器的特性............................................ .............................................. 8
模拟输出特性............................................... ............................................... 9
D / A数字滤波器的特性............................................ ............................................ 10
开关特性...................................................................................................... 11
开关特性 - 控制端口 - IC格式.......................................... .... 12
开关特性 - 控制端口 - SPI
FORMAT .......................................... 13
DC电气特性............................................... ............................................... 14
数字接口特性............................................... ........................................ 15
2.引脚说明............................................................................................................................ 16
3.典型连接图............................................. ................................................. 18
4.应用................................................................................................................................... 20
4.1概述......................................................................................................................................... 20
4.2模拟输入.................................................................................................................................. 20
4.2.1线路电平输入................................................................................................................... 20
4.2.2高通滤波器和直流偏移校准....................................... .................................... 21
4.3模拟输出............................................................................................................................... 21
4.3.1线路电平输出和滤波......................................... .................................................. 21
4.3.2插值滤波器.................................................................................................................. 21
4.3.3数字音量和静音控制.......................................... ................................................. 22
4.3.4 ATAPI规范............................................................................................................... 22
4.4时钟发生器............................................................................................................................ 23
4.4.1 PLL和抖动衰减..................................................................................................... 23
4.4.2 OMCK系统时钟模式........................................... .................................................. ...... 24
4.4.3主模式......................................................................................................................... 24
4.4.4从模式........................................................................................................................... 24
4.5数字接口............................................................................................................................. 25
4.5.1串行音频接口信号........................................... .................................................. 25 ..
4.5.2串行音频接口格式........................................... .................................................. 27
4.5.3 ADCIN1 / ADCIN2串行数据格式......................................... ........................................... 30
4.5.4单线模式( OLM )配置....................................... ........................................... 31
4.5.4.1 OLM配置# 1 ........................................................................................................... 31
4.5.4.2 OLM配置# 2 ........................................................................................................... 32
4.5.4.3 OLM配置# 3 ........................................................................................................... 33
4.5.4.4 OLM配置# 4 ........................................................................................................... 34
4.6控制端口的描述和时序............................................ .................................................. 35
4.6.1 SPI模式............................................................................................................................... 35
4.6.2 IC模式................................................................................................................................ 36
4.7中断........................................................................................................................................ 37
4.8复位和供电...................................................................................................................... 37
4.9电源,接地和PCB布局......................................... ......................................... 38
5.注册快速参考........................................................................................................ 39
6.注册说明.................................................................................................................. 42
6.1存储器地址指针( MAP) ..................................................................................................... 42
6.2芯片内径和修订寄存器(地址01H ) (只读) ....................................... ................... 42
6.3电源控制(地址02H ) .......................................................................................................... 43
6.4功能模式(地址03H ) ...................................................................................................... 43
6.5接口格式(地址04H ) ........................................... .................................................. ....... 45
6.6其它控制(地址05H ) ............................................................................................................ 46
2
DS603F1
CS42418
6.7时钟控制(地址06H ) ........................................................................................................... 48
6.8 OMCK / PLL_CLK比(地址为07h ) (只读) ..................................... .................................. 49
6.9时钟状态(地址08H ) (只读) ....................................... ................................................. 50
6.10容积过渡控制(地址0DH ) .......................................... .......................................... 51
6.11通道静音(地址0EH ) ........................................................................................................ 52
6.12音量控制(地址0Fh时, 10H , 11H , 12H , 13H, 14H, 15H, 16H) ............................. ......... 53
6.13通道反转(地址17H) ....................................................................................................... 53
6.14混合控制对1 (通道A1 & B1 ) (地址18H)
混合控制对2 (通道A2 & B2 ) (地址19H)
混合控制对3 (通道A3 & B3 ) (地址为1Ah )
混合控制对4 (通道A4 & B4 ) (地址1BH ) .................................... ........................ 53
6.15 ADC左声道增益(地址代上) ......................................... ............................................... 55
6.16 ADC右声道增益(地址1DH ) ......................................... ............................................. 55
6.17中断控制(地址1EH ) ........................................... .................................................. ....... 55
6.18中断状态(地址20H ) (只读) ....................................... .......................................... 56
6.19中断屏蔽(地址21H ) ....................................................................................................... 57
6.20中断模式MSB (地址22H )
中断模式LSB (地址23H ) ........................................... .................................................. .. 57
6.21 Mutec引脚控制(地址28H ) .......................................... .................................................. ...... 57
6.22通用管脚控制(地址29H到2Fh的) ..................................... ........................... 58
7.参数定义................................................................................................................ 60
8.附录A :外部滤波器........................................... .................................................. ...... 61
8.1 ADC输入滤波器.............................................................................................................................. 61
8.2 DAC输出滤波器........................................................................................................................... 61
9.附录B : PLL滤波器.................................................................................................................. 62
9.1外部滤波元件............................................................................................................ 62
9.1.1一般.................................................................................................................................. 62
9.1.2电容的选择............................................................................................................... 62
9.1.3电路板布局.............................................................................................................. 63
10.附录C : ADC滤波器PLOTS .......................................... .................................................. ...... 64
11.附录D : DAC,滤波器PLOTS .......................................... .................................................. ...... 66
12.包装尺寸............................................................................................................... 70
热特性.......................................................................................................... 70
13.订购信息.............................................................................................................. 71
14.参考文献: .................................................................................................................................... 71
15.修订历史......................................................................................................................... 72
图列表
图1.序列音频端口主模式时序......................................... .............................................. 11
图2.Serial音频端口从模式时序......................................... ................................................ 11
图3.Control端口时序 - IC格式......................................... .................................................. ...... 12
图4.控制端口时序 - SPI格式......................................... .................................................. ..... 13
图5.Typical连接图....................................................................................................... 18
使用图6.Typical连接图的PLL ......................................... ....................................... 19
图7.Full量程模拟输入............................................................................................................... 20
图8.Full量程输出........................................................................................................................ 21
图9.ATAPI框图( x =通道对1, 2,3, 4) ............................... ...................................... 22
图10.Clock代...................................................................................................................... 23
图11.Right对齐串行音频格式......................................... ................................................ 27
图12.IS串行音频格式........................................................................................................... 28
图13.Left对齐串行音频格式......................................... .................................................. 28
图14.One行模式# 1串行音频格式....................................... ............................................. 29
图15.One行模式# 2串行音频格式....................................... ............................................. 29
DS603F1
3
CS42418
图16.ADCIN1 / ADCIN2串行音频格式......................................... ............................................. 30
图17.OLM配置# 1 ............................................................................................................... 31
图18.OLM配置# 2 ............................................................................................................... 32
图19.OLM配置# 3 ............................................................................................................... 33
图20.OLM配置# 4 ............................................................................................................... 34
图21.Control端口时序在SPI模式......................................... .................................................. ... 35
图22.Control端口时序, IC写......................................... .................................................. ........ 36
图23.Control端口时序, IC读......................................... .................................................. ........ 36
图24.Recommended模拟输入缓冲器........................................... ............................................... 61
图25.Recommended模拟输出缓存........................................... ............................................ 61
图26.Recommended布局范例............................................ .................................................. 63
图27.Single速模式阻带抑制......................................... ......................................... 64
图28.Single速模式的过渡频带......................................... ............................................... 64
图29.Single速模式跃迁带(详细信息) ..................................... ...................................... 64
图30.Single速模式通带纹波......................................... ............................................. 64
图31.Double速模式阻带抑制......................................... ........................................ 64
图32.Double速模式的过渡频带......................................... .............................................. 64
图33.Double速模式跃迁带(详细信息) ..................................... .................................... 65
图34.Double速模式通带纹波......................................... ............................................ 65
图35.Quad速模式阻带抑制......................................... .......................................... 65
图36.Quad速模式的过渡频带......................................... ................................................ 65
图37.Quad速模式跃迁带(详细信息) ..................................... ....................................... 65
图38.Quad速模式通带纹波......................................... .............................................. 65
图39.Single高速(快速)阻带抑制....................................... ............................................ 66
图40.Single高速(快速)过渡频带....................................... .................................................. 66
图41.Single速(快)过渡频带(细节) .................................... ......................................... 66
图42.Single高速(快速)通带纹波....................................... ................................................ 66
图43.Single速(慢速)阻带抑制....................................... .......................................... 66
图44.Single速(慢速)过渡频带....................................... ................................................. 66
图45.Single速(慢速)过渡频带(细节) .................................... ........................................ 67
图46.Single速(慢速)通带纹波....................................... ............................................... 67
图47.Double高速(快速)阻带抑制....................................... .......................................... 67
图48.Double高速(快速)过渡频带....................................... ................................................. 67
图49.Double速(快)过渡频带(细节) .................................... ........................................ 67
图50.Double高速(快速)通带纹波....................................... ............................................... 67
图51.Double速(慢速)阻带抑制....................................... ......................................... 68
图52.Double速(慢速)过渡频带....................................... ............................................... 68
图53.Double速(慢速)过渡频带(细节) .................................... ...................................... 68
图54.Double速(慢速)通带纹波....................................... ............................................. 68
图55.Quad高速(快速)阻带抑制....................................... ............................................. 68
图56.Quad高速(快速)过渡频带....................................... .................................................. 68
图57.Quad速(快)过渡频带(细节) .................................... .......................................... 69
图58.Quad高速(快速)通带纹波....................................... ................................................. 69
图59.Quad速(慢速)阻带抑制....................................... ............................................ 69
图60.Quad速(慢速)过渡频带....................................... .................................................. 69
图61.Quad速(慢速)过渡频带(细节) .................................... ......................................... 69
图62.Quad速(慢速)通带纹波....................................... ................................................ 69
4
DS603F1
CS42418
表格清单
表1.常见OMCK时钟频率........................................... ................................................. 24
表2.常见的PLL的输出时钟频率.......................................... ........................................... 24
表3.从模式时钟比率............................................................................................................. 25
表4.串行音频接口信道分配.......................................... ............................................... 26
表5. DAC去加重....................................................................................................................... 44
表6.数字接口格式.............................................................................................................. 45
表7. ADC单线Mode.................................................................................................................... 45
表8. DAC单线Mode.................................................................................................................... 45
表9. RMCK分频器设置................................................................................................................ 48
表10. OMCK频率设置........................................................................................................ 48
表11.主时钟源Select....................................................................................................... 49
表12. PLL时钟频率Detection................................................................................................. 50
表13.示例数字音量设置........................................... .................................................. .. 53
表14. ATAPI解码........................................................................................................................... 54
表15.示例ADC输入增益设置.......................................... .................................................. 。 55
表16. PLL外部元件值........................................... .................................................. .. 62
DS603F1
5
查看更多CS42418PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CS42418
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
CS42418
CIRRUS
21+
16500
N/A
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CS42418
√ 欧美㊣品
▲10/11+
10117
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CS42418
√ 欧美㊣品
▲10/11+
8429
贴◆插
【dz37.com】实时报价有图&PDF
查询更多CS42418供应信息

深圳市碧威特网络技术有限公司
 复制成功!