REV 2.3 2001年12月21日
Σ-Δ型语音编解码器
概述
该COD0418X是Σ-Δ编解码
语音和电话应用。该产品
同时包含数字IIR / FIR滤波器和
平滑滤波器。正常的输入和输出
有渠道
/与38分贝信号的法律形式
失真率。这在输入和输出
设备的压缩格式( A律,
婆媳)和
16位的线性可通过容易地确定
控制选择引脚。它具有可变增益
控制块从-4dB变化到+ 58分贝, 2分贝
步骤和输入型AFE是差分和
另外还有一个模拟旁路模式单一
输入端口。片上电压参考电路
包括允许单电源工作。
COD0418X
特点
- (包括A / D,D / A转换器)的单芯片语音线路编解码器
- 过采样Σ-Δ调制器/解调器
- 输入/输出格式: 8位
μ律/ A律和线性16位
*这三种类型都是通过控制引脚容易selectible
*当串行接口模式: 16位线性
- ADC增益模块( AFE )范围: -4dB到+ 58分贝, 2分贝一步
- DAC增益模块响了起来: 0,2,3.5dB
- 为AFE替代模拟旁路模式
- Σ-Δ ADC。
* 256X过采样
*在片内抽取滤波器
*片上平滑滤波器
- Σ-Δ DAC 。
* 256X过采样
*在芯片256X插值滤波器
*片上模拟滤波器后
- AFE具有差分输入,模拟旁路模式有单
输入和模拟输出为单。
- 采样率: 8KHz的
- 片上电压参考电路
- 单+ 2.5V电源
- 1.6Vpp输入/输出信号的摆幅,但与信号失真
输出摆幅可达2Vpp 。
- 功耗
*操作模式: 17MW典型值( 2.5V )
*掉电模式: 125
W典型值( 2.5V )
典型应用
- 语音处理
(识别,合成,压缩等)
- 电话
- 调制解调器
与输入/ OUPUT应用功能框图
SYNCSDECI [1:0 ] TDECI浦[1 :0]的
TPOST ADLCS DALCSBCK DADS ADHPBDAHPBAIG [4:0 ]的AIS [ 4:0] DG [ 1:0] ADCPS
- +
钽电容0.33uF
电容
钽电容0.33uF
电容
绕行
模式
输入
类似物
调制器
抽取
滤波器
- +
- +
钽电容0.33uF
电容
AFETP
AFETN
VREFOUT
IREF
串行接口
+偏移校准
1. 16位线性PCM
2.
婆媳
ì
3. A律
MUX
SDOUT
AFE
AIG [4:0 ]
AIS [1:0 ]
OFFSET
校准
DAC
参考
GENERATION
块
数字
调制器
插
滤波器
10uF
+
+
0.1uF
APOSTOUT
类似物
后置滤波器
SDIN
DG [4 :0]的
VSS25AA1VDD25AD1VSS25AD1 REFL DAMUTE ADMUTE ALOOPADPWD DAPWD RST X256FS DACPS
VDD25AA1
三星电子有限公司
Σ-Δ型语音编解码器
CORE引脚说明
名字
I / O
TYPE
I / O焊盘
引脚说明
模拟电源( + 2.5V ) : 10uF的陶瓷和0.1uF的钽电容
电容应连接VDD25AA1之间
VSS25AA1这两个电容应尽量靠近
尽可能地两电垫。和两个电容器的顺序
在核心评估指导说明。
模拟地( 0.0V )
目前的参考输出:此引脚用于测试,所以通常这
引脚浮动。
模拟参考地( 0.0V ) :正常工作结束
用户应提供清洁的地电平电压此引脚,但如果
没有其他地面源,最终用户可以提供
模拟地面到该引脚。
*注:如果没有足够的引脚可用,最终用户可以
将此引脚连接到VASS25AA1 ,但在这种情况下,应该REFL
被连接到"VASS25AA1 PAD"
AFE模拟输入正:这是肯定的模拟输入引脚
的Aanalog前端增益级。和的输入阻抗
该引脚为20Kohm 。
AFE模拟输入负:这是负模拟输入引脚
的Aanalog前端增益级。和的输入阻抗
该引脚为20Kohm 。
AFE的实证检验输出:这是AFE块的测试引脚
和AFE的正输出,这个测试模式的详细控制
在AIS的引脚说明描述[ 1 : 0 ]
AFE负测试输出:这是AFE块的测试引脚
和AFE negaitive输出,这个测试的详细控制
模式中的AIS销说明书中所描述[1 :0]的
DAC的模拟静音选择(高电平有效) :当高邦DAC
静音机能的激活
ADC模拟静音选择(高电平有效) :当高邦ADC
静音机能的激活
模拟环回选择(高电平有效) :测试引脚内部
只有anlaog块。并且在正常操作中,这是低状态。
VREF输出: COD0418x和两个参考电压输出
电容应放置VREFOUT和模拟之间
地面和一个电容器为10uF的,而另一个是0.1uF的
而详细的电容以便在核心评价描述
引导和输入/输出的应用指南。
旁路模式模拟输入:旁路模式,模拟输入和
的byapss模式的详细控制引脚说明描述
的AIS [1:0 ]
DAC模拟输出: APOSTOUT的输出负载
规格为10Mohm和该最大输出为1.6Vp - 对而是从
当最终用户请求的DAC增益有3个步骤,
0分贝= 1.337Vpp , 2分贝= 1.683Vpp和3.5分贝= 2.0Vpp和交流
DAC的Electical测试将经过0dB增益来进行,
1.6Vpp输入源为核心的性能测试。
COD0418X
I / O型缩位。
-
-
-
-
-
-
-
-
-
-
AI :模拟量输入
DI :数字输入
AO :模拟量输出
DO :数字输出
AB :模拟双向
DB :数字双向
AP:模拟电源
AG:模拟地
DP :数字电源
DG :数字地
VDD25AA1
AP
vdd2t_abb
VSS25AA1
IREF
AG
AO
vss2t_abb
poa_abb
REFL
AG
vss2t_abb
AINP
AI
pia_abb
AINN
AI
pia_abb
AFETP
AO
poa_abb
AFETN
AO
poa_abb
DAMUTE
DI
picc_abb
ADMUTE
DI
picc_abb
ALOOP
DI
picc_abb
VREFOUT
AO
poa_abb
ABIN
AI
pia_abb
APOSTOUT
AO
poa_abb
笔记
1.此引脚说明是不固定的,但建议。
2.将电源引脚( VDD25AA1 , VDD25AD1 )必须由DIODE_SLOT2连接。
3.接地引脚( VSS25AA1 , VSS25AD1 )必须由DIODE_SLOT2连接。
4. SDECI [ 1 : 0 ] , TDECI ->抽取滤波器模块测试引脚。
5.新浦[ 1 : 0 ] , TPOST ->邮政滤波器模块测试引脚。
美国证券交易委员会ASIC
2
/16
混合信号核心小组
Σ-Δ型语音编解码器
CORE引脚说明(续)
名字
ADPWD
DAPWD
RST
X256FS
SYNC
SDECI [1 :0]的
TDECI
浦[1:0 ]
SDIN
TPOST
COD0418X
I / O
TYPE
DI
DI
DI
DI
DI
DI
DI
DI
DI
DI
I / O焊盘
picc_abb
picc_abb
picc_abb
picc_abb
picc_abb
picc_abb
picc_abb
picc_abb
picc_abb
picc_abb
引脚说明
ADC断电(高电平有效) :当高邦ADC电源
下激活
DAC掉电(高电平有效) :当高邦DAC电源
下激活
数字复位(高电平有效)
256 *采样频率( FS )时钟: COD0418x的主时钟和
它应该是2.048MHz的
采样频率( FS )时钟
ADC数字滤波器的输入选择:测试引脚的内部功能
块,并且在正常操作中,这些都为低电平的状态。
ADC数字滤波器测试输入:测试引脚的内部功能
块,并且在正常操作中,这是低状态。
DAC后滤波输入选择:测试引脚的内部功能
块,并且在正常操作中,这些都为低电平的状态。
串行数据输入: DAC的输入
DAC后滤波输入测试:测试引脚的内部功能
块,并且在正常操作中,这是低状态。
ADC线性/ COMPAND数据选择(低/高):当低状态
ADC的线性选择的模式,和高的ADC COMPAND模式
选择。
DAC的线性/ COMPAND数据选择(低/高):当低状态
DAC的线性选择的模式,和高的DAC COMPAND模式
选择。
ADC
μ律/ A律选择(低/高) :当高邦ADC
Α
μ律模式选择,以及低的ADC
婆媳模式中选择。
DAC
μ律/ A律选择(低/高) :当高邦DAC
Α
婆媳模式选择,以及低DAC
婆媳模式中选择。
数字地( 0.0V ) : 10uF的陶瓷和0.1uF的钽电容
电容应连接VDD25AD1之间
VSS25AD1这两个电容应尽量靠近
尽可能地两电垫。和两个电容器的顺序
在核心评估指导说明。
数字电源( 2.5V )
串行数据输出:这是ADC输出
位时钟 - 串行接口的时钟
DAC调制器输出: DAC, Σ-Δ调制器输出
与该引脚为内部功能块的测试,并且在正常
操作时,此引脚浮空状态,但是这应该多路复用
出了测试。
ADC高通滤波器使能(低电平有效) :该引脚的变化
的基带的频率响应的下侧。当高邦
COD0418X芯将发射极低频分量
(从直流到300Hz以下),但是当低状态时,高通滤波器
功能将被启用,因此300Hz以下的频率会
消除了。这仅是为了ADC的路径。
DAC的高通滤波器使能(低电平有效) :该引脚的变化
的基带的频率响应的下侧。当高邦
COD0418X芯将获得非常低的频率分量
(从直流到300Hz以下),但是当低状态时,高通滤波器
功能将被启用,因此300Hz以下的频率会
消除了。这只是用于DAC路径。
ADLCS
DI
picc_abb
DALCS
DI
picc_abb
ADCPS
DACPS
DI
DI
picc_abb
picc_abb
VSS25AD1
DG
vss2t_abb
VDD25AD1
SDOUT
BCK
DP
DO
DI
vdd2t_abb
pot2_abb
picc_abb
DADS
DO
pot2_abb
ADHPB
DI
picc_abb
DAHPB
DI
picc_abb
美国证券交易委员会ASIC
3
/16
混合信号核心小组
Σ-Δ型语音编解码器
CORE引脚说明(续)
名字
I / O
TYPE
I / O焊盘
引脚说明
AFE增益控制:这将改变AFE增益线性。
和增益步长为2分贝
AIG [4:0 ] = 00000
AIG [4:0 ] = 00001
.
.
.
AIG [4:0 ] = 11110
AIG [4:0 ] = 11111
: -4dB
: -2dB
COD0418X
AIG [4:0 ]
DI
picc_abb
: + 56分贝
: + 58分贝
AIS [1:0 ]
DI
picc_abb
模拟量输入选择:这是选择输入路径和AFE
测试模式。参阅下面的描述和双字母组合下面。
1.当AIS [ 1 : 0 ] = 00,那么只有开关A ,所以最终用户
可以使用AFE +编解码核心。
2.当AIS [1: 0] = 01则仅交换机B是打开的,所以最终用户
可以使用模拟旁路模式+编解码核心
3.当AIS [1:0 ] = 10则只有开关C是上,所以终端用户
可以测试只能AFE块。
4.当AIS [ 1 : 0 ] = 11然后切换B和C ,所以最终用户
可以使用模拟旁路模式+核心代码和测试AFE块
同时。
DAC增益控制: DAC增益有3个步骤时, DG [ 1 : 0 ] = 00
0分贝将被设置, DG [1: 0] = 01然后2分贝和DG [1:0 ] = 10然后
3.5分贝分别。
DG [1 :0]的
DI
picc_abb
AIS [1:0 ]模拟输入选择图。
交换机B
ABIN
绕行
模式
输入
编解码器
CORE
AINP
AINN
AFE
开关A
AFETP
AFETN
Switch C的
美国证券交易委员会ASIC
4
/16
混合信号核心小组
Σ-Δ型语音编解码器
绝对最大额定值
特征
电源电压
数字输入电压
存储温度范围
工作温度范围
COD0418X
符号
VDD25AD1
D
IN
TSTG
TOPR
价值
3.3
VSS25AD1到VDD25AD1
-45至125
0到70
单位
V
V
°
C
°
C
笔记
1.绝对最大额定值指定超出该设备可以被永久地损坏的值。
长期在绝对最大额定值条件下工作会影响其可靠性。每
状态值被施加保持在下列操作条件和功能的其他值
在任何这些条件的操作,是不是暗示。
2.所有电压都以VSS ( VSS25AA1或VSS25AD1 ),除非另有说明。
推荐工作条件
特征
电源电压
电源电压差
数字输入电压
范围
模拟输入电压
范围
符号
VDD25AA1
VSS25AA1
VDD25AD1
VSS25AD1
VDD25AA1
VDD25AD1
民
2.375
0.1
2.25
-
典型值
2.5
0.0
2.5
1.6
最大
2.625
0.1
2.75
-
单位
V
V
V
VPP
笔记
我们强烈建议所有的电源引脚( VDD25AA1 , VDD25AD1 )从同一源供电
避免电源闭锁。
数字滤波器特性
特征
滤波器的通带
滤波器的通带纹波
比
0 0.4Fs
0.0375Fs 0.4Fs
±
0.5dB
值(FS = 8KHz的)
0 3.2KHz
为300Hz 3.2KHz
±
0.5dB
条件
高通滤波器关闭
上的高通滤波器
-
高通滤波器关闭
上的高通滤波器
高通滤波器关闭
0.6Fs过
滤波器阻带
为4.8kHz以上
在300Hz的
为4.8kHz以上
-1.2dB(3.4KHz)
-40dB (为4.8kHz以上)
-1.2dB(3.4KHz)
-40dB (为4.8kHz以上)
-8dB(60Hz)
-25dB(0Hz)
0.0375Fs下,
0.6Fs过
-1.2dB(0.425Fs)
-40dB ( 0.6Fs以上)
滤波器的阻带衰减
-1.2dB(0.425Fs)
-40dB ( 0.6Fs以上)
-8dB(0.0075Fs)
-25dB ( 0Fs )
上的高通滤波器
美国证券交易委员会ASIC
5
/16
混合信号核心小组