CL-PD6710/’22
ISA到PC卡主机适配器
目录
1.
2.
2.1
2.2
2.3
2.4
一般约定.................. 7
PIN信息............................... 8
引脚图................................................ ..... 9
引脚说明约定............................ 11
引脚说明............................................... 12
上电CON组fi guration摘要.................. 21
7.6
7.7
卡I / O映射0-1偏移地址低............ 52
卡I / O映射0-1偏移地址高........... 52
8.
8.1
8.2
8.3
8.4
8.5
8.6
MEMORY窗口映射
寄存器......................................... 53
系统内存映射0-4起始地址
低................................................. ................. 53
系统内存映射0-4起始地址
High..................................................................54
系统内存映射0-4结束地址
低................................................. ................. 54
系统内存映射0-4结束地址
High..................................................................55
卡内存映射0-4偏移地址
低................................................. ................. 56
卡内存映射0-4偏移地址
High..................................................................56
3.
引言.................................. 22
3.1系统结构......................................... 22
3.1.1 PC卡基础............................................ 22
3.1.2 CL- PD67XX窗口显示功能............ 22
3.1.3 CL- PD67XX功能模块..................... 25
3.1.4中断.............................................. ........ 25
中断引脚............ 26 3.1.5复用功能
3.1.6通用频闪功能................. 26
3.1.7电压检测引脚....................................... 27
3.1.8 CL- PD67XX电源管理................. 27
3.1.9插座电源管理功能........... 28
3.1.10写入FIFO ............................................. ....... 29
3.1.11总线宽度............................................. ........ 29
3.1.12可编程的PC卡时钟.................... 29
3.1.13 ATA模式操作..................................... 29
3.1.14 DMA模式操作
在CL- PD6722 ............................................. 30
3.1.15选择数据驱动器的I / O的Windows ........... 30
3.2主机访问寄存器................................. 30
3.3上电安装............................................. .. 31
9.
9.1
9.2
9.3
9.4
9.5
9.6
9.7
9.7.1
9.7.2
9.7.3
9.7.4
9.7.5
9.7.6
扩展寄存器................... 58
其它控制1 ............................................... ... 58
FIFO控制................................................ .... 60
其它控制2 ............................................... ... 61
芯片信息............................................... 63
ATA控制................................................ ...... 64
扩展指标................................................ 65
扩展数据................................................ 0.65
数据掩码0-1 ............................................. 66
可拓控制1(仅CL- PD6722 ,
原名DMA控制) ................................. 66
最大DMA应答延迟
(仅CL - PD6722 ) ......................................... 67
外部数据(仅CL - PD6722 ,插座A,
指数2Fh的) ..................................................... ...... 69
外部数据(仅CL - PD6722 ,插座A,
指数6FH ) .............................. ...... 70
可拓控制2 ( CL- PD6722只) ........ 71
4.
5.
5.1
5.2
注册说明
约定................................... 32
操作的寄存器.................. 33
指数................................................. ............... 33
数据................................................. ................ 36
6.
6.1
6.2
6.3
6.4
6.5
6.6
6.7
片内控制寄存器............ 37
芯片版本................................................ ... 37
接口状态................................................ 38
功率控制................................................ 40 ..
中断和一般控制.......................... 42
卡状态变化........................................ 44
管理中断CON组fi guration ............... 45
映射启用............................................... 47
10.时序寄存器........................... 72
10.1设置定时0-1 ............................................ 0.72
10.2指令时序图0-1 ...................................... 73
10.3恢复时间0-1 ....................................... 74
11. ATA模式操作..................... 75
12.使用GPSTB用于外部
港口管制( CL- PD6722只) ..77
12.1控制GPSTB针脚.................................... 77
的GPSTB控制的12.2示例实现
读写端口....................................... 79
12.3 GPSTB在挂起模式................................ 80
7.
7.1
7.2
7.3
7.4
7.5
I / O窗口映射
寄存器........................................ 49
I / O窗口控制.......................................... 49
系统I / O映射0-1起始地址低.......... 50
系统I / O映射0-1起始地址高......... 50
系统I / O映射0-1结束地址低........... 51
系统I / O映射0-1结束地址高.......... 51
13. VS1 #和VS2 #电压
检测......................................... 81
3
1997年5月
初步数据表V3.1