CH7301A
CHRONTEL
Chrontel公司CH7301 DVI输出设备
特点
DVI发送器高达165MHz的
DVI低抖动PLL
DVI热插拔检测
提供10位高速视频DAC用于RGB输出
DAC连接检测
可编程电源管理
通过我完全可编程
2
端口C
完成Windows和DOS驱动程序支持
图形设备的低电压接口的支持
提供64引脚LQFP封装
概述
该CH7301是它接受一个显示控制器设备
一种数字图像输入信号,并进行编码并发送
通过DVI数据( TMDS
TM
链接)或DFP (数字平板
面板),也可以支持。该器件接受数据
通过一个12位宽的可变电压数据端口其中
支持四种不同的RGB数据格式。
在DVI处理器包括低抖动锁相环
生成的高频时钟串行化的,并且所有
需要的电路以进行编码,序列和发送数据。
该CH7301进来能够驱动一个版本的DFP广告管理系统
显示高达165MHz的的像素速率,支持
UXGA分辨率的显示器。输入数据的不结垢是
上的数据输出到DVI装置执行。
XCLK , XCLK *
时钟
司机
DVI
ENCODE
DVI ( TMDS
TM
链接) PLL
DVI
连载
DVI
司机
薄层色谱法,薄层色谱法*
TDC0,TDC0*
TDC1,TDC1*
TDC2,TDC2*
VSWING
三
8-bit
DAC的
R
G
B
D[11:0]
12
数据
LATCH ,
解复用
H,V , DE
VREF
3
H,V , DE
LATCH
ISET
IIC
控制
C / H SYNC
HPDET GPIO [ 1:0] TLDET *
AS
SC
SD
BCO
复位*
图1 :功能框图
201-0000-036 1.1版, 2000年3月20日
* TMDS是Silicon Image公司公司的商标
1
CHRONTEL
引脚说明
包图
CH7301A
XCLK *
DGND
DVDD
DE
VREF
H
V
DGND
GPIO [1] / TLDET *
GPIO[0]
HPDET
AS
DGND
DVDD
复位*
SD
SC
AGND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
DVDD
XCLK
D[10]
D[11]
D[0]
D[1]
D[2]
D[3]
D[4]
D[5]
D[6]
D[7]
D[8]
D[9]
C / H SYNC
BCO
TLDET *
DVDDV
AVDD
NC
GND
AGND
GND
B
R
G
NC
ISET
GND
VDD
CHRONTEL
CH7301
TDC0
TDC1
TGND
TGND
TDC2
TVDD
TLC
TDC0*
TDC1*
AVDD
VSWING
图2 : 64引脚LQFP
2
TDC2*
AGND
201-0000-036 1.1版, 2000年3月20日
TGND
TVDD
TLC *
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
CHRONTEL
表1 :引脚说明
64-Pin
#引脚类型
LQFP
2
1
In
CH7301A
符号
DE
描述
数据启用
该管脚接收数据使能信号,该信号为高时,活性
视频数据被输入到该设备,并且低的所有其他时间。该
级为0 DVDDV ,并在VREF信号被用作
阈值电平。该输入用于通过DVI链接。
3
1
In
VREF
参考电压输入
在VREF引脚输入DVDDV / 2的基准电压
信号通过一个电阻分压器外部获得和
去耦电容,并且将被用作一个基准电平
数据同步,数据使能和时钟输入。
4
5
7
1
1
2
IN / OUT
IN / OUT
IN / OUT
H
V
GPIO [1] /
TLDET *
水平同步输入/输出
该输出仅适用于与TV-OUT功能的使用。
垂直同步输入/输出
该输出仅适用于与TV-OUT功能的使用。
通用输入 - 输出[ 1 ] /
DVI链路检测输出
(内部上拉)
该引脚提供通过IIC I / O控制的通用
总线。在内部上拉会到DVDD电源。
当GPIO [ 1 ]引脚配置为输入,此引脚可
用于输出的DVI链路的检测信号(拉低时,
终止的变化已被检测到的HPDET输入)。
这是一个开漏输出。输出通过释放
IIC控制。
8
2
IN / OUT
GPIO[0]
通用输入 - 输出[ 0 ]
(内部上拉)
该引脚提供通过IIC I / O控制的通用
总线。在内部上拉会到DVDD电源。
9
1
In
HPDET
热插拔检测
(内部上拉下来)
这种输入管脚确定是否TMDS的
TM
链接
连接到DVI显示器。当结束时,显示器
需要施加电压大于2.4伏。在改变
该引脚的状态将被转发到图形控制器
通过P -输出/ TLDET *或GPIO [ 1 ] / TLDET *引脚拉低。
10
1
In
AS
地址选择
(内部上拉)
该引脚决定了器件在IIC地址
(1,1,1,0,1,AS*,AS).
13
1
In
复位*
复位输入*
(内部上拉)
当该引脚为低电平时,该设备在上电复位时保持
条件。当该引脚为高电平时,复位是通过控制
在IIC寄存器。
14
1
IN / OUT
SD
串行数据输入/输出
该引脚用作IIC接口的串行数据引脚
端口,并使用该DVDD电源。
15
1
In
SC
19
1
In
VSWING
串行时钟输入
该引脚用作IIC接口端口的时钟引脚,
并使用DVDD电源。
DVI连接摆动控制
该引脚设置的DVI输出摆幅水平。一个2.4K欧姆
电阻应使用连接在此引脚和TGND之间
短而宽的痕迹。
201-0000-036 1.1版, 2000年3月20日
3
CHRONTEL
表1 :引脚说明
64-Pin
#引脚类型
LQFP
22, 21
2
OUT
CH7301A
符号
TDC0,
TDC0*
描述
TMDS
TM
数据通道0输出
这些引脚提供TMDS
TM
数据差分输出
通道0 (蓝色)。
25, 24
2
OUT
TDC1,
TDC1*
TMDS
TM
数据通道1输出
这些引脚提供TMDS
TM
数据差分输出
通道1 (绿色) 。
28, 27
2
OUT
TDC2,
TDC2*
TMDS
TM
数据通道2的输出
这些引脚提供TMDS
TM
数据差分输出
信道2 (红色)。
30, 31
2
OUT
TLC ,
TLC *
TMDS
TM
链接时钟输出
这些引脚提供差分时钟输出的
TMDS
TM
接口对应于数据上的TDC [ 0 : 2 ]
输出。
35
1
In
ISET
当前设置电阻输入
该引脚设置DAC电流。一个140欧姆的电阻应为
连接在此引脚与GND ( DAC地面)之间使用
短而宽的痕迹。
37
38
39
43
46
1
1
1
1
1
OUT
OUT
OUT
OUT
G
R
B
NC
TLDET *
绿光输出
红输出
蓝输出
无连接
DVI链路检测输出
该引脚提供一个开漏输出,拉低当
终止的变化已被检测到的HPDET输入。
输出通过IIC控制释放。
47
1
OUT
BCO
缓冲时钟输出
此输出引脚提供一个缓冲时钟输出,通过驱动
DVDD电源。所述输出时钟可以使用BCO选择
注册。
48
50 – 55,
58 – 63
57, 56
1
12
OUT
In
C / H SYNC
复合/水平同步输出
此引脚仅用于与TV-OUT功能的使用。
D[11] - D[0]
数据[ 11 ]通过Data [ 0 ]输入
2
In
XCLK ,
XCLK *
这些管脚接收来自数字视频中的12个数据输入端
图形控制器的端口。这些级别是0 DVDDV ,
并在VREF信号作为阈值电平。
外部时钟输入
这些输入端形成输入到差分时钟信号
CH7301用于与H,V ,DE和D使用[11:0 ]数据。如果
差分时钟不可用,则XCLK输入*
应连接到VREF。
从这个片单元的输出时钟都能够有自己的
在MCP位的控制下颠倒极性。
数字电源电压( 3.3V )
数字地
I / O电源电压( 3.3V - 1.1V )
DVI发射器电源电压( 3.3V )
DVI发送器接地
PLL电源电压( 3.3V )
PLL地面
DAC的电源电压( 3.3V )
DAC地面
201-0000-036 1.1版, 2000年3月20日
1, 12, 49
6, 11, 64
45
23, 29
20, 26, 32
18, 44
16, 17, 41,42
33
34, 36, 40
4
3
3
1
2
3
2
4
1
3
动力
动力
动力
动力
动力
动力
动力
动力
动力
DVDD
DGND
DVDDV
TVDD
TGND
AVDD
AGND
VDD
GND
CHRONTEL
操作模式
CH7301A
的CH7301能够被操作为一个单一的DVI输出链路。单DVI输出的说明
链路操作模式中,与所述设备中的数据流的框图,如下所示。
DVI输出
在DVI输出模式,多路输入数据,同步和时钟信号输入到从图形CH7301
控制器的数字输出端口。数据将被2X多路复用,并且时钟输入可以是1X或2X倍
像素率。的支承示于下表中的模式的一些例子,以及在框图
CH7301显示在下面的页面上。为下表中,采取了时钟频率为给定的模式
从VESA显示器时序规范,如果他们有详细的,不是VESA
时序定义平板显示器。该装置不依赖于这个组定时
规格。像素/线,行/帧和时钟速率的任何值都可以接受,只要像素速率
仍低于165MHz的。为正确的DVI操作,则输入数据格式必须被选择为所述一个
RGB输入格式。
表2 : DVI输出
图像
决议
720x400
640x400
640x480
720x480
1
720x576
1
800x600
1024x768
1280x720
1280x1024
1600x1200
1920x1080
1
2
活跃
长宽比
4:3
8:5
4:3
4:3
4:3
4:3
4:3
16:9
4:3
4:3
16:9
像素宽高比刷新率
比
1.35:1.00
1:1
1:1
9:8
15:12
1:1
1:1
1:1
1:1
1:1
1:1
(赫兹)
<85
<85
<85
59.94
50
<85
<85
<60
<85
<60
<30
2
XCLK
DVI
频率频率
(兆赫)
<35.5
<31.5
<36
27
27
<57
<95
<67
<158
<165
<140
(兆赫)
<355
<315
<360
270
270
<570
<950
<670
<1580
<1650
<1400
这些DVD兼容模式是输入在非隔行扫描的RGB数据格式
为30Hz逐行扫描模式,在60Hz的隔行扫描模式
201-0000-036 1.1版, 2000年3月20日
5
CH7301A
CHRONTEL
Chrontel公司CH7301 DVI输出设备
特点
DVI发送器高达165MHz的
DVI低抖动PLL
DVI热插拔检测
提供10位高速视频DAC用于RGB输出
DAC连接检测
可编程电源管理
通过我完全可编程
2
端口C
完成Windows和DOS驱动程序支持
图形设备的低电压接口的支持
提供64引脚LQFP封装
概述
该CH7301是它接受一个显示控制器设备
一种数字图像输入信号,并进行编码并发送
通过DVI数据( TMDS
TM
链接)或DFP (数字平板
面板),也可以支持。该器件接受数据
通过一个12位宽的可变电压数据端口其中
支持四种不同的RGB数据格式。
在DVI处理器包括低抖动锁相环
生成的高频时钟串行化的,并且所有
需要的电路以进行编码,序列和发送数据。
该CH7301进来能够驱动一个版本的DFP广告管理系统
显示高达165MHz的的像素速率,支持
UXGA分辨率的显示器。输入数据的不结垢是
上的数据输出到DVI装置执行。
XCLK , XCLK *
时钟
司机
DVI
ENCODE
DVI ( TMDS
TM
链接) PLL
DVI
连载
DVI
司机
薄层色谱法,薄层色谱法*
TDC0,TDC0*
TDC1,TDC1*
TDC2,TDC2*
VSWING
三
8-bit
DAC的
R
G
B
D[11:0]
12
数据
LATCH ,
解复用
H,V , DE
VREF
3
H,V , DE
LATCH
ISET
IIC
控制
C / H SYNC
HPDET GPIO [ 1:0] TLDET *
AS
SC
SD
BCO
复位*
图1 :功能框图
201-0000-036 1.1版, 2000年3月20日
* TMDS是Silicon Image公司公司的商标
1
CHRONTEL
引脚说明
包图
CH7301A
XCLK *
DGND
DVDD
DE
VREF
H
V
DGND
GPIO [1] / TLDET *
GPIO[0]
HPDET
AS
DGND
DVDD
复位*
SD
SC
AGND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
DVDD
XCLK
D[10]
D[11]
D[0]
D[1]
D[2]
D[3]
D[4]
D[5]
D[6]
D[7]
D[8]
D[9]
C / H SYNC
BCO
TLDET *
DVDDV
AVDD
NC
GND
AGND
GND
B
R
G
NC
ISET
GND
VDD
CHRONTEL
CH7301
TDC0
TDC1
TGND
TGND
TDC2
TVDD
TLC
TDC0*
TDC1*
AVDD
VSWING
图2 : 64引脚LQFP
2
TDC2*
AGND
201-0000-036 1.1版, 2000年3月20日
TGND
TVDD
TLC *
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
CHRONTEL
表1 :引脚说明
64-Pin
#引脚类型
LQFP
2
1
In
CH7301A
符号
DE
描述
数据启用
该管脚接收数据使能信号,该信号为高时,活性
视频数据被输入到该设备,并且低的所有其他时间。该
级为0 DVDDV ,并在VREF信号被用作
阈值电平。该输入用于通过DVI链接。
3
1
In
VREF
参考电压输入
在VREF引脚输入DVDDV / 2的基准电压
信号通过一个电阻分压器外部获得和
去耦电容,并且将被用作一个基准电平
数据同步,数据使能和时钟输入。
4
5
7
1
1
2
IN / OUT
IN / OUT
IN / OUT
H
V
GPIO [1] /
TLDET *
水平同步输入/输出
该输出仅适用于与TV-OUT功能的使用。
垂直同步输入/输出
该输出仅适用于与TV-OUT功能的使用。
通用输入 - 输出[ 1 ] /
DVI链路检测输出
(内部上拉)
该引脚提供通过IIC I / O控制的通用
总线。在内部上拉会到DVDD电源。
当GPIO [ 1 ]引脚配置为输入,此引脚可
用于输出的DVI链路的检测信号(拉低时,
终止的变化已被检测到的HPDET输入)。
这是一个开漏输出。输出通过释放
IIC控制。
8
2
IN / OUT
GPIO[0]
通用输入 - 输出[ 0 ]
(内部上拉)
该引脚提供通过IIC I / O控制的通用
总线。在内部上拉会到DVDD电源。
9
1
In
HPDET
热插拔检测
(内部上拉下来)
这种输入管脚确定是否TMDS的
TM
链接
连接到DVI显示器。当结束时,显示器
需要施加电压大于2.4伏。在改变
该引脚的状态将被转发到图形控制器
通过P -输出/ TLDET *或GPIO [ 1 ] / TLDET *引脚拉低。
10
1
In
AS
地址选择
(内部上拉)
该引脚决定了器件在IIC地址
(1,1,1,0,1,AS*,AS).
13
1
In
复位*
复位输入*
(内部上拉)
当该引脚为低电平时,该设备在上电复位时保持
条件。当该引脚为高电平时,复位是通过控制
在IIC寄存器。
14
1
IN / OUT
SD
串行数据输入/输出
该引脚用作IIC接口的串行数据引脚
端口,并使用该DVDD电源。
15
1
In
SC
19
1
In
VSWING
串行时钟输入
该引脚用作IIC接口端口的时钟引脚,
并使用DVDD电源。
DVI连接摆动控制
该引脚设置的DVI输出摆幅水平。一个2.4K欧姆
电阻应使用连接在此引脚和TGND之间
短而宽的痕迹。
201-0000-036 1.1版, 2000年3月20日
3
CHRONTEL
表1 :引脚说明
64-Pin
#引脚类型
LQFP
22, 21
2
OUT
CH7301A
符号
TDC0,
TDC0*
描述
TMDS
TM
数据通道0输出
这些引脚提供TMDS
TM
数据差分输出
通道0 (蓝色)。
25, 24
2
OUT
TDC1,
TDC1*
TMDS
TM
数据通道1输出
这些引脚提供TMDS
TM
数据差分输出
通道1 (绿色) 。
28, 27
2
OUT
TDC2,
TDC2*
TMDS
TM
数据通道2的输出
这些引脚提供TMDS
TM
数据差分输出
信道2 (红色)。
30, 31
2
OUT
TLC ,
TLC *
TMDS
TM
链接时钟输出
这些引脚提供差分时钟输出的
TMDS
TM
接口对应于数据上的TDC [ 0 : 2 ]
输出。
35
1
In
ISET
当前设置电阻输入
该引脚设置DAC电流。一个140欧姆的电阻应为
连接在此引脚与GND ( DAC地面)之间使用
短而宽的痕迹。
37
38
39
43
46
1
1
1
1
1
OUT
OUT
OUT
OUT
G
R
B
NC
TLDET *
绿光输出
红输出
蓝输出
无连接
DVI链路检测输出
该引脚提供一个开漏输出,拉低当
终止的变化已被检测到的HPDET输入。
输出通过IIC控制释放。
47
1
OUT
BCO
缓冲时钟输出
此输出引脚提供一个缓冲时钟输出,通过驱动
DVDD电源。所述输出时钟可以使用BCO选择
注册。
48
50 – 55,
58 – 63
57, 56
1
12
OUT
In
C / H SYNC
复合/水平同步输出
此引脚仅用于与TV-OUT功能的使用。
D[11] - D[0]
数据[ 11 ]通过Data [ 0 ]输入
2
In
XCLK ,
XCLK *
这些管脚接收来自数字视频中的12个数据输入端
图形控制器的端口。这些级别是0 DVDDV ,
并在VREF信号作为阈值电平。
外部时钟输入
这些输入端形成输入到差分时钟信号
CH7301用于与H,V ,DE和D使用[11:0 ]数据。如果
差分时钟不可用,则XCLK输入*
应连接到VREF。
从这个片单元的输出时钟都能够有自己的
在MCP位的控制下颠倒极性。
数字电源电压( 3.3V )
数字地
I / O电源电压( 3.3V - 1.1V )
DVI发射器电源电压( 3.3V )
DVI发送器接地
PLL电源电压( 3.3V )
PLL地面
DAC的电源电压( 3.3V )
DAC地面
201-0000-036 1.1版, 2000年3月20日
1, 12, 49
6, 11, 64
45
23, 29
20, 26, 32
18, 44
16, 17, 41,42
33
34, 36, 40
4
3
3
1
2
3
2
4
1
3
动力
动力
动力
动力
动力
动力
动力
动力
动力
DVDD
DGND
DVDDV
TVDD
TGND
AVDD
AGND
VDD
GND
CHRONTEL
操作模式
CH7301A
的CH7301能够被操作为一个单一的DVI输出链路。单DVI输出的说明
链路操作模式中,与所述设备中的数据流的框图,如下所示。
DVI输出
在DVI输出模式,多路输入数据,同步和时钟信号输入到从图形CH7301
控制器的数字输出端口。数据将被2X多路复用,并且时钟输入可以是1X或2X倍
像素率。的支承示于下表中的模式的一些例子,以及在框图
CH7301显示在下面的页面上。为下表中,采取了时钟频率为给定的模式
从VESA显示器时序规范,如果他们有详细的,不是VESA
时序定义平板显示器。该装置不依赖于这个组定时
规格。像素/线,行/帧和时钟速率的任何值都可以接受,只要像素速率
仍低于165MHz的。为正确的DVI操作,则输入数据格式必须被选择为所述一个
RGB输入格式。
表2 : DVI输出
图像
决议
720x400
640x400
640x480
720x480
1
720x576
1
800x600
1024x768
1280x720
1280x1024
1600x1200
1920x1080
1
2
活跃
长宽比
4:3
8:5
4:3
4:3
4:3
4:3
4:3
16:9
4:3
4:3
16:9
像素宽高比刷新率
比
1.35:1.00
1:1
1:1
9:8
15:12
1:1
1:1
1:1
1:1
1:1
1:1
(赫兹)
<85
<85
<85
59.94
50
<85
<85
<60
<85
<60
<30
2
XCLK
DVI
频率频率
(兆赫)
<35.5
<31.5
<36
27
27
<57
<95
<67
<158
<165
<140
(兆赫)
<355
<315
<360
270
270
<570
<950
<670
<1580
<1650
<1400
这些DVD兼容模式是输入在非隔行扫描的RGB数据格式
为30Hz逐行扫描模式,在60Hz的隔行扫描模式
201-0000-036 1.1版, 2000年3月20日
5