CDCVF25081
3.3 -V锁相环时钟驱动器
SCAS671 - 2001年10月
D
锁相环基于零延迟
D
D
D
D
D
D
D
D
D
D
D
卜FF器
工作频率: 10 MHz至200 MHz的
低抖动(循环周期) :
±100
PS过的
范围66兆赫至200兆赫
分配一个时钟输入到两家银行
四路输出的
自动频率检测禁用
设备(掉电模式)
功耗低于20
A
在掉电
模式
工作于3.3 V单电源
工业温度范围-40° C至
85°C
25 Ω片系列阻尼电阻器
无需外部RC网络所需
扩频时钟兼容( SSC )
采用16引脚TSSOP和16引脚SOIC
套餐
CLKIN
1Y0
1Y1
V
DD
GND
2Y0
2Y1
S2
,D封装( SOIC )
PW封装(TSSOP )
( TOP VIEW )
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
FBIN
1Y3
1Y2
V
DD
GND
2Y3
2Y2
S1
描述
该CDCVF25081是一款高性能,低偏移,低抖动锁相环时钟驱动器。它使用了一个PLL来
精确地对准,在频率和相位,输出时钟的输入时钟信号。该CDCVF25081
从3.3 V.该器件还标称电源电压工作,包括集成的串联阻尼电阻器
在输出驱动器,使其非常适合驱动点至点的负载。
两家银行的四路输出分别提供CLKIN的低偏移,低抖动的副本。所有输出的同时运行
频率。输出占空比在CLKIN调整到50 %的,独立的占空比。该装置
自动进入时没有输入信号被施加到CLKIN和所述输出进入一个省电模式
低状态。与含有很多的PLL产品, CDCVF25081不需要外部RC网络。
对于PLL的环路滤波器是包含在芯片上,最大限度地减少元件数量,空间和成本。
因为它是基于锁相环(PLL)电路,所述CDCVF25081需要一个稳定时间以达到相位锁定
反馈信号与参考信号。这种稳定是必需的下列权力和应用
在CLKIN一个固定频率的信号和以下任何改变PLL的参考。
该CDCVF25081的特点是操作温度范围为-40 ° C至85°C 。
功能表
S2
0
0
1
S1
0
1
0
1Y0–1Y3
高阻
活跃
活跃
2Y0–2Y3
高阻
高阻
活跃
输出源
不适用。
PLL-
输入时钟( PLL旁路)
PLL-
PLL关闭
是的
No
是的
No
1
1
活跃
活跃
CLK输入频率< 2 MHz的开关输出端为低电平
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
版权
2001年,德州仪器
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
1
CDCVF25081
3.3 -V锁相环时钟驱动器
SCAS671 - 2001年10月
终端功能
终奌站
名字
1Y[0:3]
2Y[0:3]
CLKIN
PIN号
2, 3, 14, 15
6, 7, 10, 11
1
TYPE
O
O
I
描述
银行1Yn时钟输出。这些输出CLKIN的低偏移的副本。每个输出有一个集成的
25 Ω串联阻尼电阻。
银行2Yn时钟输出。这些输出CLKIN的低偏移的副本。每个输出有一个集成的
25 Ω串联阻尼电阻。
时钟输入。 CLKIN提供时钟信号由CDCVF25081时钟驱动器进行分配。 CLKIN是
用于提供基准信号给所述集成PLL,它产生的输出信号。 CLKIN必须
有一个固定的频率和相位,以使PLL来获得锁。一旦电路被接通电源,并
一个有效信号时,相位锁定反馈信号是必需的,以便PLL的稳定化时间
CLKIN 。
反馈输入。 FBIN提供反馈信号到内部PLL 。 FBIN必须连接到的所述一个
输出完成内部PLL的反馈环路。集成的PLL同步FBIN和
输出信号,以便有标称零延迟从输入时钟到输出时钟。
地
选择引脚,以确定操作方式。见
功能表
用于模式选择的选项。
电源电压。电源电压范围为3V到3.6V
FBIN
16
I
GND
S1, S2
VDD
5, 12
9, 8
4, 13
地
I
动力
2
邮政信箱655303
达拉斯,德克萨斯州75265
CDCVF25081
3.3 -V锁相环时钟驱动器
SCAS671 - 2001年10月
在工作自由空气的温度绝对最大额定值(除非另有说明)
电源电压范围,V
DD
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5 V至4.6 V
输入电压范围,V
I
(见注1和2 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5 V至4.6 V
输出电压范围,V
O
(见注1和2 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5 V到V
DD
+ 0.5 V
输入钳位电流,I
IK
(V
I
& LT ; 0)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -50毫安
输出钳位电流,I
OK
(V
O
& LT ; 0)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -50毫安
连续的总输出电流,我
O
(V
O
= 0至V
DD
) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -50毫安
封装的热阻抗,
θ
JA
(见注3 ) : PW包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 147 ° C / W
包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 112 ° C / W
存储温度范围,T
英镑
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ℃150 ℃的
超出“绝对最大额定值”列出的强调可能会造成永久性损坏设备。这些压力额定值只,和
该设备在这些或超出下标明的任何其他条件的功能操作“推荐工作条件”不
暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
注释:1.如果输入和输出钳位电流额定值是所观察到的输入和输出负电压额定值可能被超过。
2.该值被限制在4.6V的最大。
3.封装的热阻抗的计算按照JESD 51 。
推荐工作条件
民
电源电压(VDD)
低电平输入电压, VIL
高电平输入电压, VIH
输入电压VI
高层次的输出电流, IOH
低电平输出电流, IOL
经营自由的空气温度, TA
-40
2
0
3.6
–12
12
85
3
喃
3.3
最大
3.6
0.8
单位
V
V
V
V
mA
mA
°C
时序要求超过电源电压,负载推荐范围和经营自由的空气
温度
民
时钟频率FCLK
频率,
CL = 25 pF的
CL = 15 pF的
10
66
喃
最大
100
200
兆赫
单位
4
邮政信箱655303
达拉斯,德克萨斯州75265
CDCVF25081
3.3 -V锁相环时钟驱动器
SCAS671A - 2001年10月 - 修订2003年2月
D
锁相环基于零延迟
D
D
D
D
D
D
D
D
D
D
D
卜FF器
工作频率: 8 MHz至200 MHz的
低抖动(循环周期) :
±100
PS过的
范围66兆赫至200兆赫
分配一个时钟输入到两家银行
四路输出的
自动频率检测禁用
设备(掉电模式)
功耗低于20
A
在掉电
模式
工作于3.3 V单电源
工业温度范围-40° C至
85°C
25 Ω片系列阻尼电阻器
无需外部RC网络所需
扩频时钟兼容( SSC )
采用16引脚TSSOP和16引脚SOIC
套餐
CLKIN
1Y0
1Y1
V
DD
GND
2Y0
2Y1
S2
,D封装( SOIC )
PW封装(TSSOP )
( TOP VIEW )
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
FBIN
1Y3
1Y2
V
DD
GND
2Y3
2Y2
S1
描述
该CDCVF25081是一款高性能,低偏移,低抖动锁相环时钟驱动器。它使用了一个PLL来
精确地对准,在频率和相位,输出时钟的输入时钟信号。该CDCVF25081
从3.3 V.该器件还标称电源电压工作,包括集成的串联阻尼电阻器
在输出驱动器,使其非常适合驱动点至点的负载。
两家银行的四路输出分别提供CLKIN的低偏移,低抖动的副本。所有输出的同时运行
频率。输出占空比在CLKIN调整到50 %的,独立的占空比。该装置
自动进入时没有输入信号被施加到CLKIN和所述输出进入一个省电模式
低状态。与含有很多的PLL产品, CDCVF25081不需要外部RC网络。
对于PLL的环路滤波器是包含在芯片上,最大限度地减少元件数量,空间和成本。
因为它是基于锁相环(PLL)电路,所述CDCVF25081需要一个稳定时间以达到相位锁定
反馈信号与参考信号。这种稳定是必需的下列权力和应用
在CLKIN一个固定频率的信号和以下任何改变PLL的参考。
该CDCVF25081的特点是操作温度范围为-40 ° C至85°C 。
功能表
S2
0
0
1
S1
0
1
0
1Y0–1Y3
高阻
活跃
活跃
2Y0–2Y3
高阻
高阻
活跃
输出源
不适用。
PLL-
输入时钟( PLL旁路)
PLL-
PLL关闭
是的
No
是的
No
1
1
活跃
活跃
CLK输入频率< 2 MHz的开关输出端为低电平
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
版权
2001至2003年,德州仪器
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
1
CDCVF25081
3.3 -V锁相环时钟驱动器
SCAS671A - 2001年10月 - 修订2003年2月
终端功能
终奌站
名字
1Y[0:3]
2Y[0:3]
CLKIN
PIN号
2, 3, 14, 15
6, 7, 10, 11
1
TYPE
O
O
I
描述
银行1Yn时钟输出。这些输出CLKIN的低偏移的副本。每个输出有一个集成的
25 Ω串联阻尼电阻。
银行2Yn时钟输出。这些输出CLKIN的低偏移的副本。每个输出有一个集成的
25 Ω串联阻尼电阻。
时钟输入。 CLKIN提供时钟信号由CDCVF25081时钟驱动器进行分配。 CLKIN是
用于提供基准信号给所述集成PLL,它产生的输出信号。 CLKIN必须
有一个固定的频率和相位,以使PLL来获得锁。一旦电路被接通电源,并
一个有效信号时,相位锁定反馈信号是必需的,以便PLL的稳定化时间
CLKIN 。
反馈输入。 FBIN提供反馈信号到内部PLL 。 FBIN必须连接到的所述一个
输出完成内部PLL的反馈环路。集成的PLL同步FBIN和
输出信号,以便有标称零延迟从输入时钟到输出时钟。
地
选择引脚,以确定操作方式。见
功能表
用于模式选择的选项。
电源电压。电源电压范围为3V到3.6V
FBIN
16
I
GND
S1, S2
VDD
5, 12
9, 8
4, 13
地
I
动力
2
邮政信箱655303
达拉斯,德克萨斯州75265
CDCVF25081
3.3 -V锁相环时钟驱动器
SCAS671A - 2001年10月 - 修订2003年2月
功能框图
2
25
1Y0
FBIN
CLKIN
16
1
PLL
M
U
X
3
25
1Y1
14
25
1Y2
15
25
1Y3
S2
8
输入
SELECT
解码
S1
9
6
25
2Y0
7
25
2Y1
10
25
2Y2
11
25
2Y3
邮政信箱655303
达拉斯,德克萨斯州75265
3
CDCVF25081
3.3 -V锁相环时钟驱动器
SCAS671A - 2001年10月 - 修订2003年2月
在工作自由空气的温度绝对最大额定值(除非另有说明)
电源电压范围,V
DD
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5 V至4.6 V
输入电压范围,V
I
(见注1和2 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5 V至4.6 V
输出电压范围,V
O
(见注1和2 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5 V到V
DD
+ 0.5 V
输入钳位电流,I
IK
(V
I
& LT ; 0)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -50毫安
输出钳位电流,I
OK
(V
O
& LT ; 0)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -50毫安
连续的总输出电流,我
O
(V
O
= 0至V
DD
) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -50毫安
封装的热阻抗,
θ
JA
(见注3 ) : PW包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 147 ° C / W
包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 112 ° C / W
存储温度范围,T
英镑
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ℃150 ℃的
超出“绝对最大额定值”列出的强调可能会造成永久性损坏设备。这些压力额定值只,和
该设备在这些或超出下标明的任何其他条件的功能操作“推荐工作条件”不
暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
注释:1.如果输入和输出钳位电流额定值是所观察到的输入和输出负电压额定值可能被超过。
2.该值被限制在4.6V的最大。
3.封装的热阻抗的计算按照JESD 51 。
推荐工作条件
民
电源电压(VDD)
低电平输入电压, VIL
高电平输入电压, VIH
输入电压VI
高层次的输出电流, IOH
低电平输出电流, IOL
经营自由的空气温度, TA
-40
2
0
3.6
–12
12
85
3
喃
3.3
最大
3.6
0.8
单位
V
V
V
V
mA
mA
°C
时序要求超过电源电压,负载推荐范围和经营自由的空气
温度
民
时钟频率FCLK
频率,
CL = 25 pF的
CL = 15 pF的
8
66
喃
最大
100
200
兆赫
单位
4
邮政信箱655303
达拉斯,德克萨斯州75265
CDCVF25081
3.3 -V锁相环时钟驱动器
SCAS671A - 2001年10月 - 修订2003年2月
电气特性在推荐工作的自由空气的温度范围内(除非
另有说明)
参数
VIK
II
IPD
IOZ
CI
CI
CO
VOH
输入电压
输入电流
掉电电流
输出三态
输入电容在FBIN , CLKIN
输入电容在S1,S2
输出电容
测试条件
VDD = 3V ,
VI = 0 V或VDD
FCLKIN = 0兆赫,
VO = 0 V或VDD ,
VI = 0 V或VDD
VI = 0 V或VDD
VI = 0 V或VDD
VDD =最小值到最大值,
VDD = 3V ,
VDD = 3V ,
VDD =最小值到最大值,
VDD = 3V ,
VDD = 3V ,
VDD = 3V ,
IOH
高电平输出
高层出UT当前
VDD = 3.3 V ,
VDD = 3.6 V ,
VDD = 3V ,
VDD = 3.3 V ,
VDD = 3.6 V ,
所有典型值均在各自的名义VDD 。
对于IDD过频见图7 。
IOH = -100
A
IOH = -12毫安
IOH = -6毫安
IOL = 100
A
IOL = 12毫安
IOL = 6毫安
VO = 1 V
VO = 1.65 V
VO = 3.135 V
VO = 1.95 V
VO = 1.65 V
VO = 0.4 V
–24
–30
-15
26
33
14
mA
mA
VDD - 0.2
2.1
2.4
0.2
0.8
0.55
V
II = -18毫安
VDD = 3.3 V
VDD = 3.6 V
4
2.2
3
民
TYP
最大
–1.2
±5
20
±5
单位
V
A
A
A
pF
pF
pF
高电平输出
高层出UT电压
V
VOL
低级别的了UT电压
低电平输出
IOL
低电平输出电流
邮政信箱655303
达拉斯,德克萨斯州75265
5