CDCV857
2.5 -V锁相环时钟驱动器
SCAS645A - 2000年8月 - 修订2000年10月
D
D
D
D
D
D
D
D
D
D
锁相环时钟驱动器的双
数据速率同步DRAM
应用
扩频时钟兼容
操作频率: 60 200MHz的
低抖动( CYC - CYC ) :
±75
ps
分配一个差分时钟输入
十差分输出
三态输出当输入
差分时钟是<20兆赫
工作在双2.5 V电源
48引脚TSSOP封装
消耗< 200 μA的静态电流
外部反馈引脚( FBIN , FBIN )的
用于同步输出到
输入时钟
DGG包装
( TOP VIEW )
描述
该CDCV857是一款高性能,低偏移,
19
30
低抖动零延迟缓冲器分发一
20
29
差分时钟输入对( CLK , CLK )为10
21
28
差分对时钟输出(Y [0: 9 ],Y [ 0: 9])
22
27
和一个差分对反馈时钟输出的
23
26
( FBOUT , FBOUT ) 。的时钟输出
24
25
由时钟输入( CLK, CLK)控制的,所述
反馈时钟( FBIN , FBIN ) ,以及模拟
电源输入(AV
DD
) 。当PWRDWN为高电平时,输出开关在相位和频率上与CLK 。当
PWRDWN为低电平时,所有输出将中止为高阻态(三态) ,并且PLL被关闭(低功耗
模式)。该设备还进入这种低功率模式下,当输入频率低于建议的检测
频率为20MHz以下(典型的10兆赫) 。输入频率检测电路将检测到的低
频率状态,再次施加>20 MHz的输入信号,该检测电路开启PLL后
使输出。
当AV
DD
绑低, PLL被关闭,旁路用于测试目的。该CDCV857还能够
跟踪扩频时钟,从而降低EMI 。
由于CDCV857是基于锁相环电路,它需要一个稳定时间以实现PLL的锁相。
这个稳定时间要求如下开机。该CDCV857的特点是操作从0℃下
至85℃ 。
GND
Y0
Y0
V
DDQ
Y1
Y1
GND
GND
Y2
Y2
V
DDQ
V
DDQ
CLK
CLK
V
DDQ
AV
DD
AGND
GND
Y3
Y3
V
DDQ
Y4
Y4
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
GND
Y5
Y5
V
DDQ
Y6
Y6
GND
GND
Y7
Y7
V
DDQ
PWRDWN
FBIN
FBIN
V
DDQ
FBOUT
FBOUT
GND
Y8
Y8
V
DDQ
Y9
Y9
GND
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
版权
2000年,德州仪器
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
1
CDCV857
2.5 -V锁相环时钟驱动器
SCAS645A - 2000年8月 - 修订2000年10月
功能表
(选择功能)
输入
AVDD
GND
GND
X
X
2.5 V ( NOM )
2.5 V ( NOM )
2.5 V ( NOM )
PWRDWN
H
H
L
L
H
H
X
CLK
L
H
L
H
L
H
<20兆赫
CLK
H
L
H
L
H
L
<20兆赫
Y[0:9]
L
H
Z
Z
L
H
Z
H
L
Z
Z
H
L
Z
输出
Y[0:9]
FBOUT
L
H
Z
Z
L
H
Z
FBOUT
H
L
Z
Z
H
L
Z
旁路/关
旁路/关
关闭
关闭
On
On
关闭
PLL
功能框图
3
2
37
16
断电
与测试
逻辑
5
6
10
9
20
19
22
23
46
47
CK
CK
FBIN
FBIN
13
14
36
35
PLL
39
40
29
30
27
26
32
33
44
43
Y0
Y0
Y1
Y1
Y2
Y2
Y3
Y3
Y4
Y4
Y5
Y5
Y6
Y6
Y7
Y7
Y8
Y8
Y9
Y9
FBOUT
FBOUT
PWRDWN
AVDD
2
邮政信箱655303
达拉斯,德克萨斯州75265
CDCV857
2.5 -V锁相环时钟驱动器
SCAS645A - 2000年8月 - 修订2000年10月
终端功能
终奌站
名字
AGND
AVDD
CLK , CLK
FBIN , FBIN
FBOUT , FBOUT
GND
号
17
16
13, 14
35, 36
32, 33
1, 7, 8, 18,
24, 25, 31,
41, 42, 48
37
4, 11, 12,
15, 21, 28,
34, 38, 45
3, 5, 10,
20, 22, 27,
29, 39, 44,
46
2, 6, 9, 19,
23, 26, 30,
40, 43, 47
O
I
I
I
O
I / O
地面2.5
-
V模拟电源
2.5
-
V模拟电源
差分时钟输入
反馈差分时钟输入
反馈差分时钟输出
地
描述
PWRDWN
VDDQ
输出使Y和Y
2.5 V电源
Y[0:9]
输入时钟CLK的缓冲输出的副本
Y[0:9]
O
输入时钟CLK的缓冲输出的副本
在工作自由空气的温度绝对最大额定值(除非另有说明)
电源电压范围,V
DDQ
,
AV
DD
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.5 V至3.6 V
输入电压范围,V
I
(见注1和2 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
–
0.5 V到V
DDQ
0.5 V
输出电压范围,V
O
(见注1和2 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
–
0.5 V到V
DDQ
0.5 V
输入钳位电流,I
IK
(V
I
& LT ; 0或V
I
& GT ; V
DDQ
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
±50
mA
输出钳位电流,I
OK
(V
O
& LT ; 0或V
O
& GT ; V
DDQ
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
±50
mA
连续输出电流,I
O
(V
O
= 0至V
DDQ
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
±50
mA
到GND或V连续电流
DDQ
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
±100
mA
封装的热阻抗,
θ
JA
(见注3 ) : DGG包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 89 ° C / W
储存温度范围T
英镑
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
–
65 ℃150 ℃的
超出“绝对最大额定值”列出的强调可能会造成永久性损坏设备。这些压力额定值只,和
该设备在这些或超出下标明的任何其他条件的功能操作“推荐工作条件”不
暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
注释:1.如果输入和输出钳位电流额定值是所观察到的输入和输出负电压额定值可能被超过。
2.该值被限制为3.6伏的最大值。
3.封装的热阻抗的计算按照JESD 51 。
邮政信箱655303
达拉斯,德克萨斯州75265
3
CDCV857
2.5 -V锁相环时钟驱动器
SCAS645A - 2000年8月 - 修订2000年10月
推荐工作条件(见注4 )
民
电源电压VDDQ , AVDD
低电平输入电压VIL
电压,
高电平输入电压VIH
电压,
直流输入信号电压(见注5 )
差分输入信号电压VID (见注6 )
电压,
输出差分跨压, VOX (见注7 )
输入差分对跨压, VIX指数(见注7 )
高层次的输出电流, IOH
低电平输出电流, IOL
输入压摆率, SR
经营自由的空气温度, TA
1
0
DC
AC
CLK , FBIN
CLK , FBIN
CLK , CLK , FBIN , FBIN
PWRDWN
CLK , CLK , FBIN , FBIN
PWRDWN
–0.3
VDDQ / 2 + 0.18
1.7
–0.3
0.36
0.7
VDDQ / 2 - 0.2
VDDQ / 2 - 0.2
VDDQ/2
2.3
典型值
最大
2.7
VDDQ / 2 - 0.18
0.7
VDDQ + 0.3
VDDQ
VDDQ + 0.6
VDDQ + 0.6
VDDQ / 2 + 0.2
VDDQ / 2 + 0.2
–12
12
4
85
单位
V
V
V
V
V
V
V
mA
mA
V / ns的
°C
注: 4。未使用的输入必须保持高电平或低电平,以防止它们飘浮。
5.直流输入信号电压指定允许直流执行差分输入。
6.差分输入信号电压指定的电压差| VTR - VCP |需要切换,其中VTR是真正的输入电平
和VCP是互补的输入电平。
7.微分交叉点电压预计追踪VCC的变化,并且在其中所述差分信号必须在电压
道口。
4
邮政信箱655303
达拉斯,德克萨斯州75265
CDCV857
2.5 -V锁相环时钟驱动器
SCAS645A - 2000年8月 - 修订2000年10月
电气特性在推荐工作的自由空气的温度范围内(除非
另有说明)
参数
VIK
VOH
VOL
IOH
IOL
VO
VOX
II
IOZ
IDDPD
国际直拨电话
输入电压
所有的输入
测试条件
VDDQ = 2.3 V ,
II = -18毫安
VDDQ =最小到最大, IOH = -1毫安
VDDQ = 2.3 V ,
IOH = -12毫安
VDDQ =最小到最大, IOL = 1毫安
VDDQ = 2.3 V ,
VDDQ = 2.3 V ,
VDDQ = 2.3 V ,
IOL = 12毫安
VO = 1 V
VO = 1.2 V
民
VDDQ- 0.1
1.7
0.1
0.6
–18
26
1.1
VDDQ / 2 - 0.2
VDDQ/2
–32
35
VDDQ- 0.4
VDDQ / 2 + 0.2
±10
±10
100
275
250
10
8
VI = VCC或GND
VO = VCC或GND
2
2.5
200
330
mA
300
12
10
3
mA
pF
V
A
A
A
TYP
最大
–1.2
单位
V
V
V
mA
mA
高位
高电平输出电压
低电平输出电压
低电平
高电平输出电流
低电平输出电流
输出电压摆幅
差分输出
跨压
w
输入电流
高阻抗状态
输出电流
掉电电流
VDDQ + AVDD
在VDDQ动态电流
差分输出端接
120
VDDQ = 2.7 V ,
VDDQ = 2.7 V ,
VI = 0 V至2.7 V
VO = VDDQ或GND
CLK和CLK = 0兆赫; PWRDWN =低;
Σ
国际直拨电话和AIDD的
所有输出LOADED
如图
科幻gure 3
为fO = 200 MHz的
为fO = 167 MHz的
VCC = 2.5 V
VCC = 2.5 V
为fO = 200 MHz的
为fO = 167 MHz的
AIDD
CI
对AVDD电源电流
输入电容
CO
输出电容
2.5
3
3.5
pF
所有典型值均在各自的名义VDDQ 。
VOC的值预计是| VTR + VCP | / 2 。如果每个时钟直接终止一个120 Ω的电阻,其中VTR是真正的投入
信号电压和VCP是互补的输入信号电压。
§微分交叉点电压预计跟踪VDDQ的变化,是在该差分信号必须穿越的电压。
时序要求在推荐的电源电压范围和工作的自由空气
温度
民
FCK
工作时钟频率
应用时钟频率
输入时钟的占空比
稳定时间
W
( PLL模式)
稳定时间
W
(旁路模式)
60
40%
最大
200
60%
10
30
s
ns
单位
兆赫
以获得其反馈信号的相位锁定到其基准信号所需的集成PLL电路的时间。为获得相位锁定到一个
固定频率,固定相位基准信号必须存在于CLK 。直到获得相位锁定,规格为传播延迟,歪斜,
和开关特性表中给定的抖动参数不适用。此参数不适用于根据输入的调制
SSC的应用。
邮政信箱655303
达拉斯,德克萨斯州75265
5