CDCL1810
www.ti.com
SLLS781A - 2007年2月 - 修订2007年3月
1.8V , 10路输出,高性能时钟经销商
特点
1.8V单电源供电
高性能时钟分销与10
输出
低输入至输出附加抖动:
低至10fs RMS
输出组相位调整
低电压差分信号( LVDS )
输入, 100Ω差分片内匹配,
高达650MHz的频率
差分电流模式逻辑( CML )
输出端, 50Ω的单端片
终止,截至650MHz的频率
五个输出与每两组
独立的分频比
输出频率得到与分频比
的1,2, 4,5, 8,10, 16 ,20, 32 ,40,和80
符合ANSI TIA / EIA- 644 -A -2001 LVDS
标准要求
消耗功率: 410mW的典型
输出使能控制每路输出
SDA / SCL设备管理界面
48引脚QFN ( RGZ )封装
工业温度范围: -40 ° C至+ 85°C
应用
时钟合成及分布
高速SERDES
合成和SERDES分布
参考时钟为1G / 10G以太网,
1X / 2X / 4X / 10X光纤通道, PCI Express的,
串行ATA , SONET , CPRI , OBSAI等。
截至1到10的时钟缓冲和扇出
分频器
迪FF erential
LVDS输入
高达650MHz的
5差
CML输出
高达650MHz的
分频器
SDA / SCL
5差
CML输出
高达650MHz的
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
所有商标均为其各自所有者的财产。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
2007 ,德州仪器
CDCL1810
www.ti.com
SLLS781A - 2007年2月 - 修订2007年3月
描述
该CDCL1810是一个高性能的时钟
分销商。该可编程分频器, P0和P1 ,
给予了很高的灵活性,以在输出的比率
频率与输入频率:
F
OUT
= F
IN
/P
其中:
P (P0,P1) = 1, 2, 4, 5, 8, 10, 16, 20, 32, 40, 80
该CDCL1810支持一个差分LVDS时钟
输入和总共10差分CML输出。该
CML输出信号是与LVDS接收器是否兼容
它们是交流耦合。
通过仔细观察的输入电压摆幅
和共模电压限值, CDCL1810
可支持简列如单端时钟输入
引脚说明表。
所有的设备设置均通过
SDA / SCL,串行双线接口。
一个输出组相对于其他的相
可以通过将SDA / SCL接口来调整。为
后分频比( P0 , P1)是5的倍数时,
相位的调整步骤的总数量(n )等于
分频比除以5,对于后期的分频比
( P0,P1 )不属于5的倍数,总数
步骤(n)是相同的后分频比。该
在时间单元的相位调整步骤( ΔΦ )被给定为:
Φ
= 1/(n
×
F
OUT
)
其中f
OUT
是各自的输出频率。
该器件工作在1.8V电源环境
其特征是工作在-40 ° C至
+ 85°C 。该CDCL1810是采用48引脚QFN封装
( RGZ )封装。
2
提交文档反馈
CDCL1810
www.ti.com
SLLS781A - 2007年2月 - 修订2007年3月
这个集成电路可以被ESD损坏。德州仪器建议所有集成电路与处理
适当的预防措施。如果不遵守正确的操作和安装程序,可以造成损坏。
ESD损害的范围可以从细微的性能下降,完成设备故障。精密集成电路可以是
更容易受到伤害,因为很小的参数变化可能导致设备不能满足其公布
特定连接的阳离子。
可选项
(1)
T
A
-40 ° C至+ 85°C
-40 ° C至+ 85°C
(1)
包装设备
CDCL1810RGZT
CDCL1810RGZR
特点
48引脚QFN ( RGZ )封装,小型磁带和卷轴
48引脚QFN ( RGZ )封装,磁带和卷轴
对于最近的规格和包装的信息,请参阅封装选项附录位于该数据表的末尾或
请参考我们的网站:
www.ti.com 。
绝对最大额定值
(1)
在工作自由空气的温度范围内(除非另有说明) 。
价值
V
DD
, AV
DD
V
LVDS
V
I
ESD
T
J
T
英镑
(1)
(2)
电源电压
(2)
电压范围的LVDS输入
引脚
(2)
电压范围在所有非LVDS输入引脚
(2)
静电放电( HBM )
结温
存储温度范围
-0.3 2.5
-0.3 4.0
-0.3 3.0
2
+125
-65到+150
单位
V
V
V
kV
°C
°C
强调超越那些在列
绝对最大额定值
可能对器件造成永久性损坏。这些压力额定值
只和功能在这些或任何其他条件超出下所指示的设备的操作
推荐工作
条件
是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
所有电压值都是相对于网络的接地端子。
推荐工作条件
在工作自由空气的温度范围内(除非另有说明) 。
民
V
DD
AV
DD
T
A
T
J
θ
JA
数字电源电压
模拟电源电压
环境温度(无气流,无散热器)
结温
结至环境热阻
(1)
:
气流= 0 LFM
气流= 50 LFM
(1)
28.3
22.4
° C / W
1.7
1.7
–40
喃
1.8
1.8
最大
1.9
1.9
+85
+105
单位
V
V
°C
°C
无散热片;功率均匀分布; 36接地过孔( 6× 6阵列)连接到热裸露焊盘; 4层的高-K主板。
提交文档反馈
3
CDCL1810
www.ti.com
SLLS781A - 2007年2月 - 修订2007年3月
DC电气特性
在推荐工作条件(除非另有说明) 。
参数
I
VDD
I
AVDD
V
IL , CMOS
V
IH , CMOS
I
IL , CMOS
I
IH , CMOS
V
OL , SDA
I
OL , CMOS
从数字1.8V电源总电流
从模拟1.8V电源总电流
低电平CMOS输入电压
高级别CMOS输入电压
低电平CMOS输入电流
高级别CMOS输入电流
低电平CMOS输出电压为
SDA引脚
低电平CMOS输出电流
测试条件
所有输出使能; V
DD
= V
DD ,典型值
650MHz的LVDS输入
所有输出使能; AV
DD
= V
DD ,典型值
650MHz的LVDS输入
V
DD
= 1.8V
V
DD
= 1.8V
V
DD
= V
DD , MAX
, V
IL
= 0.0V
V
DD
= V
DD , MAX
, V
IH
= 1.9V
灌电流= 3毫安
0
–0.2
V
DD
–0.6
民
典型值
212
16
0.6
V
DD
–120
65
0.2V
DD
8
最大
单位
mA
mA
V
V
A
A
V
mA
AC电气特性
在推荐工作条件(除非另有说明) 。
参数
Z
D,在
V
CM ,在
V
秒,在
V
D,在
t
R, OUT
,
t
楼OUT
V
CM ,出
V
S, OUT
V
D, OUT
F
IN
F
OUT
差分输入阻抗为
LVDS输入端子
共模电压,LVDS
输入
单端LVDS输入电压
摇摆
差分LVDS输入电压
摇摆
输出信号的上升/下降时间
共模电压,慢性粒细胞白血病
输出
单端CML输出电压
摇摆
差分CML输出电压
摇摆
时钟输入频率
时钟输出频率
AC耦合
AC耦合
20%–80%
V
DD
– 0.31
180
360
测试条件
民
90
1125
100
200
100
V
DD
– 0.23
230
460
V
DD
– 0.19
280
560
650
650
1200
典型值
最大
132
1375
600
1200
单位
mV
mV
PP
mV
PP
ps
V
mV
PP
mV
PP
兆赫
兆赫
4
提交文档反馈
CDCL1810
www.ti.com
SLLS781A - 2007年2月 - 修订2007年3月
AC电气特性(续)
在推荐工作条件(除非另有说明) 。
参数
J
OUT
添加剂时钟输出抖动
测试条件
F
IN
=为30.72MHz ,女
OUT
=为30.72MHz
V
D,在
= 200mV的
PP
为10Hz - 1MHz的偏移
为1MHz , 5MHz的偏移
12kHz的-为5MHz偏移
F
IN
=为30.72MHz ,女
OUT
=为30.72MHz
V
D,在
= 1200mV
PP
为10Hz - 1MHz的偏移
为1MHz , 5MHz的偏移
12kHz的-为5MHz偏移
F
IN
= 650MHz的,女
OUT
= 650MHz的
V
D,在
= 200mV的
PP
为10Hz - 1MHz的偏移
为1MHz - 20MHz的偏移
12kHz的- 20MHz的偏移
F
IN
= 650MHz的,女
OUT
= 650MHz的
V
D,在
= 1200mV
PP
为10Hz - 1MHz的偏移
为1MHz - 20MHz的偏移
12kHz的- 20MHz的偏移
T
P
TS
OUT
输入 - 输出延迟
时钟输出偏斜
F
IN
=为30.72MHz ,女
OUT
=为30.72MHz
YP [9:0 ]输出
F
IN
=为30.72MHz ,女
OUT
=为30.72MHz
YP [9:0 ]输出相对于YP [0]
–64
12
23
27
3
64
飞秒均方根
飞秒均方根
飞秒均方根
ns
ps
27
66
72
飞秒均方根
飞秒均方根
飞秒均方根
257
500
570
飞秒均方根
飞秒均方根
飞秒均方根
188
480
514
飞秒均方根
飞秒均方根
飞秒均方根
民
典型值
最大
单位
AC为SDA / SCL接口电气特性
(1)
参数
f
SCL
t
H( START)
t
W( SCLL )
t
W( SCLH )
t
SU ( START)
t
H( SDATA )
t
SU( DATA)的
t
R( SDATA )
t
F( SDATA )
t
SU( STOP)
t
公共汽车
(1)
SCL频率
开始保持时间
SCL为低电平脉冲持续时间
SCL高电平脉冲持续时间
启动安装程序时
SDA保持时间
SDA建立时间
SCL / SDA输入上升时间
SCL / SDA输入下降时间
停止建立时间
总线空闲时间
SEE
科幻gure 3
用于定时行为。
0.6
1.3
0.6
1.3
0.6
0.6
0
0.6
0.3
0.3
民
典型值
最大
400
单位
千赫
s
s
s
s
s
s
s
s
s
s
提交文档反馈
5