CDB61584A
产品数据手册
特点
s
嵌CS61584A双线接口
s
所需的所有组件的CS61584A
评价
s
位置,以评估保护电路
s
LED状态指示报警条件
s
支持硬件和主机模式
双线
接口单元
描述
该评估板包括一个嵌CS61584A
双线接口设备和所有的支持元件
必要进行评估。该委员会是由供电
外部+5伏电源。
该板可为100Ω双绞线T1配置,
75Ω同轴电缆E1或120Ω双绞线E1操作。约束力
荷兰国际集团的职位和Bantam插孔提供线路
接口的连接。几个BNC连接器提供
时钟和数据I / O的系统接口。参考
定时可以由石英,水晶骨质衍生
cillator或外部参考时钟。四个LED
指标监控设备报警条件。
5V+ 0V
订货信息:
CDB61584A
TCLK1
TPOS1
(TDATA1)
TNEG1
通道1
RCLK1
RPOS1
(RDATA1)
RNEG1
(BPV1)
TTIP1
TRING1
RTIP1
通道1
RRING1
RESET
电路
V+
硬件控制
和模电路
LED状态
指标
串行接口
控制电路
TCLK2
TPOS2
(TDATA2)
TNEG2
通道2
RCLK2
RPOS2
(RDATA2)
RNEG2
(BPV2)
CS61584A
REFCLK
XTL
振荡器
电路
TTIP2
TRING2
RTIP2
通道2
RRING2
DS261DB2
版权
Cirrus Logic公司, 1998年公司
(版权所有)
MAR '98
CDB61584A
双线路接口单元
电源
如图所示评估板电路图中
图1-5 ,电源是从供给板
连接到所述两个外部约束力5伏电源
荷兰国际集团的职位标V +和GND 。齐纳二极管Z1
保护电路板上的元器件来自重
精通电源连接和过电压损坏
年龄。电容C16提供电源
去耦和铁氧体磁珠L1有助于隔离
CS61584A和缓冲用品。的两侧
评估板包含地面领域广泛
面,以保证最佳的性能。
电容器C3, C5-C8 ,C13, C18,和C38提供
电源去耦为CS61584A 。该
BGREF引脚被拉低,通过电阻R10到
提供一个内部参考电流。缓冲区
使用电容器C9 ,C15,和C19被解耦。
铁氧体磁珠L2L4帮助降低电源
即从缓冲器耦合到功率噪声
供应量。
-
-
-
-
-
-
-
-
TAOS1 , TAOS2 :传输所有的人;
LLOOP :两个通道的本地环回;
RLOOP1,2 :远端环回1,2;
PD1 , PD2 :掉电;
ATTEN0 , ATTEN1 :抖动衰减器选择;
CLKE : RCLK边缘极性;
1XCLK :时钟频率选择;
CONx1 , CONx2 :线路配置设置。
所有开关量输入使用电阻上拉下来
网络RP2 - RP5 。
该LOS1和LOS2 LED指示灯亮起
当线路接口接收器已检测到丢失
信号。头J7和J13必须进行跳线
在"TNEG"位置提供连接到
BNC输入硬件模式。
主机模式
在主机模式下操作,评估板支持
在接口端口J26端口串口操作
用配有PC主机的打印机端口
附带的软件。该评估板所配置
连接至使用带状电缆provid-主机
ED 。在SW2开关位置标记"ATTEN0"
必须打开设置CS61584A的P / S引脚来
逻辑0 ,使串口的操作。
外部微处理器也可以接口到
评估板系统的目的
软件开发。该CS61584A中断
引脚连接到引脚接口端口J26的23
促进软件开发。在SW2开关
标"CLKE / IPOL"位置建立宝
larity中断引脚。如果一个低电平有效中断
被选中( IPOL低) ,中断引脚必须
拉到通过电阻R55通过将跳线
在头J24 。标有SW2开关位置
"RLOOP1"必须在正确的打开位置
中断的操作。
该LOS1和LOS2 LED指示灯亮起
当线路接口接收器已检测到丢失
信号。如果编码器模式设置在使能
CS61584A寄存器的设置, AIS告警条件
板配置
滑动开关SW6选择硬件或主机模式
操作。硬件模式选择开关时,
SW6在"HW"位置,并设置模式
在CS61584A为逻辑0。主机模式的引脚是SE-
当开关SW6处于"SW"位置lected
并设置CS61584A的MODE引脚到
逻辑1 。
硬件模式
在硬件模式下操作,评估板
采用DIP的配置开关SW2 , SW3 ,和
SW4 。在此模式下,开关建立digi-
TAL控制输入两个线路接口通道。
关闭DIP开关对标签的设置
同名CS61584A控制引脚为逻辑
1.主机处理器接口J26不应该
在硬件模式下使用。
该CDB61584A开关和功能列
如下:
52
DS261DB2
CDB61584A
双线路接口单元
当头部J7和J13的跳线中提供
在"AIS"位置。该AIS1和AIS2 LED indi-
cators照亮时的线路接口接收器
已经检测到全1接收输入信号。重
电阻取值R26和R27的上拉下来TNEG (1,2) IN-
当编码器模式被禁止,但头把J7
和J13的跳线在"AIS"位置。
关于主机模式操作的进一步细节
对封闭在"readme.txt"文件描述
磁盘。
pacitor需要100Ω双绞线T1或
120Ω双绞线E1应用。 470 pF的钙
pacitor需要75Ω同轴电缆E1应用。
这些电容器包含的评价
板。
可选二极管D6的位置, D9和D10 -D13和
可选的电阻位置R8- R9和R18 - R19
提供测试地点,以评估发射线IN-
terface保护电路。
接收电路
所述接收信号是在任一RTIP输入(1,2)
和RRING ( 1,2)接线柱或RX ( 1,2 ) ban-
谭插孔。接收信号变压器cou-
PLED到CS61584A到1 : 1.15降压
变压器T2和T3 。
接收线路是由电阻器R3 - R4的终止
和R14 - R15以提供阻抗匹配和
接收器的回波损耗。它们嵌所以谷值
UE可以根据应用而改变。
评估板是从工厂提供
与38.3Ω电阻100Ω端接twisted-
对T1线路, 45.3Ω电阻为120Ω端接
双绞线E1线路和28.7Ω电阻termi-
内廷75Ω同轴电缆E1线路。电容器C4和
C10提供一个差动输入电压参考。
可选电阻位置R1-R2 ,R12 - R13, R16-
R17 , R24和- R25提供测试地点,评估显
吃接收线路接口保护电路。
所恢复的时钟和数据信号可用
在BNC输出标记的RCLK (1,2), RPOS (1,2),
和RNEG (1,2) 。在硬件和主机模式(
禁止编码模式)中,数据是可用的
在RZ RPOS ( 1,2)和RNEG ( 1,2 ) BNC输出
格式。在主机模式与编码器模式启用后,
数据可从RDATA (1,2)的BNC输出
在NRZ格式和双极性侵犯报告
上BPV (1,2) 。
手动复位
瞬时接触开关SW1为被管理
UAL复位通过强制的RESET引脚
CS61584A为逻辑1。虽然在发送和
接收电路不断校准后,
复位可用于初始化控制逻辑和
清除寄存器组。两个通道都接通电源
退出后复位。
发射电路
发送时钟和数据信号被提供上
BNC输入标记TCLK (1,2), TPOS (1,2),和
TNEG (1,2) 。在硬件和主机模式(
禁止编码器模式) ,数据所提供的
在RZ TPOS ( 1,2)和TNEG ( 1,2 ), BNC输入换
垫子。在编码器模式主机模式下启用,数据
在TDATA (1,2)的BNC输入的NRZ供给
格式和TNEG (1,2) BNC输入,可以使用
以指示AIS告警条件如上述
主机模式部分。
发送器的输出变压器耦合到所述
通过1线接口: 1.15升压变压器
T1和T4 。该信号可在任
TTIP ( 1,2)和TRING ( 1,2)接线柱或
TX ( 1,2) Bantam插孔。
电容C2和C11防止输出级imbal-
从产生一个直流电流,可能发生饱和元代
率变压器和导致输出电平
抵消。电容C1和C12提供发射器
回波损耗和被嵌,因此该值可以是
根据应用改变。一个220 pF钙
DS261DB2
53
CDB61584A
双线路接口单元
参考时钟
该CDB61584A需要T1或E1参考
时钟进行操作。这个时钟可以在EI-操作
THER一个1-x率( 1.544兆赫或2.048兆赫)或8-
X速率( 12.352 MHz或16.384兆赫) ,并且可以是
无论是由石英晶体,晶体振荡器提供
器,或外部参考。该评估板
从厂家提供的两个水晶振荡器
器T1和E1的操作。
JTAG访问
该CS61584A实现了JTAG边界扫描
支持板级测试。接口J56端口
可访问的4个JTAG管脚
CS61584A 。在CS61584A的J- TMS引脚
通过电阻R28上拉下来的边界关闭
扫描除非该引脚在外部拉高使用
接口端口。
变压器的选择
评估板是从工厂提供
用脉冲工程PE- 65388变压器IN-
停留在位置T1 -T4 。它们嵌到
允许其它互感器的评价。
石英晶体
石英晶体可插在插座Y1 。如下─
导致晶体工作在8 -X的速率,则导通SW2
开关位置标记"1XCLK"必须打开
设置CS61584A的1XCLK引脚为逻辑0
并启用8 -X时钟操作。
线路保护评价
在几个可选的电阻和二极管的位置
发送和接收线路接口允许在 -
安装并将各种类型的防护的评价
化电路。每个位置上钻有60万
过孔,以允许插座的安装。这些
插座可以从麦肯齐在获得( 510 )
651-2700 ,要求一部分# PPC -SIP - 1X32-
620C和相同安装了插座型
在电路板上的电阻器接收地点。他们
使线路保护电路,很容易
在测试过程中发生变化。注意,该迹线形状 -
荷兰国际集团的插座位置之间的短裤就行了
接口可能需要在安装前,切断
的保护电路。
晶体振荡器
晶体振荡器可在插座U4插入
通过丝网印刷所指示的方向。头
J14必须在"OSC"位置,亲跨接
韦迪连接的的REFCLK引脚
CS61584A 。标有SW2开关位置
"1XCLK"必须是开放的(逻辑0), 8 -X时钟OP-
关合作或关闭(逻辑1)为1-x时钟操作。
外部参考
外部参考可以在REF-提供
CLK BNC输入。头J14必须进行跳线
在"REFCLK"位置提供连接到
在CS61584A的REFCLK引脚。在SW2
开关位置标记"1XCLK"必须是开放的
(逻辑0), 8 -X的时钟操作或关闭(逻辑1)
对于1-x时钟操作。
原型区域
带电源四个原型区和
设置在评价接地连接
板。这些区域可以被用于开发和测试
各种附加电路,如成帧器DE-
恶习,系统同步锁相环,或专门IN-
terface逻辑。
缓冲
缓冲器U2,U3 , U6和提供额外的驱动器
能力的BNC和主机模式的连接。
缓冲器输出滤波用的RC网络
降低由缓冲器切换瞬变。
54
DS261DB2
CDB61584A
双线路接口单元
评价HINTS
1 ) 1脚为CS61584A方向是LA-
在插座U7的左侧贝莱德"1" 。
2 )跳线一定不能放在头J10
使用CDB61584A时。
3 )部件位置R3-R4 , R14 , R15 , C1 ,
和C12必须安装正确的价值观
根据该应用程序。所有必要的
组件中包含的评价
板。
4 )关闭在SW2 , SW3 , SW4和一个DIP开关
对标签设置CS61584A控制
销同名为逻辑1的。
5)当进行重新的手动回送
盖信号到BNC处的发射信号
连接器,所恢复的数据必须是有效
RCLK的下降沿正确锁存
在发送方向的数据。为了完成
对此, SW2开关位置标记"CLKE"
在硬件模式下,必须关闭(逻辑1 )
操作或控件中的CLKE位注
存器必须在主机模式能操作被设置为1
通报BULLETIN 。
6)跳线可放置在头J9和J12来
提供一个接地参考的TRING为75Ω
哄E1应用。
7 )正确评估显时终止TTIP / TRING
和使用本发送输出脉冲的形状。欲了解更多
关于脉冲形状评价信息,
请参考水晶应用笔记标题
"Measurement脉冲形状与评价
在T1 / E1传输Systems."
DS261DB2
55