CD4049UBC CD4050BC六角反相缓冲器十六进制非反相缓冲器
1987年10月
修订后的1999年1月
CD4049UBC CD4050BC
六角反相缓冲器
六角非反相缓冲器
概述
该CD4049UBC和CD4050BC六角缓冲器单
岩屑互补MOS (CMOS )集成电路CON-
structed与N沟道和P沟道增强型
晶体管。这些器件具有逻辑电平转换
仅使用一个电源电压(V
DD
) 。将输入信号的高
电平(V
IH
)可以超过V
DD
电源电压,当这些
设备被用于逻辑电平的转换。这些
设备是打算用作十六进制缓冲器, CMOS为DTL /
TTL转换器,或作为CMOS电流驱动器,并在V
DD
=
5.0V ,可直接驱动2 DTL / TTL负载过
整个工作温度范围内。
特点
s
宽电源电压范围:
3.0V至15V
s
直接驱动2 TTL负载电压为5.0V ,在整个温度
范围
s
高源和灌电流能力
s
特殊的输入保护许可证的输入电压更高
比V
DD
应用
CMOS六反相器/缓冲器
CMOS到DTL / TTL十六进制转换器
CMOS目前的“下沉”或“来源”司机
CMOS高到低逻辑电平转换器
订购代码:
订单号
CD4049UBCM
CD4049UBCN
CD4050BCM
CD4050BCN
包装数
M16A
N16E
M16A
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 “窄
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 “窄
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
连接图
引脚分配为DIP
CD4049UBC
CD4050BC
顶视图
顶视图
1999仙童半导体公司
DS005971.prf
www.fairchildsemi.com
CD4049UBC CD4050BC
DC电气特性
AC电气特性
CD4049UBC
符号
t
PHL
参数
传播延迟时间
高到低的水平
t
PLH
传播延迟时间
低到高的电平
t
THL
转换时间
高到低的水平
t
TLH
转换时间
低到高的电平
C
IN
输入电容
(续)
注4 :
这些都是峰值输出电流能力。连续输出电流额定值为12 mA(最大值) 。输出电流不应该被允许
超过这个值对于延长的时间段。我
OL
我
OH
是在一个经过时间考验的一个输出。
(注5 )
T
A
=
25°C, C
L
=
为50 pF ,R
L
=
200K ,T
r
=
t
f
=
20毫微秒,除非另有说明
条件
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
任何输入
注5 :
AC参数都保证了DC相关测试。
民
典型值
30
20
15
45
25
20
30
20
15
60
30
25
15
最大
65
40
30
85
45
35
60
40
30
120
55
45
22.5
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
pF
AC电气特性
CD4050BC
符号
t
PHL
参数
传播延迟时间
高到低的水平
t
PLH
传播延迟时间
低到高的电平
t
THL
转换时间
高到低的水平
t
TLH
转换时间
低到高的电平
C
IN
输入电容
(注6 )
T
A
=
25°C, C
L
=
为50 pF ,R
L
=
200K ,T
r
=
t
f
=
20毫微秒,除非另有说明
条件
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
任何输入
注6 :
AC参数都保证了DC相关测试。
民
典型值
60
25
20
60
30
25
30
20
15
60
30
25
5
最大
110
55
30
120
55
45
60
40
30
120
55
45
7.5
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
pF
www.fairchildsemi.com
4
CD4049UBC CD4050BC
开关时间波形
典型应用
CMOS到TLL或CMOS在低V
DD
V
DD1
≥
V
DD2
中的随输入电压的CD4049UBC的输出驱动能力的增加的情况。
例如,如果V
DD1
=
10V的CD4049UBC可以驱动4个TTL负载。
5
www.fairchildsemi.com
CD4049UBC CD4050BC六角反相缓冲器十六进制非反相缓冲器
1987年10月
修订后的1999年1月
CD4049UBC CD4050BC
六角反相缓冲器
六角非反相缓冲器
概述
该CD4049UBC和CD4050BC六角缓冲器单
岩屑互补MOS (CMOS )集成电路CON-
structed与N沟道和P沟道增强型
晶体管。这些器件具有逻辑电平转换
仅使用一个电源电压(V
DD
) 。将输入信号的高
电平(V
IH
)可以超过V
DD
电源电压,当这些
设备被用于逻辑电平的转换。这些
设备是打算用作十六进制缓冲器, CMOS为DTL /
TTL转换器,或作为CMOS电流驱动器,并在V
DD
=
5.0V ,可直接驱动2 DTL / TTL负载过
整个工作温度范围内。
特点
s
宽电源电压范围:
3.0V至15V
s
直接驱动2 TTL负载电压为5.0V ,在整个温度
范围
s
高源和灌电流能力
s
特殊的输入保护许可证的输入电压更高
比V
DD
应用
CMOS六反相器/缓冲器
CMOS到DTL / TTL十六进制转换器
CMOS目前的“下沉”或“来源”司机
CMOS高到低逻辑电平转换器
订购代码:
订单号
CD4049UBCM
CD4049UBCN
CD4050BCM
CD4050BCN
包装数
M16A
N16E
M16A
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 “窄
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 “窄
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
连接图
引脚分配为DIP
CD4049UBC
CD4050BC
顶视图
顶视图
1999仙童半导体公司
DS005971.prf
www.fairchildsemi.com
CD4049UBC CD4050BC
DC电气特性
AC电气特性
CD4049UBC
符号
t
PHL
参数
传播延迟时间
高到低的水平
t
PLH
传播延迟时间
低到高的电平
t
THL
转换时间
高到低的水平
t
TLH
转换时间
低到高的电平
C
IN
输入电容
(续)
注4 :
这些都是峰值输出电流能力。连续输出电流额定值为12 mA(最大值) 。输出电流不应该被允许
超过这个值对于延长的时间段。我
OL
我
OH
是在一个经过时间考验的一个输出。
(注5 )
T
A
=
25°C, C
L
=
为50 pF ,R
L
=
200K ,T
r
=
t
f
=
20毫微秒,除非另有说明
条件
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
任何输入
注5 :
AC参数都保证了DC相关测试。
民
典型值
30
20
15
45
25
20
30
20
15
60
30
25
15
最大
65
40
30
85
45
35
60
40
30
120
55
45
22.5
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
pF
AC电气特性
CD4050BC
符号
t
PHL
参数
传播延迟时间
高到低的水平
t
PLH
传播延迟时间
低到高的电平
t
THL
转换时间
高到低的水平
t
TLH
转换时间
低到高的电平
C
IN
输入电容
(注6 )
T
A
=
25°C, C
L
=
为50 pF ,R
L
=
200K ,T
r
=
t
f
=
20毫微秒,除非另有说明
条件
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
任何输入
注6 :
AC参数都保证了DC相关测试。
民
典型值
60
25
20
60
30
25
30
20
15
60
30
25
5
最大
110
55
30
120
55
45
60
40
30
120
55
45
7.5
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
pF
www.fairchildsemi.com
4
CD4049UBC CD4050BC
开关时间波形
典型应用
CMOS到TLL或CMOS在低V
DD
V
DD1
≥
V
DD2
中的随输入电压的CD4049UBC的输出驱动能力的增加的情况。
例如,如果V
DD1
=
10V的CD4049UBC可以驱动4个TTL负载。
5
www.fairchildsemi.com