CD4027BC双JK主/从触发器具有置位和复位
1987年10月
修订后的1999年1月
CD4027BC
双JK主/从触发器具有置位和复位
概述
该CD4027BC双JK触发器是单片完井
提询的MOS (CMOS)与构成集成电路
N和P沟道增强型晶体管。每
触发器有独立的J,K ,设置,复位和时钟输入
和缓冲Q及输出。这些触发器是边沿
时钟输入和状态变化的敏感位置
略去持续的时钟脉冲过渡。设置或重置
独立的时钟,并通过高完成
上相应的输入电平。
所有的输入免受损害,由于静态显示
负责通过二极管钳位到V
DD
和V
SS
.
特点
s
宽电源电压范围:
s
高抗干扰性:
3.0V至15V
0.45 V
DD
(典型值)。
s
低功耗TTL兼容:扇出的2驾驶74L
或1驾驶74LS
s
低功耗: 50净重(典型值)。
s
中速运转: 12 MHz(典型值)与10V
供应
订购代码:
订单号
CD4027BCM
CD4027BCN
包装数
M16A
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 “窄体
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
接线图
引脚分配为DIP和SOIC
真值表
输入吨
n1
(注1 )
CL
(注3)
J
I
X
O
X
X
X
X
X
K
X
O
X
I
X
X
X
X
S
O
O
O
O
O
I
O
I
R
O
O
O
O
O
O
I
I
Q
O
I
O
I
X
X
X
X
I
O
I
Q
I
I
O
O
输出吨
n
(注2 )
Q
O
O
I
I
(无变化)
O
I
I
X
X
X
顶视图
I
=
高层
O
=
低层
X
=
不关心
=
低到高
=
HIGH到LOW
注1 :
t
n1
指的是时间间隔之前的正时钟脉冲
过渡
注2 :
t
n
指的是时间间隔的正时钟脉冲后
过渡
注3 :
级别更改
1999仙童半导体公司
DS005958.prf
www.fairchildsemi.com
CD4027BC
AC电气特性
符号
t
PHL
或T
PLH
参数
传播延迟时间
从时钟到Q或Q
t
PHL
或T
PLH
传播延迟时间
从设置为Q或重置为Q
t
PHL
或T
PLH
传播延迟时间
从设置为Q或
重置为Q
t
S
最小数据建立时间
(注8)
条件
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
民
典型值
200
80
65
170
70
55
110
50
40
135
55
45
100
50
40
2.5
6.2
7.6
15
10
5
100
40
32
80
30
25
5
35
200
80
65
160
60
50
7.5
5
12.5
15.5
最大
400
160
130
340
140
110
220
100
80
270
110
90
200
100
80
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
兆赫
兆赫
兆赫
s
s
s
ns
ns
ns
ns
ns
ns
pF
pF
T
A
=
25
°
C, C
L
=
50 pF的,T
RCL
=
t
整箱
=
20毫微秒,除非另有说明
t
THL
或T
TLH
转换时间
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
f
CL
最大时钟频率
(切换模式)
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
任何输入
每个触发器
(注9 )
t
RCL
或T
整箱
最大时钟上升
时间和下降时间
t
W
最小时钟脉冲
宽度(T
WH
=
t
WL
)
t
WH
最小集合和
复位脉冲宽度
C
IN
C
PD
平均输入电容
功率耗散能力
注8 :
AC参数都保证了DC相关测试。
注9 :
C
PD
决定任何CMOS器件的空载交流电耗。有关完整的说明,请参见74C家族特征的应用
注意, AN- 90 。
典型应用
纹波二进制计数器
移位寄存器
www.fairchildsemi.com
4
CD4027BC
物理尺寸
英寸(毫米),除非另有说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 “窄体
包装数M16A
5
www.fairchildsemi.com
CD4027BC双JK主/从触发器具有置位和复位
1987年10月
修订后的2004年1月
CD4027BC
双JK主/从触发器具有置位和复位
概述
该CD4027BC双JK触发器是单片完井
提询的MOS (CMOS)与构成集成电路
N和P沟道增强型晶体管。每
触发器有独立的J,K ,设置,复位和时钟输入
和缓冲Q及输出。这些触发器是边沿
时钟输入和状态变化的敏感位置
略去持续的时钟脉冲过渡。设置或重置
独立的时钟,并通过高完成
上相应的输入电平。
所有的输入免受损害,由于静态显示
负责通过二极管钳位到V
DD
和V
SS
.
特点
s
宽电源电压范围:
s
低功耗TTL兼容:
或1驾驶74LS
s
低功耗:
50净重(典型值)。
3.0V至15V
扇出2驾驶74L
s
高抗干扰性: 0.45 V
DD
(典型值)。
s
中速运转: 12 MHz(典型值)与10V
供应
订购代码:
订单号
CD4027BCM
CD4027BCN
包装数
M16A
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 & QUOT ;窄
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 & QUOT ;宽
接线图
真值表
输入吨
n1
(注1 )
CL
(注3)
J
I
X
O
X
X
X
X
X
K
X
O
X
I
X
X
X
X
S
O
O
O
O
O
I
O
I
R
O
O
O
O
O
O
I
I
Q
O
I
O
I
X
X
X
X
I
O
I
Q
I
I
O
O
输出吨
n
(注2 )
Q
O
O
I
I
(无变化)
O
I
I
X
X
X
顶视图
I
=
高层
O
=
低层
X
=
不在乎
=
低到高
=
HIGH到LOW
注1 :
t
n
1
指的是时间间隔之前的正时钟脉冲
过渡
注2 :
t
n
指的是时间间隔的正时钟脉冲后
过渡
注3 :
级别更改
2004仙童半导体公司
DS005958
www.fairchildsemi.com
CD4027BC
AC电气特性
符号
t
PHL
或T
PLH
参数
传播延迟时间
从时钟到Q或Q
t
PHL
或T
PLH
传播延迟时间
从设置为Q或重置为Q
t
PHL
或T
PLH
传播延迟时间
从设置为Q或
重置为Q
t
S
最小数据建立时间
(注8)
条件
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
民
典型值
200
80
65
170
70
55
110
50
40
135
55
45
100
50
40
2.5
6.2
7.6
15
10
5
100
40
32
80
30
25
5
35
200
80
65
160
60
50
7.5
pF
pF
ns
ns
s
5
12.5
15.5
兆赫
最大
400
160
130
340
140
110
220
100
80
270
110
90
200
100
80
ns
ns
ns
ns
ns
单位
T
A
=
25
°
C, C
L
=
50 pF的,T
RCL
=
t
整箱
=
20毫微秒,除非另有说明
t
THL
或T
TLH
转换时间
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
f
CL
最大时钟频率
(切换模式)
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
任何输入
每个触发器
(注9 )
t
RCL
或T
整箱
最大时钟上升
时间和下降时间
t
W
最小时钟脉冲
宽度(T
WH
=
t
WL
)
t
WH
最小集合和
复位脉冲宽度
C
IN
C
PD
平均输入电容
功率耗散能力
注8 :
AC参数都保证了DC相关测试。
注9 :
C
PD
决定任何CMOS器件的空载交流电耗。有关完整的说明,请参见74C家族特征的应用
注意, AN- 90 。
典型应用
纹波二进制计数器
移位寄存器
www.fairchildsemi.com
4
CD4027BC
物理尺寸
英寸(毫米),除非另有说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 & QUOT ;窄
包装数M16A
5
www.fairchildsemi.com