CD40174BC CD40175BC六路D类触发器四D型触发器
1987年10月
修订后的2002年3月
CD40174BC CD40175BC
六路D类触发器四D型触发器
概述
该CD40174BC由六个正边沿触发的D型
型触发器;从每个触发器的真实输出克斯特
应受可用。该CD40175BC由四个正性
边沿触发的D型触发器;无论是真实和完井
是从外部可从每个触发器彪输出。
所有触发器由公共时钟和一个COM控制
周一晴。在D输入会议的设置信息
时间的要求转移到对所述Q输出
正向的时钟脉冲的边沿。结算操作
化,由一个负脉冲,清除输入的启用,将清除所有
Q输出端为逻辑“ 0”和Q秒(只CD40175BC )到的Logical
卡尔“1”。
所有的输入免受静电放电通过二极管
夹到V
DD
和V
SS
.
特点
s
宽电源电压范围:
s
低功耗TTL兼容:
扇出2驾驶74L或1驾驶74 LS
s
相当于MC14174B , MC14175B
s
相当于MM74C174 , MM74C175
3V至15V
s
高抗干扰性: 0.45 V
DD
(典型值)。
订购代码:
订单号
CD40174BCM
CD40174BCN
CD40175BCM
CD40175BCN
包装数
M16A
N16E
M16A
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 & QUOT ;窄
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 & QUOT ;宽
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 & QUOT ;窄
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 & QUOT ;宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
连接图
CD40174B
CD40175B
顶视图
顶视图
2002仙童半导体公司
DS005987
www.fairchildsemi.com
CD40174BC CD40175BC
AC电气特性
符号
t
PHL
, t
PLH
参数
传播延迟时间为
逻辑“0”或逻辑“1”,从
时钟到Q或Q( CD40175只)
t
PHL
传播延迟时间为
逻辑“0” ,从清除到Q
t
PLH
传播延迟时间的逻辑
“ 1 ” ,从清除到Q( CD40175只)
t
SU
时间在此之前时钟脉冲
数据必须存在
t
H
时钟脉冲后的时间
数据必须保持
t
THL
, t
TLH
转换时间
(注5 )
条件
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
民
典型值
190
75
60
180
70
60
230
90
75
45
15
13
11
4
3
100
50
40
130
45
40
120
45
40
15
5.0
5.0
15
5.0
5.0
2.0
5.0
6.0
50
50
50
3.5
10
12
10
5.0
130
15
7.5
pF
pF
兆赫
s
s
最大
300
110
90
300
110
90
400
150
120
100
40
35
0
0
0
200
100
80
250
100
80
250
100
80
ns
ns
ns
ns
ns
ns
ns
ns
单位
T
A
=
25
°
C, C
L
=
为50 pF ,R
L
=
200K和T
r
=
t
f
=
20毫微秒,除非另有说明
t
WH
, t
WL
最小时钟脉冲宽度
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
t
WL
最小净脉冲宽度
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
t
RCL
最大时钟上升时间
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
t
整箱
最大时钟下降时间
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
f
CL
最大时钟频率
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
C
IN
C
PD
输入电容
功耗
清除输入
其他输入
每包(注6 )
注5 :
AC参数都保证了DC相关测试。
注6 :
C
PD
决定任何CMOS器件的空载交流电耗。有关完整的说明,请参见74C家族特征的应用
注意, AN- 90 。
www.fairchildsemi.com
4