CAT524
绝对最大额定值
电源电压*
V
DD
到GND
输入
CLK至GND
CS到GND
DI到GND
RDY / BSY到GND
PROG到GND
V
REF
H至GND
V
REF
L到GND
输出
D
0
到GND
V
OUT
1-4到GND
-0.5V至+ 7V
-0.5V到V
DD
+0.5V
-0.5V到V
DD
+0.5V
-0.5V到V
DD
+0.5V
-0.5V到V
DD
+0.5V
-0.5V到V
DD
+0.5V
-0.5V到V
DD
+0.5V
-0.5V到V
DD
+0.5V
-0.5V到V
DD
+0.5V
-0.5V到V
DD
+0.5V
工作环境温度
商业( 'C '或空白后缀)
0 ° C至+ 70°C
工业(' I'后缀)
-40 ° C至+ 85°C
结温
+150°C
储存温度
-65 ° C至+ 150°C
无铅焊接( 10秒最大)
+300°C
*注意,超出上述绝对最大额定值
可能对器件造成永久性损坏。绝对
最大额定值是有限值,而单独应用
其它参数在规定的操作条件下,
并运行在任何条件不
暗示。器件的性能和可靠性可能由被削弱
暴露在绝对额定值条件下,长时间
时间。
可靠性的特点
符号
V
ZAP(1)
I
LTH(1)(2)
参数
ESD敏感性
闭锁
民
2000
100
最大
单位
伏
mA
测试方法
MIL - STD-883标准,测试方法3015
JEDEC标准17
注意事项:
1.该参数,并初步设计或过程的变化会影响该参数后进行测试。
提供2闩锁保护的压力高达100mA的地址和数据引脚从-1V到V
CC
+ 1V.
电源
符号参数
I
DD1
I
DD2
电源电流(读出)
电源电流(写)
条件
正常运行
程序设计,V
DD
= 5V
V
DD
= 3V
V
DD
工作电压范围
民
—
—
—
2.7
典型值
400
1600
1000
—
最大
600
2500
1600
5.5
单位
A
A
A
V
逻辑输入
符号
I
IH
I
IL
V
IH
V
IL
参数
输入漏电流
输入漏电流
高电平输入电压
低电平输入电压
条件
V
IN
= V
DD
V
IN
= 0V
民
—
—
2
0
典型值
—
—
—
—
最大
10
-10
V
DD
0.8
单位
A
A
V
V
逻辑输出
符号参数
V
OH
V
IL
高电平输出电压
低电平输出电压
条件
I
OH
= -40A
I
OL
= 1毫安, V
DD
= +5V
I
OL
= 0.4毫安, V
DD
= +3V
民
V
DD
-0.3
—
—
典型值
—
—
—
最大
—
0.4
0.4
单位
V
V
V
文档。 2006年号,英文内容
2
CAT524
电位特性
V
DD
= + 2.7V至+ 5.5V ,V
REF
H = V
DD
, V
REF
L = 0V
除非另有规定
符号
R
锅
参数
电位器阻值
R
锅
与R
锅
MATCH
锅电阻容差
在V电压
REFH
针
在V电压
REFL
针
决议
INL
DNL
R
OUT
I
OUT
TC
RPOT
C
H
/C
L
积分非线性误差
微分线性误差
缓冲输出电阻
缓冲输出电流
锅电阻TC
电位器的电容
300
8/8
2.7
0V
0.4
0.5
0.25
1
0.5
10
3
条件
见注3
—
民
典型值
24
+0.5
+1
+20
V
DD
V
DD
- 2.7
最大
单位
k
%
%
V
V
%
最低位
最低位
mA
PPM /°C的
pF
AC电气特性:
V
DD
= + 2.7V至+ 5.5V ,V
REF
H = V
DD
, V
REF
L = 0V
除非另有规定
符号
数字
t
CSMIN
t
CSS
t
CSH
t
DIS
t
DIH
t
DO1
t
DO0
t
HZ
t
LZ
t
忙
t
PS
t
PROG
t
CLK
H
t
CLK
L
f
C
最低CS低电平时间
CS建立时间
CS保持时间
DI建立时间
DI保持时间
输出延迟到1
输出延迟为0
输出延迟到高阻
输出延迟到低Z
擦除/写周期时间
PROG建立时间
最小脉冲宽度
最低CLK高电平时间
最低CLK低电平时间
时钟频率
民进党建立时间为1 LSB
150
100
0
50
50
—
—
—
—
—
150
700
500
300
DC
—
—
—
—
—
—
—
—
—
400
400
4
—
—
—
—
—
3
6
—
—
—
—
—
150
150
—
—
5
—
—
—
—
1
10
10
ns
ns
ns
ns
ns
ns
ns
ns
ns
ms
ns
ns
ns
ns
兆赫
s
s
参数
条件
民
典型值
最大
单位
C
L
=100pF,
见注1
类似物
t
DS
C
负载
= 10 pF的,V
DD
= +5V
C
负载
= 10 pF的,V
DD
= +3V
注意事项:
1.所有定时测量是在信号交叉V点定义
DD
/ 2.
2.这些参数周期性采样,不100 %测试。
3. 24kΩ + 20%的电阻器被配置为4个电阻并联这将提供V的测量值
REFH
和
V
REFL
6kΩ + 20% 。个人24kΩ电阻器是检测不到的,而是由设计6kΩ和验证保证
+ 20 %的价值。
3
文档。 2006年号,英文内容
CAT524
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
DPP处理如下:
功能
电源正极。
时钟输入pin.Clock输入引脚。
READY / BUSY输出
芯片选择
串行数据输入引脚。
串行数据输出引脚。
非易失性存储器编程
使能输入
电源接地。
最小DPP输出电压。
民进党输出通道4 。
民进党输出通道3 。
民进党输出通道2 。
民进党输出通道1 。
最大DPP输出电压。
名字
V
DD
CLK
RDY / BSY
CS
DI
DO
PROG
GND
V
REFL
V
OUT4
V
OUT3
V
OUT2
V
OUT1
V
REFH
民进党输出
V
OUT1
V
OUT2
V
OUT3
V
OUT4
A0
0
1
0
1
A1
0
0
1
1
设备操作
该CAT524是一款四通道8位的数字化配置
可编程电位计( DPP ),其输出可
被编程为256个单独的电压中的任一项
步骤。一旦编程,这些输出设置
保留在非易失性存储器中,而不会丢失时
电源从芯片去除。上电时的
的DPP返回存储在非易失性存储器中的设置。
每个民进党可以写入和读出独立
没有在读使所述输出电压或
写周期。每个输出还可以暂时调整
在不改变所存储的输出设置,这是
储存前测试新的输出设置有用
它们在存储器中。
数字接口
该CAT524采用3线串行,微丝样
控制接口,包括时钟( CLK ) ,片选的
(CS)和数据输入( DI)的输入。对于所有操作,地址
和数据移入LSB在前。此外,所有的数字
数据前必须有一个逻辑“1”为起始位。该
民进党地址和数据都移入的DI引脚
时钟的上升沿。当发送的多个块
信息最少两个时钟周期是必需的
发送的最后一个数据块和一个起始位之间。
多个设备可以通过共享一个公共输入数据线
选择性地激活CS控制所需的IC 。
数据输出( DO)的也可以共享一个公用线
由于DO引脚为三态,并返回到高
阻抗不使用时。
芯片选择
片选( CS)启用和禁用CAT524的
读取和写入操作。当CS为高电平时的数据可以是
读或从芯片,并在数据输出(DO )引脚为
活跃的。数据加载到民进党控制寄存器将
一直有效,直到CS变低。将CS为逻辑
所有民进党输出的设置存储在非易失低回报
易失性存储器和开关DO到其高阻抗
三态模式。
因为CS的功能,如复位CS引脚一直
配备了30纳秒至90纳秒滤波电路,以防止
从造成不必要的复位和损失噪声尖峰
挥发的数据。
时钟
该CAT524的时钟控制输入和输出的两个数据流
该集成电路和非易失性存储器单元进行编程。串行
数据移入DI引脚和缩小的DO引脚
时钟的上升沿。虽然这不是必需的时钟
将数据传输之间运行,时钟必须是
为了操作写入到非易失性存储器中,即使
虽然被保存的数据可能已经居住在
民进党雨刮器控制寄存器。
没有时钟是在系统上电需要。该
CAT524内部上电复位电路的负载数据
从非易失性存储器到的DPP不使用
外部时钟。
由于数据传输是边沿触发干净的时钟
转换是必要的,以避免错误地计时数据
到控制寄存器。标准CMOS和TTL逻辑
家庭在这方面工作良好,并且建议
与用于模拟板试验任何机械开关或
器件评估通过触发器来抖
或其它合适的去抖动电路。
5
文档。 2006年号,英文内容