添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第152页 > CAT24FC256WE-1.8TE13
CAT24FC256
256K位I
2
串行EEPROM CMOS
特点
I
快速模式I
2
C总线兼容*
I
最大时钟频率:
I
工业和汽车
温度范围
I
5毫秒的最大写周期时间
I
写保护功能
I
100,000编程/擦除周期
I
百年数据保留
- 400kHz的为V
CC
= 1.8 V至5.5 V
- 为1MHz的V
CC
= 2.5 V至5.5 V
I
施密特触发器输入滤波噪声抑制
I
低功耗CMOS技术
I
64字节页写缓冲
I
自定时写周期自动清零
- 整个阵列保护当WP在V
IH
I
8引脚DIP或8引脚SOIC ( JEDEC )和8引脚SOIC
( EIAJ )
描述
该CAT24FC256是256K位串行CMOS EEPROM
内部组织为每个8位32,768字。
Catalyst的先进CMOS技术实质上
降低设备功耗的要求。该CAT24FC256
具有64字节页写缓存。该设备能操作
经由I茨
2
C总线串行接口,并在8可用
引脚DIP或8引脚SOIC封装。
引脚配置
DIP封装( P,L , GL )
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
SOIC封装(J ,W , K,X , GW , GX )
A0
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
引脚功能
引脚名称
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
NC
i
D
A2
VSS
A1
c
s
i
t
n
o
u
n
外部负载
VCC
VSS
SDA
框图
d
e
DOUT
确认
控制
逻辑
a
P
t
r
检测放大器
移位寄存器
字地址
缓冲器
COLUMN
解码器
512
START / STOP
逻辑
XDEC
512
EEPROM
512X512
WP
功能
存储数据
地址输入
串行数据/地址
串行时钟
写保护
+ 1.8V至+ 5.5V电源
A0
A1
A2
SLAVE
地址
比较
SCL
状态计数器
高电压/
定时控制
无连接
* Catalyst半导体是由飞利浦公司获发牌进行的I
2
C总线协议。
2005 Catalyst半导体公司
特性如有变更,恕不另行通知
1
文档。 1040号,第
CAT24FC256
绝对最大额定值*
高温下偏置................. -55 ° C至+ 125°C
存储温度....................... -65 ° C至+ 150°C
任何引脚的电压
对于地面
(1)
........... -2.0V到+ V
CC
+ 2.0V
V
CC
相对于地面............... -2.0V至+ 7.0V
封装功耗
能力(T
A
= 25 ° C) ................................... 1.0W
引线焊接温度( 10秒) ............ 300℃
输出短路电流
(2)
........................百毫安
可靠性的特点
符号
N
END(3)
T
DR(3)
I
LTH(3)(4)
参数
耐力
数据保留
闭锁
* COMMENT
注意,超出上述绝对最大的“上市
“,可能对器件造成永久性损坏。
这些压力额定值只和功能的操作
该设备在这些或那些之外的任何其他条件
在操作部分中列出的本规范不
暗示。暴露于任何绝对最大额定值
长时间可能会影响器件的性能和
可靠性。
基准测试方法
MIL - STD-883标准,测试方法1008
JEDEC标准17
100
典型值
MIL - STD-883标准,测试方法1033 100000
直流工作特性
V
CC
= 1.8伏到5.5伏,除非另有规定。
符号
I
CC1
I
CC2
I
SB(5)
I
LI
I
LO
V
IL
V
IH
V
OL1
V
OL2
参数
电源电流 - 阅读
电源电流 - 写
待机电流
输入漏电流
输出漏电流
电容
T
A
= 25 ° C,F = 1.0兆赫,V
CC
= 5V
符号
TEST
C
I/O(3)
C
IN(3)
输入/输出电容( SDA )
输入电容( SCL , WP , A0 , A1 )
i
D
输入低电压
输入高电压
输出低电压(V
CC
= +3.0 V)
输出低电压(V
CC
= +1.8 V)
c
s
i
t
n
o
测试条件
f
SCL
= 100kHz的
V
CC
= 5V
f
SCL
= 400kHz的
V
CC
= 5V
V
IN
= GND或V
CC
V
CC
= 5V
V
IN
= GND到V
CC
u
n
d
e
100
a
P
最大
最大
400
4
1
1
1
V
CC
x 0.3
V
CC
+ 0.5
0.4
0.5
单位
周期/字节
岁月
mA
t
r
A
mA
A
A
A
V
V
V
V
典型值
单位
V
OUT
= GND到V
CC
-0.5
V
CC
x 0.7
I
OL
= 3.0毫安
I
OL
= 1.5毫安
条件
V
I / O
= 0V
V
IN
= 0V
典型值
最大
8
6
单位
pF
pF
注意:
(1 )最小的直流输入电压为-0.5V 。在转换过程中,输入可能下冲至-2.0V为小于20毫微秒周期。最大直流
电压输出引脚为V
CC
+ 0.5V ,这可能会过冲至V
CC
+ 2.0V为小于20ns的周期。
(2)输出短路不超过一秒。不超过一个输出短路的时间。
( 3 )这些参数都和最初设计或工艺变更影响,根据相应的AEC -Q100标准的参数进行测试后,
和JEDEC测试方法。
提供( 4 )闩锁保护的压力高达100毫安的地址和数据引脚从-1V到V
CC
+1V.
( 5 )最大待机电流(I
SB
) = 10μA的汽车和扩展汽车温度范围内。
文档。 1040号,第
2
2005 Catalyst半导体公司
特性如有变更,恕不另行通知
CAT24FC256
AC特性
V
CC
= 1.8V到5.5V ,除非另有规定。输出负载1 TTL门和100pF的。
阅读&写周期极限
符号
参数
VCC = 1.8V - 5.5V
F
SCL
t
AA
t
BUF(2)
t
高清: STA
t
t
t
SU : STA
t
高清: DAT
t
苏: DAT
t
R(2)
t
F(2)
t
苏: STO
t
DH
t
WR
t
SP
t
SU ; WP
时钟频率
SCL低到SDA数据输出和
ACK OUT
时间总线必须是自由前
一个新的传输开始
START条件保持时间
时钟低电平时间
时钟高电平时间
启动条件建立时间(一
重复启动条件)
数据保持时间
数据建立时间
SDA和SCL上升时间
SDA和SCL下降时间
0.05
1.3
0.6
1.3
0.6
0.6
最大
400
0.9
0.05
0.5
0.25
0.6
VCC = 2.5V - 5.5V
最大
1000
0.5
单位
停止条件的建立时间
数据输出保持时间
写周期时间
输入抑制( SDA , SCL )
WP建立时间
WP保持时间
t
HD ; WP
上电时序
(2)(3)
符号
t
PUR
t
PUW
注意:
( 1 ) AC测量条件:
RL (连接到V
CC
): 0.3V
CC
0.7 V
CC
输入上升和下降时间: <为50ns
输入和输出时序参考电压: 0.5 V
CC
( 2 )此参数与最初设计或工艺变更影响的参数后进行测试。
(3) t
PUR
和T
PUW
是从时间V所需的延迟
CC
是稳定的,直到指定的操作可以启动。
i
D
c
s
i
t
n
o
参数
u
n
100
20
20
0.6
50
0.6
1.3
0
0.3
300
d
e
0
50
5
典型值
0.4
0.25
a
P
0.1
100
5
50
t
r
s
s
s
s
s
s
ns
ns
s
ns
s
ns
ms
ns
s
s
的kH
100
0.25
50
0.5
0.8
最大
1
1
单位
ms
ms
上电到读操作
上电到写操作
写周期时间是从一个有效的停止时间
写过程的到内部的结束条件
编程/擦除周期。在写周期期间,在总线
2005 Catalyst半导体公司
特性如有变更,恕不另行通知
接口电路都被禁止, SDA被允许留
高,并且该设备不给它的从属响应
地址。
3
文档。 1040号,第
CAT24FC256
功能说明
该CAT24FC256支持我
2
C总线的数据传输
协议。这种内部集成电路总线协议定义
将数据发送到总线上的任何设备作为发送
及的任何装置接收数据是一个接收器。该
传输由主设备控制这
产生串行时钟和所有的START和STOP
条件总线访问。该CAT24FC256工作
作为从设备。无论是主设备和从
设备可以作为发送器或接收器,但
主设备控制的模式被激活。
SDA :串行数据/地址
双向串行数据/地址引脚用于
所有的数据传输到和移出器件。 SDA引脚
是一个开漏输出,可以是线或与其他
漏极开路或集电极开路输出。
WP :写保护
该输入,当连接到GND ,允许写操作
整个存储器。当此引脚连接到VCC时,
整个存储器写保护。当悬空,
内存是不受保护的。
引脚说明
SCL :串行时钟
串行时钟输入时钟的所有数据将被送入或
从设备中。
A0 , A1 , A2 :器件地址输入
这些引脚是硬连接或左连接。当
硬连线的,最多为8 CAT24FC256的可寻址
在一个总线系统。当引脚左
未连接,默认值是零。
图1.总线时序
tF
为tLOW
SCL
TSU: STA
大腿
为tLOW
tR
SDA IN
SDA OUT
图2.写周期时序
SCL
SDA
图3.启动/停止计时
i
D
c
s
第8位
字节n
i
t
n
o
THD: STA
THD: DAT
TAA
确认
u
n
TDH
tWR的
TSU: DAT
d
e
a
P
TSU: STO
TBUF
t
r
停止
条件
开始
条件
地址
SDA
SCL
开始位
停止位
文档。 1040号,第
4
2005 Catalyst半导体公司
特性如有变更,恕不另行通知
CAT24FC256
I
2
C总线协议
在我的特征
2
C总线协议的定义
如下所示:
当总线( 1 )数据传输,可以只启动
不忙。
( 2 )在数据传输,数据线必须保持
稳定,只要时钟线为高。任何改变
中时,数据线,时钟线为高电平,将
解释为启动或停止条件。
启动条件
在启动条件之前的所有命令的
装置中,并且被定义为一高到低的转变
SDA在SCL为高电平。该CAT24FC256显示器
SDA和SCL线,将不会响应此之前,
条件被满足。
停止条件
从低到高的SDA的过渡,当SCL为高电平
决定停止条件。所有操作必须结束
一个停止条件。
多达八个的设备在同一总线上。这些位
必须比较它们的硬连线输入引脚。最后位
从机地址的指定是读或写
操作将被执行。当此位被设置为1,一个
被选中的读操作,而当设定为0时,写
选择操作。
在主机发送一个START条件和奴隶
地址字节的CAT24FC256监视总线和
响应一个应答( SDA线)时,
它的地址匹配传输的从机地址。该
CAT24FC256然后进行读或写操作
根据R / W位的状态。
应答
一个成功的数据传输后,每个接收设备是
需要产生一个应答。该
确认设备在拉低SDA线
第九个时钟周期,这表明它收到的8位
的数据。
设备寻址
总线主机通过发送一个开始传输
启动条件。主站发送的地址
特别是从设备被请求。四个最
8位从机地址的显著位固定为
1010(图5) 。该CAT24FC256使用接下来的三位
作为地址位。地址位A2 ,A1和A0允许
图4.确认时间
i
D
数据输出
来自发射机
c
s
从SCL
i
t
n
o
1
开始
u
n
该CAT24FC256响应一个应答
接收起始条件和从机地址。如果
装置已经随着写操作选择
它接收的每个8位后的确认响应
位字节。
当CAT24FC256开始一个READ模式将其发送
8位数据,释放SDA线,并监视
行确认。一旦接收到该
承认,在CAT24FC256将继续发送
d
e
8
a
P
t
r
9
数据输出
来自接收机
应答
图5.从地址位
1
0
1
0
A2
A1
A0
读/写
2005 Catalyst半导体公司
特性如有变更,恕不另行通知
5
文档。 1040号,第
查看更多CAT24FC256WE-1.8TE13PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

    电话:18922805453
    联系人:连
    地址:福田区华强北路1019号华强广场D座23楼

    CAT24FC256WE-1.8TE13
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CAT24FC256WE-1.8TE13
    -
    -
    -
    -
    终端采购配单精选

查询更多CAT24FC256WE-1.8TE13供应信息

深圳市碧威特网络技术有限公司
 复制成功!