CAT24C512
512 KB我
2
CMOS串行
EEPROM
描述
该CAT24C512是一个512 KB的串行EEPROM CMOS ,内部
组织为每个8位65,536字。
它具有一个128字节的页写缓冲,支持标准
( 100千赫) ,快速( 400 kHz)的快速加( 1兆赫)I
2
C协议。
写操作可以通过采取WP引脚为高电平被禁止(这
保护整个存储器) 。
外部地址引脚使其能够处理多达八个
在同一总线上CAT24C512设备。
片上的ECC (错误校正码),使该装置适合
对于高可靠性应用。
特点
http://onsemi.com
SOIC8
后缀W
CASE 751BD
UDFN8
HU5后缀
CASE 517BU
SOIC8
X后缀
CASE 751BE
支持标准,快速,快加我
2
C协议
1.8 V至5.5 V电源电压范围
128字节页写缓冲
硬件写保护整个内存
施密特触发器和噪音抑制上我的过滤器
2
C总线输入
( SCL和SDA )
低功耗CMOS技术
百万编程/擦除周期
百年数据保留
工业级和扩展级温度范围
8引脚PDIP , SOIC , TSSOP , MSOP和8焊盘UDFN封装
这些器件是无铅,无卤素/无溴化阻燃剂和符合RoHS
柔顺
V
CC
PDIP8
L结尾
CASE 646AA
TSSOP8
后缀
CASE 948AL
MSOP8
后缀
CASE 846AD
引脚配置
A
0
A
1
A
2
V
SS
1
V
CC
WP
SCL
SDA
PDIP (L) ,SOIC ( W,X ) ,
TSSOP ( Y) , MSOP ( Z) , UDFN ( HU5 )
对于引脚1的位置,请咨询
相应的包图。
SCL
CAT24C512
SDA
引脚名称
A
0
, A
1
, A
2
SDA
SCL
WP
V
SS
V
CC
V
SS
引脚功能
功能
设备地址
串行数据
串行时钟
写保护
电源
地
A
2
, A
1
, A
0
WP
图1.功能符号
订购信息
请参阅包装详细的订购和发货信息
尺寸部分本数据手册的第16页。
半导体元件工业有限责任公司, 2012
2012年10月
第4版
1
出版订单号:
CAT24C512/D
CAT24C512
表1.绝对最大额定值
参数
储存温度
在相对于地面的任何引脚电压(注1 )
评级
-65到+150
-0.5到+6.5
单位
°C
V
强调超过最大额定值可能会损坏设备。最大额定值的压力额定值只。上面的功能操作
推荐工作条件是不是暗示。长时间暴露在高于推荐的工作条件下,会影响
器件的可靠性。
1.在任何引脚的直流输入电压应不低于
0.5
伏或高于V
CC
+ 0.5V的转换过程中,在任何引脚上的电压可能会
下冲,以不低于
1.5
V或超调量不超过V更
CC
+ 1.5伏,对于小于20毫微秒周期。
表2.可靠性的特点
(注2 )
符号
N
结束
(注3,4)
T
DR
耐力
数据保留
参数
民
1,000,000
100
单位
编程/擦除周期
岁月
2.这些参数,并初步设计或过程的变化影响,根据相应的AEC -Q100标准的参数进行测试后,
和JEDEC测试方法。
3.页面模式,V
CC
= 5 V ,25°C 。
4.设备使用的ECC (错误校正码)逻辑与6 ECC位来校正4个数据字节1位错误。因此,当一个字节
已被写入, 4字节(包括ECC比特)进行重新编程。建议由多个4个字节,以效益来写
从写周期的最大数目。
表3.直流工作特性
V
CC
= 1.8 V至5.5 V ,T
A
=
40°C
至+ 85° C和V
CC
= 2.5 V至5.5 V ,T
A
=
40°C
至+ 125°C ,除非另有规定ED 。
符号
I
CCR
I
CCW
I
SB
I
L
V
IL1
V
IL2
V
IH1
V
IH2
V
OL1
V
OL2
参数
读电流
写入电流
测试条件
阅读中,f
SCL
= 400千赫/ 1 MHz的
V
CC
= 1.8 V
V
CC
= 5.5 V
待机电流
所有的I / O引脚的GND或V
CC
在脚GND或V
CC
2.5 V
≤
V
CC
≤
5.5 V
1.8 V
≤
V
CC
< 2.5 V
2.5 V
≤
V
CC
≤
5.5 V
1.8 V
≤
V
CC
< 2.5 V
V
CC
≥
2.5 V,I
OL
= 3.0毫安
V
CC
< 2.5 V,I
OL
= 1.0毫安
T
A
=
40°C
至+ 85°C
T
A
=
40°C
至+ 125°C
I / O引脚漏
T
A
=
40°C
至+ 85°C
T
A
=
40°C
至+ 125°C
输入低电压
输入低电压
输入高电压
输入高电压
输出低电压
输出低电压
0.5
0.5
0.7 V
CC
0.75 V
CC
民
最大
1
1.8
2.5
2
5
1
2
0.3 V
CC
0.25 V
CC
V
CC
+ 0.5
V
CC
+ 0.5
0.4
0.2
V
V
V
V
V
V
mA
mA
单位
mA
mA
表4.引脚的阻抗特性
符号
C
IN
(注5 )
C
IN
(注5 )
I
WP
, I
A
(注6 )
参数
SDA I / O引脚电容
输入电容(其他引脚)
V
CC
= 1.8 V至5.5 V ,T
A
=
40°C
至+ 85° C和V
CC
= 2.5 V至5.5 V ,T
A
=
40°C
至+ 125°C ,除非另有规定ED 。
条件
V
IN
= 0 V
V
IN
= 0 V
V
IN
& LT ; V
IH
, V
CC
= 5.5 V
V
IN
& LT ; V
IH
, V
CC
= 3.3 V
V
IN
& LT ; V
IH
, V
CC
= 1.8 V
V
IN
& GT ; V
IH
最大
8
6
75
50
25
2
单位
pF
pF
mA
WP输入电流,输入地址
电流(A
0
, A
1
, A
2
)
5.这些参数,并初步设计或过程的变化影响,根据相应的AEC -Q100标准的参数进行测试后,
和JEDEC测试方法。
6.在没有驱动的WP ,A
0
, A
1
, A
2
引脚被拉低到GND内部。为了提高抗噪声能力,内部上拉下来比较
强;因此,在外部驱动器必须能够提供下拉试图驱动输入高电平时的电流。为了节省电能,
随着输入电平超过了CMOS输入缓冲器的跳闸点( 0.5× V
CC
) ,强下拉恢复到一个微弱的电流源。
http://onsemi.com
3
CAT24C512
上电复位( POR )
该CAT24C512集成上电复位( POR )
电路,它保护内部逻辑对供电
在错误的状态。
该装置将启动成V后待机模式
CC
超过POR触发电平,并关闭电源到
当V复位模式
CC
低于POR触发电平。
这种双向POR行为保护器件
对欠压故障,下面的暂时丧失
力。
引脚说明
SCL :
串行时钟输入引脚接受串行时钟
由主机产生信号。
SDA :
串行数据I / O引脚接收输入数据和
发送存储在EEPROM中的数据。在发射模式下,该引脚
为漏极开路。获取上的正边沿数据,和是
发表在SCL的下降沿。
A
0
, A
1
AND A
2
:
地址引脚接受设备地址。
这些引脚具有片内上拉或下拉电阻。
WP :
写保护输入引脚禁止所有的写
操作,当拉高。该引脚具有片上
下拉电阻。
功能说明
该CAT24C512支持内部集成电路
2
C)总线的数据传输协议,它定义了一个设备
(I
将数据发送到总线上的一个发送器和一个设备
接收数据作为接收器。数据流是由一个控制
主设备产生串行时钟和所有
起始和停止条件。该CAT24C512充当
从设备。 Master和Slave作为候补要么
发送器或接收器。多达8个设备可以连接到
通过器件地址输入端A确定的巴士
0
, A
1
,
AND A
2
.
I
2
C总线协议
器件拉低SDA线,以'发射' ,'0'和
它发布到'发射' '1' 。
当公交车是不是数据传输,可以只启动
忙(见交流特性) 。
在数据传输期间, SDA线必须保持稳定
而SCL线为高电平。的SDA过渡而SCL
为高将被视为启动或停止条件
(图2) 。
开始
起始条件之前的所有命令。它由
一个由高到低的转变对SDA的当SCL为高电平。
在开始充当一个'唤醒'打电话给所有的接收者。缺席
一开始,从机将不响应命令。
停止
停止条件完成的所有命令。它由
从低到高的跳变的SDA ,SCL为高电平。
停止启动内部写周期(下一个时
写命令) ,或发送从进入待机模式
(下面的读命令时) 。
设备寻址
法师通过创建一个启动启动数据传输
条件的总线上。然后,主播放8位
串行从机地址。第4位的从机地址是
设置为1010 ,对于正常读/写操作(图3) 。
接下来的3位,A
2
, A
1
AND A
0
选择的8种可能从1
设备。最后位, R / W,用于指定是否读(1)或
写(0)的操作将被执行。
应答
在我
2
C总线由两个'线', SCL和SDA 。该
两根线被连接到V
CC
通过拉电源
电阻器。 Master和Slave设备连接到2线
通过各自的SCL和SDA引脚总线。发射
处理从站地址后,从机响应
有一个确认( ACK)通过拉低SDA线
在第9个时钟周期(图4) 。从机也将
确认提交的字节地址,每一个数据字节
在写模式。在阅读模式下,从移出一个数据字节,
然后释放在第9个时钟周期将SDA线。如果
主确认数据,然后继续从
发射。法师通过不终止会话
确认通过发送最后一个数据字节( NOACK )和
一个停止的奴隶。总线时序图示于图5 。
http://onsemi.com
5