CAT24C21
1 KB的双模式串行
EEPROM用于VESAt
“插件和播放”
描述
该CAT24C21是1 kb的CMOS串行EEPROM内部
组织为每个8位128个字。该设备符合
视频电子标准协会( VESA ) ,显示数据
通道(DDC )标准的“插件和播放”显示器。该
“发射仅”模式( DDC1 )由VCLK时钟控制
输入和“双向”模式( DDC2 )由控制
SCL时钟输入,与这两种模式共享一个共同的SDA
输入/输出( I / O) 。发送-only模式是一种只读模式,
而双向模式是读出和写入模式下的
I
2
C协议。以写模式CAT24C21具有16字节页
写缓冲区。该器件采用8引脚DIP,SOIC和TSSOP封装,
MSOP和TDFN封装。
特点
http://onsemi.com
SOIC8
后缀W
CASE 751BD
TDFN8
ZD4后缀
CASE 511AL
MSOP8
后缀
CASE 846AD
DDC1t / DDC2t接口兼容的监视器鉴定
400千赫我
2
C总线兼容
2.5到5.5伏操作
16字节页写缓冲
硬件写保护
低功耗CMOS技术
百万编程/擦除周期
百年数据保留
工业温度范围
8引脚DIP , SOIC , TSSOP , MSOP和TDFN封装
该器件是无铅,无卤素/无溴化阻燃剂,并符合RoHS
柔顺
V
CC
PDIP8
L结尾
CASE 646AA
TSSOP8
后缀
CASE 948AL
引脚配置
NC
NC
NC
V
SS
1
V
CC
VCLK
SCL
SDA
PDIP (L) ,SOIC (W), TSSOP (Y)
TDFN ( ZD4 ) , MSOP ( Z)
引脚功能
引脚名称
NC
功能
无连接
串行数据/地址
串行时钟(双向模式)
串行时钟(发送- only模式)
电源
地
SCL
CAT24C21
VCLK
SDA
SDA
SCL
VCLK
V
CC
V
SS
V
SS
订购信息
请参阅包装详细的订购和发货信息
尺寸部分本数据手册的第14页上。
图1.功能符号
半导体元件工业有限责任公司, 2009年
2009年9月
启16
1
出版订单号:
CAT24C21/D
CAT24C21
表1.绝对最大额定值
参数
在偏置温度
储存温度
在相对于地面的任何引脚电压(注1 )
V
CC
相对于地面
包装功率耗散能力(T
A
= 25°C)
引线焊接温度( 10秒)
输出短路电流(注2 )
评级
-55到+125
-65到+150
-2.0至+ V
CC
+2.0
-2.0到+7.0
1.0
300
100
单位
°C
°C
V
V
W
°C
mA
强调超过最大额定值可能会损坏设备。最大额定值的压力额定值只。上面的功能操作
推荐工作条件是不是暗示。长时间暴露在高于推荐的工作条件下,会影响
器件的可靠性。
1.最低直流输入电压为-0.5V。在过渡,输入可能下冲至-2.0 V为小于20毫微秒周期。最大直流
电压输出引脚为V
CC
+ 0.5V,这可能会过冲至V
CC
+ 2.0V,对于小于20毫微秒周期。
2.输出短路不超过一秒。
表2.可靠性的特点
符号
N
结束
(注3和4)
T
DR
(注3)
V
ZAP
(注3)
I
LTH
(注3和5)
参数
耐力
数据保留
ESD敏感性
LATCH -UP
基准测试方法
MIL - STD-883标准,测试方法1033
MIL - STD-883标准,测试方法1008
MIL - STD-883标准,测试方法3015
JEDEC标准17
民
1,000,000
100
2000
100
单位
编程/擦除周期
岁月
伏
mA
3.此参数是最初的设计或工艺变更影响的参数后进行测试。
4.页模式,V
CC
= 5 V ,25°C
提供5闩锁保护的压力高达100毫安的地址和数据引脚从-1 V到V
CC
+1 V.
表3.直流工作特性
(V
CC
= 2.5伏到5.5伏,除非另有规定。工业级温度范围。 )
符号
I
CC
I
SB
(注6 )
I
LI
I
LO
V
IL
V
IH
V
OL1
V
IL
V
IH
参数
电源电流
待机电流
输入漏电流
输出漏电流
输入低电压
输入高电压
输出低电压
输入低电压( VCLK )
输入高电压( VCLK )
V
CC
= 3.0 V,I
OL
= 3毫安
V
CC
≥
2.7 V
2.0
测试条件
f
SCL
= 400千赫
V
IN
= GND或V
CC
V
IN
= GND到V
CC
V
OUT
= GND到V
CC
1
V
CC
x 0.7
民
最大
2
1
10
10
V
CC
x 0.3
V
CC
+ 0.5
0.4
0.8
单位
mA
mA
mA
mA
V
V
V
V
V
6.最大待机电流(I
SB
) = 10
mA
为扩展汽车温度范围。
表4.电容
(T
A
= 25 ° C,F = 1.0兆赫,V
CC
= 5 V)
符号
C
I / O
(注7 )
C
IN
(注7 )
参数
输入/输出电容( SDA )
输入电容( VCLK , SCL )
条件
V
I / O
= 0 V
V
IN
= 0 V
民
最大
8
6
单位
pF
pF
7.此参数与最初设计或工艺变更影响的参数后进行测试。
http://onsemi.com
2
CAT24C21
表5.交流特性
(V
CC
= 2.5伏到5.5伏,除非另有规定。工业级温度范围。 )
符号
发送-only模式
T
VAA
T
VHIGH
T
VLOW
T
VHZ
T
VPU
F
SCL
T
I
(注8)
t
AA
t
BUF
(注8)
t
高清: STA
t
低
t
高
t
SU : STA
t
高清: DAT
t
苏: DAT
t
R
(注8)
t
F
(注8)
t
苏: STO
t
DH
t
PUR
t
PUW
t
WR
输出VCLK有效
VCLK高
VCLK低
模态跃迁
发射只有电
0
0.6
1.3
0.5
0.5
ms
ms
ms
ms
ns
参数
民
最大
单位
阅读&写周期极限
时钟频率
在SCL , SDA输入噪声抑制时间常数
SCL低到SDA数据输出和ACK出
时间总线必须是自由的前一个新的传输开始
START条件保持时间
时钟低电平时间
时钟高电平时间
启动条件建立时间
数据保持时间
数据建立时间
SDA和SCL上升时间
SDA和SCL下降时间
停止条件的建立时间
数据输出保持时间
0.6
100
1.2
0.6
1.2
0.6
0.6
0
50
0.3
300
400
100
1
千赫
ns
ms
ms
ms
ms
ms
ms
ns
ns
ms
ns
ms
ns
上电时序
(注8和9)
上电到读操作
上电到写操作
1
1
ms
ms
写周期极限
写周期时间
5
ms
8.此参数与最初设计或工艺变更影响的参数后进行测试。
9. t
PUR
和T
PUW
是从时间V所需的延迟
CC
是稳定的,直到指定的操作可以启动。
写周期时间是从一个有效的停止状态的时候
写过程在内部程序的结束/擦除
周期。在写入周期中,总线接口电路是
残疾人, SDA被允许维持高位,且设备
不响应的从机地址。
引脚说明
功能说明
在SCL串行时钟输入引脚用于时钟的所有数据
进或出传输的设备中的双向时
模式。
在SDA双向串行数据/地址引脚用于
传送数据进出该装置的。 SDA引脚是一个
漏极开路输出,可线或与其他开放
漏极开路或集电极开路输出。
该CAT24C21有两种操作模式:所述
发送的唯一模式和双向模式。有一
独立的2线协议,支持每一种模式,每一个
一个单独的时钟输入(分别VCLK和SCL)和
这两种模式中共享一个公用的双向数据线
(SDA) 。该CAT24C21进入后,发送-only模式
开机并开始输出SDA引脚上的数据
在VCLK的脚的每一个的时钟信号。该装置将保持
在发射专用模式,直到有一个有效的高到
在SCL引脚上,什么时候会切换到低的跳变
双向模式(图2) 。一旦在双向
模式,只有这样,才能返回到发送的唯一模式是
由该装置断电。
在VCLK串行时钟输入引脚用于时钟数据输出
该装置的发射-only模式时。当保持低电平,
在双向模式中,将禁止写操作。
http://onsemi.com
3
CAT24C21
双向模式( DDC2 )
下面定义了我的特点
2
C总线协议
应答
在双向模式(图5 ) :
当总线1,数据传输可以开始只
不忙。
2.在数据传输,数据线必须保持
稳定,只要时钟线为高。任何
变化时,数据线,时钟线为高电平
将被视为启动或停止条件。
当在所述双向模式中,所有的输入到VCLK
当一个逻辑高要求,除了脚被忽略,
能写的能力。
启动条件
起始条件(图7 )之前的所有命令
到该设备,并且被定义为一高到低的跳变
SDA当SCL为高电平。该CAT24C21监控
SDA和SCL线,也不会响应,直到这个条件
得到满足。
停止条件
一个成功的数据传输后,每个接收设备是
需要产生一个应答信号(ACK ) 。该
确认设备在拉低SDA线
第九个时钟周期,信令,它已经接收到的8位的
数据(图8) 。
该CAT24C21收到后会回复一个ACK
起始条件和从机地址。如果设备具有
被选择连同一个写操作时,它与响应
接收每个8位字节之后的ACK 。
当CAT24C21处于读模式将其发送8
数据的位数,释放SDA线,并监视线
一个ACK。一旦它接收到该ACK,则CAT24C21将
继续传输数据。如果没有ACK由主机发送,
该装置终止数据发送,并等待
停止条件。
写操作
从低到高的SDA的过渡,当SCL为高电平
决定停止条件。所有操作必须结束
一个停止条件。
设备寻址
VCLK必须保持高度,以对器件进行编程。
这适用于字节写和页写操作。一旦
设备是在它的自定时编程周期, VCLK可以去低
并且不影响编程。
字节写
总线主机通过发送一个开始传输
启动条件。然后主机发送的地址
特别是从设备被请求。四个最
8位从机地址的显著位固定为1010
为CAT24C21 (参见图9) 。接下来的三个显著
位“不关心” 。从机地址的最后一位
指定读或写操作是否是
进行。当此位设置为1 ,读操作
选择,并且当设置为0时,选择一个写操作。
在主机发送一个START条件和奴隶
地址字节,该CAT24C21监视总线和响应
有一个应答( SDA线)时,其地址
匹配传输的从机地址。该CAT24C21然后
执行读或写操作取决于国家
的R / W位。
t
F
t
低
SCL
t
SU : STA
SDA IN
t
AA
SDA OUT
t
高清: STA
t
高清: DAT
t
高
在字节写模式(图10 ) ,主设备
发送起始条件和从地址
信息(用R / W位设置为0)的奴隶
装置。之后,从器件产生一个ACK ,主机发送
字节地址是要被写入到该地址指针
的CAT24C21 。接到另一个ACK从后
从站,该主站装置发送要写入的数据字节
到指定的存储单元。该CAT24C21
确认一次和法师产生
停止条件,此时,器件开始它的内部
编程周期到非易失性存储器(图6)。
虽然这种内部循环过程中,该设备将无法
响应来自主器件的任何请求。
t
R
t
低
t
苏: DAT
t
苏: STO
t
DH
t
BUF
图5.总线时序
http://onsemi.com
5