CAT24C164
16 kb的CMOS串行
EEPROM ,可级联
描述
该CAT24C164是一个16 kb的CMOS级联的串行EEPROM
设备内部组织为128页,每页16字节,共计
2048 ×8位。该设备支持标准(100 kHz)的,以及
为快速( 400 kHz)的我
2
C协议。
数据被写入通过提供一个起始地址,然后加载1到16
连续的字节为一个页写缓冲,然后写入所有数据
非易失性存储器中的一个内部写周期。数据由读
提供起始地址,然后移出数据,同时串行
自动递增内部地址计数。
外部地址引脚使其能够处理多达八个
在同一总线上CAT24C164设备。
特点
http://onsemi.com
SOIC8
后缀W
CASE 751BD
TDFN8
VP2后缀
CASE 511AK
支持标准和快速I
2
C协议
1.8 V至5.5 V电源电压范围
16字节页写缓冲
硬件写保护整个内存
施密特触发器和噪音抑制上我的过滤器
2
C总线输入
( SCL和SDA )
低功耗CMOS技术
百万编程/擦除周期
百年数据保留
工业温度范围
PDIP , SOIC , TSSOP和TDFN 8引脚封装
该器件是无铅,无卤素/无溴化阻燃剂,并符合RoHS
柔顺
V
CC
PDIP8
L结尾
CASE 646AA
TSSOP8
后缀
CASE 948AL
引脚配置
A
0
A
1
A
2
V
SS
1
V
CC
WP
SCL
SDA
PDIP (L) ,SOIC (W)
TSSOP ( Y) , TDFN ( VP2 )
( TOP VIEW )
对于引脚1的位置,请咨询
相应的包图。
引脚功能
SCL
CAT24C164
SDA
引脚名称
A
0
, A
1
, A
2
SDA
SCL
WP
V
SS
V
CC
V
SS
功能
器件地址输入
串行数据输入/输出
串行时钟输入
写保护输入
电源
地
A
2
, A
1
, A
0
WP
图1.功能符号
订购信息
请参阅包装详细的订购和发货信息
尺寸部分本数据手册的第14页上。
半导体元件工业有限责任公司, 2009年
2009年10月
第2版
1
出版订单号:
CAT24C164/D
CAT24C164
表1.绝对最大额定值
参数
储存温度
在相对于地面的任何引脚电压(注1 )
评级
-65到+150
-0.5到+6.5
单位
°C
V
强调超过最大额定值可能会损坏设备。最大额定值的压力额定值只。上面的功能操作
推荐工作条件是不是暗示。长时间暴露在高于推荐的工作条件下,会影响
器件的可靠性。
1.在任何引脚的直流输入电压应不低于
0.5
伏或高于V
CC
+ 0.5V的转换过程中,在任何引脚上的电压可能会
下冲,以不低于
1.5
V或超调量不超过V更
CC
+ 1.5伏,对于小于20毫微秒周期。
表2.可靠性的特点
(注2 )
符号
N
结束
(注3)
T
DR
耐力
数据保留
参数
民
1,000,000
100
单位
编程/擦除周期
岁月
2.这些参数,并初步设计或过程的变化影响,根据相应的AEC -Q100标准的参数进行测试后,
和JEDEC测试方法。
3.页面模式,V
CC
= 5 V ,25°C 。
表3.直流工作特性
(
V
CC
= 1.8 V至5.5 V ,T
A
=
40°C
至+ 85°C ,除非另有规定编)
符号
I
CCR
I
CCW
I
SB
I
L
V
IL
V
IH
V
OL1
V
OL2
读电流
写入电流
待机电流
I / O引脚漏
输入低电压
输入高电压
输出低电压
输出低电压
V
CC
≥
2.5 V,I
OL
= 3.0毫安
V
CC
< 2.5 V,I
OL
= 1.0毫安
参数
测试条件
阅读中,f
SCL
= 400千赫
写,女
SCL
= 400千赫
所有的I / O引脚的GND或V
CC
在脚GND或V
CC
0.5
V
CC
x 0.7
民
最大
1
1
1
1
V
CC
x 0.3
V
CC
+ 0.5
0.4
0.2
单位
mA
mA
mA
mA
V
V
V
V
表4.引脚的阻抗特性
(V
CC
= 1.8 V至5.5 V ,T
A
=
40°C
至+ 85°C ,除非另有规定编)
符号
C
IN
(注4 )
C
IN
(注4 )
I
WP
(注5 )
参数
SDA I / O引脚电容
输入电容(其他引脚)
WP输入电流
V
IN
= 0 V
V
IN
= 0 V
V
IN
& LT ; V
IH
, V
CC
= 5.5 V
V
IN
& LT ; V
IH
, V
CC
= 3.3 V
V
IN
& LT ; V
IH
, V
CC
= 1.8 V
V
IN
& GT ; V
IH
条件
最大
8
6
200
150
100
1
单位
pF
pF
mA
4.这些参数,并初步设计或过程的变化影响,根据相应的AEC -Q100标准的参数进行测试后,
和JEDEC测试方法。
5.如果没有驱动, WP引脚被拉低到GND内部。为了提高抗噪声能力,内部上拉下来是比较强的;
因此,在外部驱动器必须能够提供下拉试图驱动输入高电平时的电流。为了节省电能,如
输入电平超过了CMOS输入缓冲器( 0.5× Ⅴ的跳变点
CC
) ,强下拉恢复到一个微弱的电流源。
http://onsemi.com
2
CAT24C164
上电复位( POR )
CAT24C164集成上电复位( POR )
电路,它保护内部逻辑对供电
在错误的状态。
一个CAT24C164装置将启动进入待机模式
经过V
CC
超过POR触发水平和意志力
成复位模式时, V
CC
降到低于POR
触发电平。这种双向电复位功能保护
下面一个临时设备对“欠压”故障
失电。
引脚说明
SCL :
串行时钟输入引脚接受串行时钟
由主机产生。
SDA :
串行数据I / O引脚接收输入数据和
发送存储在EEPROM中的数据。在发射模式下,该引脚
为漏极开路。获取上的正边沿数据,和是
发表在SCL的下降沿。
A
0
, A
1
AND A
2
:
地址输入设置设备地址
级联多个器件时。如果没有驱动,这些
引脚内部拉低。
该CAT24C164可与兼容
CAT24C16通过把一个
2
, A
1
AND A
0
到V
SS
或留下
2
,
A
1
AND A
0
FL燕麦。
WP :
写保护输入引脚禁止所有的写
操作,当拉高。如果没有驱动,该引脚为
拉低内部。
功能说明
该CAT24C164支持内部集成电路
2
C)总线的数据传输协议,它定义了一个设备
(I
将数据发送到总线上的一个发送器和一个设备
接收数据作为接收器。数据流是由一个控制
主设备产生串行时钟和所有
起始和停止条件。该CAT24C164充当
从设备。 Master和Slave作为候补要么
发送器或接收器。
I
2
C总线协议
在我
2
C总线由两个'线', SCL和SDA 。该
两根线被连接到V
CC
通过拉电源
电阻器。 Master和Slave设备连接到2线
通过各自的SCL和SDA引脚总线。发射
器件拉低SDA线,以'发射' ,'0'和
它发布到'发射' '1' 。
当公交车是不是数据传输,可以只启动
忙(见交流特性) 。
在数据传输期间, SDA线必须保持稳定
而SCL线为高电平。的SDA过渡而SCL
为高将被视为启动或停止条件
(图2) 。起始条件之前的所有命令。它
由高到低的SDA过渡而SCL
为HIGH 。在开始充当一个'唤醒'呼吁所有
接收器。不存在一个起始,一个从不会回应
命令。停止条件完成的所有命令。
它由低到高的SDA过渡而SCL
为高。
设备寻址
总线主机通过发送一个开始传输
启动条件。然后主机发送的地址
特别是从设备被请求。最显著
8位从机地址位固定为1 (见图3) 。该
接下来的三个显著位(A
2
, A
1
, A
0
)是该设备的地址
位,并确定哪个设备或该设备的一部分
主器件访问(即A
1
位必须是恭维
在A
1
输入引脚的信号) 。多达八个CAT24C164设备
可以由系统单独寻址。接下来的三个
比特用作数据的三个最显著位
字地址。从指定地址的最后一位
无论是读或写操作将被执行。当
此位被设置为1时,选择一个读操作,并且当设置
为0时,选择一个写操作。
应答
处理从站地址后,从机响应
有一个确认( ACK)通过拉低SDA线
9时
th
时钟周期(图4) 。从机也将
确认地址字节,每个字节的数据呈现
在写模式。在阅读模式下,从移出一个数据字节,
然后释放9中SDA线
th
时钟周期。如
只要法师承认的数据,从机将
继续传输。法师被终止会话
不承认通过最后一个数据字节( NOACK )和
发出一个停止条件。总线时序示于
图5中。
http://onsemi.com
4