2002年11月
T
T
ODUC
DUC
TE公关
LE
TE P R R一吨
U
OBSO
te
BSTIT
LE SU支持CEN / TSC
S IB
POS
al
om
针对我们的工艺ww.intersil.c
t
联系TERSIL或W
N
1-888-I
CA3304 , CA3304A
4位, 25 MSPS ,
闪光的A / D转换器
特点
CMOS /与视频速度SOS低功耗(典型值) 。 。 25mW的
并行转换技术
单电源电压。 。 。 。 。 。 。 。 。 。 。 3V至7.5V
25MHz的采样率( 40ns的转换时间)在5V
供应
4位锁存三态输出与溢流和
数据更改输出
1
/ LSB最大非线性(A版)
8
固有的抗闩锁由于SOS过程
双极性输入范围,可选第二个电源
宽输入带宽(典型值) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 25MHz的
描述
Intersil的CA3304是一款CMOS并行( FLASH )模拟 -
专为要求苛刻的应用程序的两个数字转换器
低功耗和高速数字化。 Digitiz-
荷兰国际集团在25MHz的,例如,仅需要大约35MW 。
在CA3304工作在很宽的,满量程信号输入
电压范围0.5V上升到电源电压。动力
消耗低至10mW的,这取决于时钟
频率选择。
本征高转化率使得CA3304类型
非常适合于数字化处理的高速信号。该溢流
位使得有可能两个或多个CA3304s连接
串联,以增加转换系统的分辨率。
两个CA3304s一系列连接可用于亲
达斯一个5位, 25MHz的转换器。两个CA3304s操作
平行双转换速度(即增加
采样速率从25MHz的至50MHz ) 。数据更改PIN
表示当本输出不同于前,
从而允许数据存储的压缩。
十六个并联的自动平衡电压比较器测
确认输入电压相对于一个已知的参考
产生的CA3304并行比特输出。十五的COM
parators需要来量化所有的输入电压电平在这
4位转换器,以及附加的比较器需要
该溢流位。
应用
高速A / D转换
超声特征分析
瞬态信号分析
高能物理研究
通用混合型ADC
光学字符识别
雷达脉冲分析
运动特征分析
机器人视觉
RSSI电路
产品编号信息
PART NUMBER非线性( INL , DNL )
CA3304E
CA3304AE
CA3304M
CA3304AM
CA3304D
CA3304AD
±0.25
最低位
±0.125
最低位
±0.25
最低位
±0.125
最低位
±0.25
最低位
±0.125
最低位
采样率
为25MHz ( 40ns的)
为25MHz ( 40ns的)
为25MHz ( 40ns的)
为25MHz ( 40ns的)
为25MHz ( 40ns的)
为25MHz ( 40ns的)
TEMP 。 RANGE (
o
C)
-40到85
-40到85
-40到85
-40到85
-55至125
-55至125
包
16 Ld的PDIP
16 Ld的PDIP
16 Ld的SOIC ( W)
16 Ld的SOIC ( W)
16 Ld的SBDIP
16 Ld的SBDIP
PKG 。号
E16.3
E16.3
M16.3
M16.3
D16.3
D16.3
引脚
CA3304 ( SBDIP , PDIP , SOIC )
顶视图
第1位( LSB ) 1
2位2
第3位3
第4位4
数据变更( DC ) 5
溢出( OF) 6
CE2 7
V
SS
8
16 V
DD
15 CLK
14 V
AA
-
13 V
REF
-
12 V
REF
+
11 V
IN
10 V
AA
+
9 CE1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有 Intersil公司美洲2002.版权所有
提及的所有其他商标均为其各自所有者的财产。
FN1790.3
1
CA3304 , CA3304A
绝对最大额定值
直流电源电压范围(Ⅴ
DD
或V
AA
+)
(电压参考V
SS
或V
AA
- 终奌站,
无论是更负) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5V至+ 8V
输入电压范围
CE1 , CE2输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 V
SS
-0.5V到V
DD
+0.5V
时钟,V
REF
+, V
REF
-, V
IN
输入。 。 。 。 。 V
AA
- -0.5V至V
AA
- +0.5V
直流输入电流,任何输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±20mA
热信息
热电阻(典型值,注1 )
θ
JA
(
o
C / W )
θ
JC
(
o
C / W )
SBDIP包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
80
22
PDIP封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
90
不适用
SOIC封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
100
不适用
最高结温
陶瓷封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 175
o
C
塑料包装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150
o
C
最大存储温度范围(T
英镑
) . . . -65
o
C至150
o
C
最大的铅温度(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 300
o
C
( SOIC - 只会提示)
工作条件
推荐的电源电压范围(V
DD
或V
AA
+)。 。 。 。 。 3V至7.5V
推荐V
AA
+电压范围。 。 。 。 。 。 V
DD
-1V到V
DD
+2.5V
推荐V
AA
- 电压范围。 。 。 。 。 。 。 V
SS
-2.5V到V
SS
+1V
工作温度
CA3304D 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55
o
C至125
o
C
CA3304E , CA3304M 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40
o
C至85
o
C
注意:如果运行条件超过上述“绝对最大额定值” ,可能对器件造成永久性损坏。这是一个压力只有额定值和运作
该设备在这些或以上的本规范的业务部门所标明的任何其他条件是不是暗示。
注意:
1.
θ
JA
测定用安装在评价PC板在自由空气中的分量。
电气规格
T
A
= 25
o
C,V
REF
+ = 2V, V
DD
= V
AA
+ = 5V, V
AA
- = V
REF
- = V
SS
= GND ,女
CLK
= 25MHz的
除非另有说明
测试条件
民
典型值
最大
单位
参数
系统性能
决议
输入错误
积分线性度
错误
差分线性
错误
偏移误差
(未经调整)
增益误差
(未经调整)
CA3304A
CA3304
CA3304A
CA3304
CA3304A
CA3304
CA3304A
CA3304
4
-
-
-
-
-
-
-
-
-
±0.1
±0.125
±0.1
±0.125
-
-
-
-
-
±0.125
±0.25
±0.125
±0.25
±0.75
±1.0
±0.75
±1.0
位
最低位
最低位
最低位
最低位
最低位
最低位
最低位
最低位
动态特性
(输入信号电平0.5分贝低于满量程)
转换时序
孔径延迟
f
S
= 25MHz的,女
IN
= 100kHz的
f
S
= 25MHz的,女
IN
= 5MHz时,
f
S
= 25MHz的,女
IN
= 100kHz的
f
S
= 25MHz的,女
IN
= 5MHz时,
f
S
= 25MHz的,女
IN
= 100kHz的
f
S
= 25MHz的,女
IN
= 5MHz时,
有效位数, ENOB
f
S
= 25MHz的,女
IN
= 100kHz的
f
S
= 25MHz的,女
IN
= 5MHz时,
模拟输入
输入范围
输入加载
满量程输入范围
输入电容
输入电流
V
IN
= 2V (注2)
(注1,4)
0.5
-
-
-
10
150
V
AA
-
200
V
pF
A
-
-
-
-
-
-
-
-
-
3
23.7
23.6
23.4
22.8
-34.5
-31.0
3.67
3.57
-
-
-
-
-
-
-
-
-
ns
dB
dB
dB
dB
dBc的
dBc的
位
位
信号噪声比,信噪比
RMS信号
=
RMS噪声
信噪比, SINAD
RMS信号
=
RMS噪声+失真
总谐波失真THD
2
CA3304 , CA3304A
电气规格
T
A
= 25
o
C,V
REF
+ = 2V, V
DD
= V
AA
+ = 5V, V
AA
- = V
REF
- = V
SS
= GND ,女
CLK
= 25MHz的
除非另有说明
(续)
测试条件
(注4 )
民
-
-
典型值
25
40
最大
f
CLK
/2
-
单位
兆赫
兆赫
参数
允许的输入带宽
-3dB输入带宽
参考输入
输入范围
V
REF
+范围
V
REF
- 范围
输入加载
数字输入
数字输入
最大V
IN
低
时钟
CE1 , CE2
最小V
IN
,高
时钟
CE1 , CE2
输入漏,除CLK
输入漏电流, CLK
数字输出
数字输出
输出低电平(漏)电流
输出高(资料来源)电流
三态泄漏电流
时序特性
转换时序
最高转换速度
自动平衡时间(
φ
1)
采样时间(
φ
2)
输出时序
数据有效延迟
数据保持时间
输出使能时间
输出禁止时间
电源特性
设备的电流,I
AA
梯形电阻阻抗
(注4 )
(注4 )
V
IN
= 5V , CLK =低
V
AA
-
+0.5
V
AA
-
640
-
-
-
V
AA
+
V
AA
+ -
0.5
960
V
V
(注3,4)
(注4 )
(注3,4)
(注4 )
V = 0V, 5V
(注3)
-
-
0.7× V
AA
0.7 x
V
DD
-
-
-
-
-
-
-
±100
0.3× V
AA
0.3 x
V
DD
-
-
±1
±150
V
V
V
V
A
A
V
O
= 0.4V
V
O
= 4.6V
V
O
= 0V, 5V
6
-3
-
-
-
±0.2
-
-
±5
mA
mA
A
CLK =方波
25
20
20
35
-
-
30
25
15
10
-
MSPS
ns
ns
ns
ns
ns
ns
-
5000
40
-
-
-
(注4 )
(注4 )
-
15
-
-
连续时钟
连续
φ
2
连续
φ
1
-
-
-
-
-
-
5.5
0.4
2
1.5
5
5
-
-
-
-
10
20
mA
mA
mA
mA
mA
mA
设备的电流,I
DD
V
AA
+ = 5V,
V
SS
CE1 = = V
AA
- = CLK = GND
V
AA
+ = 7V
注意事项:
连续时钟
连续
φ
2
连续
φ
1
1.全量程输入范围,V
REF
+ - V
REF
- 可以是在0.5V至V的范围内
AA
+ -V
AA
- 伏。线性误差在较低的满量程范围的增加,
但是。
2,输入电流是由于能量转移到输入在采样周期的开始。该平均值是依赖于输入和VDD
电压。
3. CLK输入是CMOS反相器具有50kΩ的反馈电阻。它采用了V
AA
+和V
AA
- 物资。这可能是交流耦合
用1V
P-P
最小的来源。
4.参数没有进行测试,但已经过设计或特性保证。
3
CA3304 , CA3304A
引脚说明
引脚数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
名字
第1位
第2位
第3位
4位
DC
OF
CE2
V
SS
CE1
V
AA
+
V
IN
V
REF
+
V
REF
-
V
AA
-
CLK
V
DD
第1位( LSB ) 。
第2位。
第3位。
第4位( MSB)。
数据的变化。
溢出。
三态输出使能输入,低电平有效。看到芯片使能真值表。
数字地。
三态输出使能输入,高电平有效。看到芯片使能真值表。
模拟电源, + 5V 。
模拟信号输入。
参考电压正输入。
参考电压的负输入。
模拟地。
时钟输入。
数字电源, + 5V 。
芯片使能真值表
CE1
0
1
X
X =不关心
表1.输出代码表
输入电压( V)
CODE
描述
零
1 LSB
2 LSB
1
/满量程-1 LSB
2
1
/满量程
2
1
/满量程1 LSB
2
描述
输出数据位
(高= TRUE)
CE2
1
1
0
第1位 - 第4位
有效
三态
三态
DC ,作者
有效
有效
三态
输出代码
3.2V
0V
0
0.2
0.4
1.4
1.6
1.8
2.8
3.0
3.2
0.2
4.8V
0V
0
0.3
0.6
2.1
2.4
2.7
4.2
4.5
4.8
0.3
OF
0
0
0
0
0
0
0
0
1
B4
0
0
0
0
1
1
1
1
1
B3
0
0
0
1
0
0
1
1
1
B2
0
0
1
1
0
0
1
1
1
B1
0
1
0
1
0
1
0
1
1
十进制
算
0
1
2
7
8
9
14
15
31
V
REF
+ = 1V
V
REF
- = -1V
-1.000
-0.875
-0.750
-0.125
0
0.125
0.750
0.875
1.000
0.125
1.6V
0V
0
0.1
0.2
0.7
0.8
0.9
1.4
1.5
1.6
0.1
2V
0V
0
0.125
0.250
0.875
1.000
1.125
1.750
1.875
2.000
0.125
满量程-1 LSB
满量程
溢流
步长
注意:
1.列出的电压的各个输出代码表示为它的相关联的参考电压的函数的理想中心看看理想传递
曲线图6中的输出代码应该存在于一个输入等于理想中心电压
±
1
/
2
的步长。
4
CA3304 , CA3304A
工作原理图
φ
2
V
AA
+
V
DD
16
产量
注册
Q
CLK
三态
DRIVERS
5数据
变化
φ
2
φ
1
V
IN
11
1
/ R
2
φ
1
φ
1
φ
1
10
D
算
16
Q
Q
CLK
6溢出
12
V
REF
+
R
CAB # 16
LATCH
16
Q
CLK
算
编码器
8
逻辑
Q
D
ARRAY
LATCH
8
4位4
R
CAB # 8
R
Q
CLK
3位3
Q
CLK
2位2
R
V
REF
-
1
13
50k
时钟
15
/
2
R
D
算
1
Q
CAB比较器# 1
φ
1 (自动平衡)
φ
2 (未知样本)
LATCH
0
14
V
AA
-
8
V
SS
Q
CLK
1第1位( LSB )
9 CE1
7 CE2
级联自动平衡( CAB )
注: CE1和CE2输入和数据输出具有标准CMOS保障网络,以V
DD
和V
SS
。模拟输入和时钟有
标准CMOS保障网络,以V
AA
+和V
AA
-.
时序图
数据移入
输出寄存器
1
时钟
0
1
B1 - B4 ,直流&
0
φ
1
AUTO
平衡
比较数据
LATCHED
φ
2
示例1
AUTO
平衡
样品2
AUTO
平衡
样品3
数据有效0
t
HO
t
D
数据有效1
数据有效2
图1.时序图
CE1
CE2
t
DIS
BITS 1-4
高
阻抗
t
EN
t
DIS
t
EN
高
阻抗
高
阻抗
DC ,作者
图2.输出允许/禁止时序
5
CA3304 , CA3304A
1997年8月
4位, 25 MSPS ,
闪光的A / D转换器
描述
Intersil的CA3304是一款CMOS并行( FLASH )模拟 -
专为要求苛刻的应用程序的两个数字转换器
低功耗和高速数字化。 Digitiz-
荷兰国际集团在25MHz的,例如,仅需要大约35MW 。
在CA3304工作在很宽的,满量程信号输入
电压范围0.5V上升到电源电压。动力
消耗低至10mW的,这取决于时钟
频率选择。
本征高转化率使得CA3304类型
非常适合于数字化处理的高速信号。该溢流
位使得有可能两个或多个CA3304s连接
串联,以增加转换系统的分辨率。
两个CA3304s一系列连接可用于亲
达斯一个5位, 25MHz的转换器。两个CA3304s操作
平行双转换速度(即增加
采样速率从25MHz的至50MHz ) 。数据更改PIN
表示当本输出不同于前,
从而允许数据存储的压缩。
十六个并联的自动平衡电压比较器测
确认输入电压相对于一个已知的参考
产生的CA3304并行比特输出。十五的COM
parators需要来量化所有的输入电压电平在这
4位转换器,以及附加的比较器需要
该溢流位。
特点
CMOS /与视频速度SOS低功耗(典型值) 。 。 25mW的
并行转换技术
单电源电压。 。 。 。 。 。 。 。 。 。 。 。 3V至7.5V
25MHz的采样率( 40ns的转换时间)在5V
供应
4位锁存三态输出与溢流和
数据更改输出
1
/ LSB最大非线性(A版)
8
固有的抗闩锁由于SOS过程
双极性输入范围,可选第二个电源
宽输入带宽(典型值) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 25MHz的
应用
高速A / D转换
超声特征分析
瞬态信号分析
高能物理研究
通用混合型ADC
光学字符识别
雷达脉冲分析
运动特征分析
机器人视觉
RSSI电路
订购信息
PART NUMBER非线性( INL , DNL )
CA3304E
CA3304AE
CA3304M
CA3304AM
CA3304D
CA3304AD
±0.25
最低位
±0.125
最低位
±0.25
最低位
±0.125
最低位
±0.25
最低位
±0.125
最低位
采样率
为25MHz ( 40ns的)
为25MHz ( 40ns的)
为25MHz ( 40ns的)
为25MHz ( 40ns的)
为25MHz ( 40ns的)
为25MHz ( 40ns的)
TEMP 。 RANGE (
o
C)
-40到85
-40到85
-40到85
-40到85
-55至125
-55至125
包
16 Ld的PDIP
16 Ld的PDIP
16 Ld的SOIC ( W)
16 Ld的SOIC ( W)
16 Ld的SBDIP
16 Ld的SBDIP
PKG 。号
E16.3
E16.3
M16.3
M16.3
D16.3
D16.3
引脚
CA3304 ( SBDIP , PDIP , SOIC )
顶视图
第1位( LSB ) 1
2位2
第3位3
第4位4
数据变更( DC ) 5
溢出( OF) 6
CE2 7
V
SS
8
16 V
DD
15 CLK
14 V
AA
-
13 V
REF
-
12 V
REF
+
11 V
IN
10 V
AA
+
9 CE1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143 | 1999版权所有 Intersil公司
网络文件编号
1790.2
4-7
CA3304 , CA3304A
绝对最大额定值
直流电源电压范围(Ⅴ
DD
或V
AA
+)
(电压参考V
SS
或V
AA
- 终奌站,
无论是更负) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.5V至+ 8V
输入电压范围
CE1 , CE2输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 V
SS
-0.5V到V
DD
+0.5V
时钟,V
REF
+, V
REF
-, V
IN
输入。 。 。 。 。 V
AA
- -0.5V至V
AA
- +0.5V
直流输入电流,任何输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±20mA
热信息
热电阻(典型值,注1 )
θ
JA
(
o
C / W )
θ
JC
(
o
C / W )
SBDIP包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
80
22
PDIP封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
90
不适用
SOIC封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
100
不适用
最高结温
陶瓷封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 175
o
C
塑料包装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150
o
C
最大存储温度范围(T
英镑
) . . . -65
o
C至150
o
C
最大的铅温度(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 300
o
C
( SOIC - 只会提示)
工作条件
推荐的电源电压范围(V
DD
或V
AA
+)。 。 。 。的3.3V至7.5V
推荐V
AA
+电压范围。 。 。 。 。 。 V
DD
-1V到V
DD
+2.5V
推荐V
AA
- 电压范围。 。 。 。 。 。 。 V
SS
-2.5V到V
SS
+1V
工作温度
CA3304D 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55
o
C至125
o
C
CA3304E , CA3304M 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40
o
C至85
o
C
注意:如果运行条件超过上述“绝对最大额定值” ,可能对器件造成永久性损坏。这是一个压力只有额定值和运作
该设备在这些或以上的本规范的业务部门所标明的任何其他条件是不是暗示。
注意:
1.
θ
JA
测定用安装在评价PC板在自由空气中的分量。
电气连接特定的阳离子
T
A
= 25
o
C,V
REF
+ = 2V, V
DD
= V
AA
+ = 5V, V
AA
- = V
REF
- = V
SS
= GND ,女
CLK
= 25MHz的
除非另有规定编
测试条件
民
典型值
最大
单位
参数
系统性能
决议
输入错误
积分线性度
错误
差分线性
错误
偏移误差
(未经调整)
增益误差
(未经调整)
CA3304A
CA3304
CA3304A
CA3304
CA3304A
CA3304
CA3304A
CA3304
4
-
-
-
-
-
-
-
-
-
±0.1
±0.125
±0.1
±0.125
-
-
-
-
-
±0.125
±0.25
±0.125
±0.25
±0.75
±1.0
±0.75
±1.0
位
最低位
最低位
最低位
最低位
最低位
最低位
最低位
最低位
动态特性
(输入信号电平0.5分贝低于满量程)
转换时序
孔径延迟
f
S
= 25MHz的,女
IN
= 100kHz的
f
S
= 25MHz的,女
IN
= 5MHz时,
f
S
= 25MHz的,女
IN
= 100kHz的
f
S
= 25MHz的,女
IN
= 5MHz时,
f
S
= 25MHz的,女
IN
= 100kHz的
f
S
= 25MHz的,女
IN
= 5MHz时,
有效位数, ENOB
f
S
= 25MHz的,女
IN
= 100kHz的
f
S
= 25MHz的,女
IN
= 5MHz时,
模拟输入
输入范围
输入加载
满量程输入范围
输入电容
输入电流
V
IN
= 2V (注2)
(注1,4)
0.5
-
-
-
10
150
V
AA
-
200
V
pF
A
-
-
-
-
-
-
-
-
-
3
23.7
23.6
23.4
22.8
-34.5
-31.0
3.67
3.57
-
-
-
-
-
-
-
-
-
ns
dB
dB
dB
dB
dBc的
dBc的
位
位
信号噪声比,信噪比
RMS信号
=
RMS噪声
信噪比, SINAD
RMS信号
=
RMS噪声+失真
总谐波失真THD
4-8
CA3304 , CA3304A
电气连接特定的阳离子
T
A
= 25
o
C,V
REF
+ = 2V, V
DD
= V
AA
+ = 5V, V
AA
- = V
REF
- = V
SS
= GND ,女
CLK
= 25MHz的
除非另有规定编
(续)
测试条件
(注4 )
民
-
-
典型值
25
40
最大
f
CLK
/2
-
单位
兆赫
兆赫
参数
允许的输入带宽
-3dB输入带宽
参考输入
输入范围
V
REF
+范围
V
REF
- 范围
输入加载
数字输入
数字输入
最大V
IN
低
时钟
CE1 , CE2
最小V
IN
,高
时钟
CE1 , CE2
输入漏,除CLK
输入漏电流, CLK
数字输出
数字输出
输出低电平(漏)电流
输出高(资料来源)电流
三态泄漏电流
时序特性
转换时序
最高转换速度
自动平衡时间(
φ
1)
采样时间(
φ
2)
输出时序
数据有效延迟
数据保持时间
输出使能时间
输出禁止时间
电源特性
设备的电流,I
AA
梯形电阻阻抗
(注4 )
(注4 )
V
IN
= 5V , CLK =低
V
AA
- +0.5
V
AA
-
640
-
-
-
V
AA
+
V
AA
+ -0.5
960
V
V
(注3,4)
(注4 )
(注3,4)
(注4 )
V = 0V, 5V
(注3)
-
-
0.7× V
AA
0.7× V
DD
-
-
-
-
-
-
-
±100
0.3× V
AA
0.3× V
DD
-
-
±1
±150
V
V
V
V
A
A
V
O
= 0.4V
V
O
= 4.6V
V
O
= 0V, 5V
6
-3
-
-
-
±0.2
-
-
±5
mA
mA
A
CLK =方波
25
20
20
35
-
-
30
25
15
10
-
MSPS
ns
ns
ns
ns
ns
ns
-
5000
40
-
-
-
(注4 )
(注4 )
-
15
-
-
连续时钟
连续
φ
2
连续
φ
1
-
-
-
-
-
-
5.5
0.4
2
1.5
5
5
-
-
-
-
10
20
mA
mA
mA
mA
mA
mA
设备的电流,I
DD
V
AA
+ = 5V,
V
SS
CE1 = = V
AA
- = CLK = GND
V
AA
+ = 7V
注意事项:
连续时钟
连续
φ
2
连续
φ
1
1.全量程输入范围,V
REF
+ - V
REF
- 可以是在0.5V至V的范围内
AA
+ -V
AA
- 伏。线性误差在较低的满量程范围的增加,
但是。
2,输入电流是由于能量转移到输入在采样周期的开始。该平均值是依赖于输入和VDD
电压。
3. CLK输入是CMOS反相器具有50kΩ的反馈电阻。它采用了V
AA
+和V
AA
- 物资。这可能是交流耦合
用1V
P-P
最小的来源。
4.参数没有进行测试,但已经过设计或特性保证。
4-9
CA3304 , CA3304A
引脚说明
引脚数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
名字
第1位
第2位
第3位
4位
DC
OF
CE2
V
SS
CE1
V
AA
+
V
IN
V
REF
+
V
REF
-
V
AA
-
CLK
V
DD
第1位( LSB ) 。
第2位。
第3位。
第4位( MSB)。
数据的变化。
溢出。
三态输出使能输入,低电平有效。看到芯片使能真值表。
数字地。
三态输出使能输入,高电平有效。看到芯片使能真值表。
模拟电源, + 5V 。
模拟信号输入。
参考电压正输入。
参考电压的负输入。
模拟地。
时钟输入。
数字电源, + 5V 。
芯片使能真值表
CE1
0
1
X
X =不关心
表1.输出代码表
输入电压( V)
CODE
描述
零
1 LSB
2 LSB
1
/满量程-1 LSB
2
1
/满量程
2
1
/满量程1 LSB
2
描述
输出数据位
(高= TRUE)
CE2
1
1
0
第1位 - 第4位
有效
三态
三态
DC ,作者
有效
有效
三态
输出代码
3.2V
0V
0
0.2
0.4
1.4
1.6
1.8
2.8
3.0
3.2
0.2
4.8V
0V
0
0.3
0.6
2.1
2.4
2.7
4.2
4.5
4.8
0.3
OF
0
0
0
0
0
0
0
0
1
B4
0
0
0
0
1
1
1
1
1
B3
0
0
0
1
0
0
1
1
1
B2
0
0
1
1
0
0
1
1
1
B1
0
1
0
1
0
1
0
1
1
十进制
算
0
1
2
7
8
9
14
15
31
V
REF
+ = 1V
V
REF
- = -1V
-1.000
-0.875
-0.750
-0.125
0
0.125
0.750
0.875
1.000
0.125
1.6V
0V
0
0.1
0.2
0.7
0.8
0.9
1.4
1.5
1.6
0.1
2V
0V
0
0.125
0.250
0.875
1.000
1.125
1.750
1.875
2.000
0.125
满量程-1 LSB
满量程
溢流
步长
注意:
1.列出的电压的各个输出代码表示为它的相关联的参考电压的函数的理想中心看看理想传递
曲线图6中的输出代码应该存在于一个输入等于理想中心电压
±
1
/
2
的步长。
4-10
CA3304 , CA3304A
工作原理图
φ
2
V
AA
+
V
DD
16
产量
注册
Q
CLK
三态
DRIVERS
5数据
变化
φ
2
φ
1
V
IN
11
1
/ R
2
φ
1
φ
1
φ
1
10
D
算
16
Q
Q
CLK
6溢出
12
V
REF
+
R
CAB # 16
LATCH
16
Q
CLK
算
编码器
8
逻辑
D
Q
ARRAY
LATCH
8
4位4
R
CAB # 8
R
Q
CLK
3位3
Q
CLK
2位2
R
V
REF
-
1
13
50k
时钟
15
/
2
R
D
算
1
Q
CAB比较器# 1
φ
1 (自动平衡)
φ
2 (未知样本)
LATCH
0
14
V
AA
-
8
V
SS
Q
CLK
1第1位( LSB )
9 CE1
7 CE2
级联自动平衡( CAB )
注: CE1和CE2输入和数据输出具有标准CMOS保障网络,以V
DD
和V
SS
。模拟输入和时钟有
标准CMOS保障网络,以V
AA
+和V
AA
-.
时序图
数据移入
输出寄存器
φ
1
1
时钟
0
1
B1 - B4 ,直流&
0
t
HO
AUTO
平衡
比较数据
LATCHED
φ
2
示例1
AUTO
平衡
样品2
AUTO
平衡
样品3
数据有效2
数据有效0
t
D
数据有效1
图1.时序图
CE1
CE2
t
DIS
BITS 1-4
高
阻抗
t
EN
t
DIS
t
EN
高
阻抗
高
阻抗
DC ,作者
图2.输出允许/禁止时序
4-11