C9950
3.3V , 180 MHz时,多路输出时钟驱动器
产品特点
180 - MHz时钟支持
支持的PowerPC ,英特尔
和RISC处理器
9时钟输出:频率可配置
振荡器或晶体参考输入
输出禁用控制
扩频兼容
引脚兼容MPC950
工业级温度范围。范围:-40 ° C至+ 85°C
32引脚TQFP封装
表1.频率表
[1]
FB_SEL = 1
SEL
( A:D )
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111
QA
4x
4x
4x
4x
4x
4x
4x
4x
2x
2x
2x
2x
2x
2x
2x
2x
QB
2x
2x
2x
2x
x
x
x
x
2x
2x
2x
2x
x
x
x
x
QC
(0,1)
2x
2x
x
x
2x
2x
x
x
2x
2x
x
x
2x
2x
x
x
QD
(0:4)
2x
x
2x
x
2x
x
2x
x
2x
x
2x
x
2x
x
2x
x
FB_SEL = 1
QA QB
8x
8x
8x
8x
8x
8x
8x
8x
4x
4x
4x
4x
4x
4x
4x
4x
4x
4x
4x
4x
2x
2x
2x
2x
4x
4x
4x
4x
2x
2x
2x
2x
QC
(0,1)
4x
4x
2x
2x
4x
4x
2x
2x
4x
4x
2x
2x
4x
4x
2x
2x
QD
(0:4)
4x
2x
4x
2x
4x
2x
4x
2x
4x
2x
4x
2x
4x
2x
4x
2x
注意:
l将x =是参考输入频率
框图
拉美经济体系
PLL_EN
TCLK
REF_SEL
VCO
200-
480MHz
引脚配置
LPF
8/ 16
FB_SEL
SELB
SELC
MR / OE #
4/ 8
QB
4/ 8
QC0
QC1
VDD
FB_SEL
拉美经济体系
SELB
SELC
SELD
VSS
XIN
1
2
3
4
5
6
7
8
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
XIN
XOUT
OSC
相
探测器
2/ 4
QA
REF_SEL
PLL_EN
TCLK
VSS
QA
VDDC
QB
VSS
C9950
9
10
11
12
13
14
15
16
QC0
VDDC
QC1
VSS
QD0
VDDC
QD1
VSS
上电复位
4/ 8
QD0
QD1
SELD
QD2
QD3
QD4
赛普拉斯半导体公司
文件编号: 38-07072牧师* C
3901北一街
圣荷西
XOUT
MR / OE #
VDDC
QD4
VSS
QD3
VDDC
QD2
CA 95134 408-943-2600
修订后的2002年12月21日
C9950
引脚说明
[2]
针
8
9
30
28
26
22, 24
12, 14, 16, 18, 20
2
名字
XIN
XOUT
TCLK
QA
QB
QC(1,0)
量子点(4 :0)
FB_SEL
VDDC
VDDC
VDDC
VDDC
PWR
I / O
I
0
I
O
O
O
O
I
PD
TYPE
描述
振荡器输入。连接到晶体。
振荡器输出。连接到晶体。
外部测试时钟输入。
时钟输出。看到频率表。
时钟输出。看到频率表。
时钟输出。看到频率表。
时钟输出。看到频率表。
反馈选择输入。
如果FB_SEL = 1,那么( ÷8 )计数器在PLL选馈
回圈。
如果FB_SEL = 0,则( ÷16 )计数器在PLL选
反馈回路。
主复位/输出使能输入。当置为高电平,复位
所有的内部触发器,并禁止所有的输出。
当拉低,释放内部触发器的复位
使所有的输出。
PLL使能输入。当置为高电平,使能PLL 。和
当设置为低, PLL被旁路。
参考选择输入。当高, TCLK是参考时钟
和低电平时,晶体振荡器被选择。
频率选择输入。看到频率表。
如果SEL_ = 1,则QA分频器=
÷4,
QB :D分=
÷8
如果SEL_ = 0,则QA分频器=
÷2,
QB :D分=
÷4
3.3V电源的输出时钟缓冲器。
3.3V电源的PLL
共同点
10
MR / OE #
I
31
32
3, 4, 5, 6
PLL_EN
REF_SEL
SEL ( A:D )
I
I
I
11, 15, 19, 23, 27
1
7, 13, 17, 21, 25,
29
VDDC
VDD
VSS
注意:
2. PD =内部下拉, PU =内部上拉电阻。
文件编号: 38-07072牧师* C
第2 7
C9950
描述
在C9950具有集成PLL ,提供低偏移和
低抖动时钟输出的高性能微处理器。
该PLL可以确保稳定的运行给定的VCO是
构造为200兆赫和480兆赫之间运行。这使得
从25兆赫至180兆赫的宽范围的输出频率。
内部VCO频率由8或16的COM和分割
相比于输入参考时钟。这些可选择的分频器
允许输入参考时钟的灵活性。内部VCO是
在运行的2倍或4倍的高速输出( QA ) ,和4倍或8倍
的输出Q( A: D)的根据不同的配置(参见
表
2).
使用偶数分频器确保输出占空比
保持在50%。
输出频率
在C9950生成具有可编程频率输出
关系。作为一个结果,输入参考频率是
所期望的输出频率的函数(表
1).
在后续
荷兰国际集团的方框图显示了相应的参数
需要,为了计算输出频率。
FREF
相
探测器
LPF
VCO
/N
Qn
/m
图1 。
FREF = FVCO /平方米, FVCO = FQN ×N个
FREF = ( FQN X N) / M
其中,m = 8( FB_SEL = 1)或m = 16( FB_SEL = 0),和N = 2,4,或8取决于SEL_所示
表1中。
表2中。
输入
拉美经济体系
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
SELB
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
SELC
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
SELD
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
QA
VCO/2
VCO/2
VCO/2
VCO/2
VCO/2
VCO/2
VCO/2
VCO/2
VCO/4
VCO/4
VCO/4
VCO/4
VCO/4
VCO/4
VCO/4
VCO/4
QB
输出
QC
VCO/4
VCO/4
VCO/8
VCO/8
VCO/4
VCO/4
VCO/8
VCO/8
VCO/4
VCO/4
VCO/8
VCO/8
VCO/4
VCO/4
VCO/8
VCO/8
QD
VCO/4
VCO/8
VCO/4
VCO/8
VCO/4
VCO/8
VCO/4
VCO/8
VCO/4
VCO/8
VCO/4
VCO/8
VCO/4
VCO/8
VCO/4
VCO/8
VCO/4
VCO/4
VCO/4
VCO/4
VCO/8
VCO/8
VCO/8
VCO/8
VCO/4
VCO/4
VCO/4
VCO/4
VCO/8
VCO/8
VCO/8
VCO/8
文件编号: 38-07072牧师* C
第3页7
C9950
表3.建议的晶振参数
参数
T
C
T
S
T
A
C
L
R
ESR
描述
频率容差
注1
条件
分钟。
-
-
-
-
-
典型值。
-
-
-
20
40
马克斯。
±100
±100
5
-
80
单位
PPM
PPM
PPM /年
pF
欧
频率温度(T
A
-10至+ 60 ℃)的
[3]
稳定性
老化
负载电容
有效串联
电阻(ESR)
(前3年@ 25°C )
[3]
晶振的额定负载
[3]
注4
注意事项:
3.对于来自该设备的最佳性能,精确的频率,它是推荐的,但不是强制性的,所选用的晶体达到或超过这些
特定网络阳离子
4.较大的值可能会导致该设备表现出振荡启动问题
文件编号: 38-07072牧师* C
第4 7
C9950
最大额定值
[5]
最大输入电压相对于V
SS
: ............ V
SS
– 0.3V
最大输入电压相对于V
DD
:............. V
DD
+ 0.3V
存储温度: ................................- 65 ° C至+ 150°C
工作温度: ................................ -40 ° C至+ 85°C
最大的ESD保护.............................................. 2 KV
最大电源: .............................................. ..5.5V
最大输入电流: .............................................. .... ±20 mA内
该器件包含电路,以保护输入对
损坏,由于高静电压或电场;不过,
应采取预防措施,以避免应用程序的任何电压的
年龄大于最大额定电压至该电路更高。为
正确的操作,V
in
和V
OUT
应限制到
范围:
V
SS
& LT ; (V
in
或V
OUT
) & LT ; V
DD
未使用的输入必须始终连接到一个适当的逻辑电压
年龄层次(或V
SS
或V
DD
).
DC参数:
V
DD
= V
DDC
= 3.3V ±5% ,T
A
= -40 ° C至+ 85°C
参数
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DDC
I
DD
C
in
描述
输入低电压
输入高电压
低输入电流( @V
IL
= V
SS
)
输入大电流( @V
IL
=V
DD
)
输出低电压
输出高电压
静态电源电流
PLL电源电流
输入电容
注6
注6
I
OL
= 40毫安,注7
I
OH
= -40毫安,注7
所有V
DDC
和V
DD
V
DD
只
2.4
15
15
20
20
4
2.0
–120
120
0.5
条件
分钟。
典型值。
马克斯。
0.8
单位
V
V
A
A
V
V
mA
mA
pF
AC参数
[8]
:
V
DD
= V
DDC
= 3.3V ±5% ,T
A
= -40 ° C至+ 85°C
参数
TR / TF
FREF
值为fXTAL
FrefDC
FVCO
TLOCK
TR / TF
FOUT
描述
TCLK输入上升/下降
参考输入频率
晶体振荡器频率
参考输入占空比
PLL VCO锁定范围
最大PLL锁定时间
输出时钟的上升/下降时间
[10]
最大输出频率
0.8V至2.0V
QA = ( ÷ 2 )
QA / QB = ( ÷ 4 )
QB = ( ÷ 8 )
FoutDC
tpZL , tpZH
tpLZ , tpHZ
TCCJ
TSKEW0
输出占空比
输出使能时间(所有输出)
输出禁止时间(所有输出)
循环周期抖动(峰到峰)
[10]
任何输出到任何输出偏斜
[10]
±100
200
350
TCYCLE / 2 - 1
0.10
SEE
表3
详细信息
注9
10
25
200
条件
分钟。
典型值。
马克斯。
3.0
注2
25
75
480
10
1.0
180
120
60
TCYCLE / 2 + 1
6
7
ns
ns
ns
ps
ps
单位
ns
兆赫
兆赫
%
兆赫
ms
ns
兆赫
注意事项:
5.在任何输入或I / O引脚上的电压不能超过电期间的电源引脚。电源排序不是必需的。
6.输入具有内部上拉/下拉电阻影响的输入电流。
7.
驱动串联或并联端接50Ω (或50Ω到V
DD
/ 2)传输。输出缓冲器上演双控制驱动力,以/下减少了
拍摄。
8.参数由设计和特性保证。不是100 %生产测试。
9.最大和最小输入值是由VCO锁定范围的限制。
10.输出负载,每组30 pF的。
文件编号: 38-07072牧师* C
第5页第7