C8051F230
模拟外设
两个比较器
-
可编程迟滞
-
配置为产生中断或复位
VDD监视器
和
欠压检测器
片内JTAG调试
-
片内调试电路提供全速,
非侵入式的在系统调试(无仿真器
必填项)
-
提供了断点,单步,
观察点,堆栈监视器
-
检查/修改内存和寄存器
-
优越的性能仿真系统使用
ICE-芯片,目标吊舱,和插座
-
低成本,完整的开发套件
电源电压...................... 2.7V至3.6V
-
典型工作电流: 9毫安@ 25MHz的
-
典型的停止模式电流: <0.1uA
温度范围: -40 ° C至+ 85°C
°
°
48引脚TQFP封装
8K闪存, 256内存, 48引脚MCU
初步
8051-COMPATIBLE
核心
-
流水线指令结构;执行70 %
在1或2个系统时钟指示
-
最多
25MIPS
吞吐量与25MHz的时钟
-
扩展的中断处理程序
内存
-
256字节的数据RAM
-
8K字节FLASH ;在系统可编程的512
字节扇区
数码外设
-
32端口I / O (所有5V容限高灌电流)
TM
-
硬件SPI和UART可提供串行端口
同时
-
三个通用16位计数器/定时器
-
专用的看门狗定时器;双向复位
时钟源
-
内部可编程振荡器( 2至16MHz )
-
外部振荡器:晶体, RC ,C或时钟
-
可以切换之间的时钟源上的飞;
有用的省电模式
SPI是Motorola , Inc.的商标。
VDD
VDD
GND
GND
NC
NC
NC
NC
模拟/数字
动力
端口0
LATCH
UART
定时器0
定时器1
定时器2
P
0
M
U
X
P
0
D
r
v
P0.0/TX
P0.1/RX
P0.2//INT0
P0.3//INT1
P0.4/T0
P0.5/T1
P0.6/T2
P0.7/T2EX
TCK
TMS
TDI
TDO
/ RST
JTAG
逻辑
硬件调试
RESET
8
0
5
1
C
o
r
e
8kbyte
FL灰
256字节
内存
端口1
LATCH
CP0+
CP0
CP0
P
1
M
U
X
P
1
D
r
v
CP0-
CP1+
CP1
CP1
P1.0/CP0+
P1.1/CP0-
P1.2/CP0
P1.3/CP1+
P1.4/CP1-
P1.5/CP1
P1.6/SYSCLK
P1.7
CP1-
系统时钟
MONEN
VDD
MONITOR
外
振荡器
电路
国内
振荡器
WDT
端口2
LATCH
SPI
XTAL1
XTAL2
SFR总线
P
2
M
U
X
P
2
D
r
v
P
3
系统时钟
P2.0/SCK
P2.1/MISO
P2.2/MOSI
P2.3/NSS
P2.4
P2.5
P2.6
P2.7
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
端口3
LATCH
D
r
v
7.15.2002
C8051F230
8K闪存, 256内存, 48引脚MCU
初步
选的电气规范
T
A
= -40 ° C至+ 85°C , VDD = 2.7V ,除非另有说明。
参数
条件
民
典型值
最大
全局特性
电源电压
2.7
3.6
电源电流( CPU
Clock=25MHz
9
活动)
Clock=1MHz
0.4
时钟= 32kHz的; VDD监视器禁用
11
电源电流(停机)
振荡器没有运行; VDD监视器
10
启用
振荡器没有运行; VDD监视器
0.1
残
时钟频率范围
DC
25
比较
电源电流
(每个比较器)
1.5
响应时间
( CP + ) - ( CP- ) = 100mV的
4.0
单位
V
mA
mA
A
A
A
兆赫
A
s
包装信息
D
D1
C8051F226DK开发套件
最小值标称值最大值
(mm) (mm) (mm)
A
E1
E
-
-
-
1.20
0.15
A1 0.05
A2 0.95 1.00 1.05
b
48
销1
识别码
A2
0.17 0.22 0.27
-
-
-
-
-
9.00
7.00
0.50
9.00
7.00
-
-
-
-
-
D
D1
1
e
e
E
A
b
A1
E1
C8051F230
模拟外设
两个比较器
-
可编程迟滞
-
配置为产生中断或复位
VDD监视器
和
欠压检测器
片内JTAG调试
-
片内调试电路提供全速,
非侵入式的在系统调试(无仿真器
必填项)
-
提供了断点,单步,
观察点,堆栈监视器
-
检查/修改内存和寄存器
-
优越的性能仿真系统使用
ICE-芯片,目标吊舱,和插座
-
低成本,完整的开发套件
电源电压...................... 2.7V至3.6V
-
典型工作电流: 9毫安@ 25MHz的
-
典型的停止模式电流: <0.1uA
温度范围: -40 ° C至+ 85°C
°
°
48引脚TQFP封装
8K闪存, 256内存, 48引脚MCU
初步
8051-COMPATIBLE
核心
-
流水线指令结构;执行70 %
在1或2个系统时钟指示
-
最多
25MIPS
吞吐量与25MHz的时钟
-
扩展的中断处理程序
内存
-
256字节的数据RAM
-
8K字节FLASH ;在系统可编程的512
字节扇区
数码外设
-
32端口I / O (所有5V容限高灌电流)
TM
-
硬件SPI和UART可提供串行端口
同时
-
三个通用16位计数器/定时器
-
专用的看门狗定时器;双向复位
时钟源
-
内部可编程振荡器( 2至16MHz )
-
外部振荡器:晶体, RC ,C或时钟
-
可以切换之间的时钟源上的飞;
有用的省电模式
SPI是Motorola , Inc.的商标。
VDD
VDD
GND
GND
NC
NC
NC
NC
模拟/数字
动力
端口0
LATCH
UART
定时器0
定时器1
定时器2
P
0
M
U
X
P
0
D
r
v
P0.0/TX
P0.1/RX
P0.2//INT0
P0.3//INT1
P0.4/T0
P0.5/T1
P0.6/T2
P0.7/T2EX
TCK
TMS
TDI
TDO
/ RST
JTAG
逻辑
硬件调试
RESET
8
0
5
1
C
o
r
e
8kbyte
FL灰
256字节
内存
端口1
LATCH
CP0+
CP0
CP0
P
1
M
U
X
P
1
D
r
v
CP0-
CP1+
CP1
CP1
P1.0/CP0+
P1.1/CP0-
P1.2/CP0
P1.3/CP1+
P1.4/CP1-
P1.5/CP1
P1.6/SYSCLK
P1.7
CP1-
系统时钟
MONEN
VDD
MONITOR
外
振荡器
电路
国内
振荡器
WDT
端口2
LATCH
SPI
XTAL1
XTAL2
SFR总线
P
2
M
U
X
P
2
D
r
v
P
3
系统时钟
P2.0/SCK
P2.1/MISO
P2.2/MOSI
P2.3/NSS
P2.4
P2.5
P2.6
P2.7
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
端口3
LATCH
D
r
v
7.15.2002
C8051F230
8K闪存, 256内存, 48引脚MCU
初步
选的电气规范
T
A
= -40 ° C至+ 85°C , VDD = 2.7V ,除非另有说明。
参数
条件
民
典型值
最大
全局特性
电源电压
2.7
3.6
电源电流( CPU
Clock=25MHz
9
活动)
Clock=1MHz
0.4
时钟= 32kHz的; VDD监视器禁用
11
电源电流(停机)
振荡器没有运行; VDD监视器
10
启用
振荡器没有运行; VDD监视器
0.1
残
时钟频率范围
DC
25
比较
电源电流
(每个比较器)
1.5
响应时间
( CP + ) - ( CP- ) = 100mV的
4.0
单位
V
mA
mA
A
A
A
兆赫
A
s
包装信息
D
D1
C8051F226DK开发套件
最小值标称值最大值
(mm) (mm) (mm)
A
E1
E
-
-
-
1.20
0.15
A1 0.05
A2 0.95 1.00 1.05
b
48
销1
识别码
A2
0.17 0.22 0.27
-
-
-
-
-
9.00
7.00
0.50
9.00
7.00
-
-
-
-
-
D
D1
1
e
e
E
A
b
A1
E1