10BIT 80MSPS双通道DAC
概述
该BW1221L是CMOS双了10Bit D / A
转换器,用于一般&视频应用。
其最大转换速率为80MSPS
(典型50MSPS )和电源电压是
3.3V单。外部1.0V电压
参考电压(VREF )和一个电阻
( RSET )控制full_scale输出电流。
BW1221L
功能框图
典型应用
-
-
-
-
-
-
-
高清晰度电视( DTV , HDTV )
高分辨率彩色图形
硬盘驱动器( HDD)
CAE / CAD / CAM
影像处理
仪器仪表
传统的数模转换
第二个锁存器1
首先Latch1
开关1
Decoeder 1
D1[9:0]
IO1
特点
D2[9:0]
第二个锁存器2
首先LATCH2
开关2
IO2
Decoeder 2
-
-
-
-
-
-
-
-
-
-
80MSPS 1CLK流水线延迟操作
+ 3.3V CMOS monolothic建设
± 0.4LSB微分线性误差(典型值)
± 1.5LSB积分线性误差(典型值)
外部参考电压
双通道DAC
每通道10位电压输入端并联
高阻抗的单电流输出
Bineary编码输入
高阻抗的模拟输出电流
来源
COMP
CLK
CLKGEN
OPA
CM
VREF
PD IREF
版本1.1 (1998年12月)
不承担因美国证券交易委员会供其使用,也不对任何
侵犯第三方专利或其他权利中可能
导致其使用。该数据表的内容是受
更改,恕不另行通知。
三星电子有限公司
1 / 13
10BIT 80MSPS双通道DAC
绝对最大额定值
特征
电源电压
在任何数字电压电压
存储温度范围
BW1221L
符号
VDDA
VDDD
VIN
TSTG
值
5
VSSD - 0.3 VDDD + 0.3
-45至125
单位
V
V
°C
注意:
*强烈建议,为了避免电源闭锁所有供应
销( VDDA , VDDD )从同一源驱动,所有接地引脚(
VSSA , VSSD , VBB)来驱动来自同一来源。
*绝对最大额定值应单独应用,而所有其他
参数是在规定的操作条件。功能操作
在任何这些条件是不是暗示。
*外加电压必须限制在规定的范围内。
*绝对最大额定值是值超出该设备可能是
永久损坏。正常操作不能保证。
推荐工作条件
特征
工作电源电压
数字输入电压高
低
工作温度范围
输出负载(有效)
数据输入建立时间
数据输入保持时间
时钟周期时间
时钟脉冲宽度高
时钟脉冲宽度低
当前IREF
Zero_level电压
外部参考电压
符号
VDDA , VDDD
V
IH
V
IL
T
OPR
R
L
T
S
T
H
t
CLK
t
威尔斯亲王医院
t
PWL
I
REF
V
OZ
V
REF
民
3.15
0.7VDDD
-
0
-
-
-
12.6
6
6
1.5
-5.0
-
典型值
3.3
3.3
0.0
25
37.5
2
2
20
10
10
1.77
-1.2
1.0
最大
3.45
-
0.3VDDD
70
-
-
-
-
-
-
2.0
5.0
-
单位
V
V
°C
ns
ns
ns
ns
ns
mA
mV
V
注意:
强烈建议所有的电源引脚( VDDA , VDDD )应该是驱动
从相同的源,以避免电源闩锁。
美国证券交易委员会ASIC
3 / 13
类似物
10BIT 80MSPS双通道DAC
DC电气特性
特征
决议
微分线性误差
积分非线性误差
每通道满量程电流
单调性
LSB大小
最大输出合规
Exteranl Refence电压
电源电流
BW1221L
符号
-
DLE
ILE
I
fs
-
-
V
oc
-
I
s
民
-
-
-
23
-
23
-0.5
-
50
典型值
10
±0.4
±1.5
25
保证
25
0.0
1.0
54
最大
-
±1.0
±2.0
28
-
28
0.2
-
60
单位
位
最低位
最低位
mA
-
uA
V
V
mA
笔记
*转换规格(除非另有规定)
VDDA = 3.3V VDDD = 3.3V VSSA VSSD = = VBB = GND
TA = 25 ° C R
L1
=R
L2
=37.5
, V
REF
= 1.0V ,R
SET
= 564
* TBD :待定
AC电气特性
特征
转换速度
模拟输出延迟
模拟输出上升时间
模拟输出下降时间
模拟输出建立时间
毛刺脉冲
流水线延迟
电源抑制比
( F = 1KHz时, COMP = 0.1uF的)
穿心
POWER_DOWN开启时间
POWER_DOWN关闭时间
符号
f
最大
T
d
T
r
T
f
T
SET
GI
T
op
PSS
FDTH
T
pn
T
pf
民
-
-
-
-
-
-
-
-
-
-
-
典型值
50
11
15
19
100
±120
1
0.0
-33
4
0.1
最大
80
20
25
30
150
±200
-
0.5
-28
6
0.3
单位
兆赫
ns
ns
ns
ns
PVSEC
时钟
%
dB
ms
ms
注意:
上述pararameters不通过温度范围内测试。
时钟和数据馈通是过冲的量和下冲的函数
数字输入。建立时间不包括时钟和数据馈通。毛刺脉冲包括
时钟和数据馈通。
美国证券交易委员会ASIC
4 / 13
类似物
10BIT 80MSPS双通道DAC
功能说明
这是双10位80MSPS数字到模拟数据
转换器和采用分段架构的5bits
MSB两侧和binerary加权架构5bits
LSB的一面。它包含的第一个锁存器模块,解码器
块,第2块锁存器, OPA模块, CM (电流
镜)块和模拟开关模块。该核心采用
参考电流来决定1LSB电流的大小
将基准电流通过68times 。因此,
参考电流必须恒定和参考
的CM curretn可以使用邻苯二甲醛块是常数
具有高的直流增益。这方面最显著块
核心是模拟开关块,它必须保持
均匀性在每个开关,这样的布局设计人员必须
护理模拟开关的匹配特性
和CM块。和80%以上
供应
电流消耗在模拟开关模块和OPA
块。它采用了三星( SEC)的标准单元所有
锁存器,解码器和缓冲器的数字的单元格。并调整
全电流输出,你必须决定"Rset"
电阻值(连接到IREF引脚)和"Vbias"
电压值(连接到VREF引脚) 。其电压
输出可通过连接R上获得
L1
(连接到
IO1引脚)和R
L2
(接IO2引脚) 。其最大
输出电压限制为1.2V 。所以,你必须决定
R
L1
, R
L2
在VBIAS和RSET不小心VOUT( P-P ),以
超过1.2V 。它包含PD引脚为省电而
regretfuly
它是不完整的。如果您想了解更多
完整的省电模式,再打我们( SEC) 。我们
可以为您提供更全面的省电模式
控制方案。
BW1221L
美国证券交易委员会ASIC
5 / 13
类似物