亚利桑那州晶公司
AZP94
ECL / PECL ÷ 1 , ÷ 2时钟发生器芯片具有三态输出兼容
特点
绿色和RoHS /铅(Pb )
免费提供套餐
3.0V至5.5V工作电压
可选择的分频比
可选启用极性和
阈值( CMOS / TTL或PECL )
三态输出兼容
输入缓冲器关断时
残
可选择的输入偏置
高带宽的
≥1GHz
可在一个MLP 8 ( 2×2 )包装
IBIS模型文件可在美国亚利桑那州
中晶网
包
MLP 8 ( 2×2 )绿色
/符合RoHS
/铅(Pb )免费
DIE
1
2
3
4
包装可用性
产品型号
AZP94NAG
AZP94XP
记号
J4G
<date code>
不适用
笔记
1,2
3,4
添加R1在零件编号最后为7英寸( 1K件) , R2为13英寸( 2.5K部分)
磁带&卷轴。
日期代码格式为:“ Y”的一年,其次是“ WW ”的一周。
华夫包装,模具厚度180μ 。
联系厂方。
描述
该AZP94是一家专门÷ 1或2 ÷时钟产生部分包括启用/复位功能。分频比为
用DIV - SEL引脚/垫选择。当DIV - SEL是开放的( NC) ,在AZP94作为一个标准的接收器。如果
DIV -SEL连接到V
EE
,它充当一个÷ 2分频器。
使能(EN )功能的选择与EN - SEL引脚/垫有三种有效状态: ,V开( NC)
EE
或
连接到V
EE
通过20kΩ的± 20%的电阻器。离开EN -SEL开启或将其连接到V
EE
允许EN引脚/垫
函数作为活性高的CMOS / TTL启用。当EN -SEL是开放的,内部75KΩ上拉电阻被选择
这使得每当EN处于打开状态的输出。当EN - SEL连接到V
EE
时,内部75KΩ上拉
下拉电阻选择即禁用EN时处于打开状态的输出。
连接EN - SEL到V
EE
具有20kΩ的电阻器将允许EN管脚/垫充当有源低
PECL / ECL使具有内部75KΩ的下拉电阻。在这种模式下,输出使能当EN为开路
( NC ) 。默认的逻辑状态可以通过连接EN到V被覆盖
CC
用一个外部电阻
≤20kΩ.
如果使能信号为CMOS(轨到轨)和逻辑意义上是活性低( ZH- SEL连接到V
EE
同
一个20kΩ的电阻) , EN引脚/焊盘的电压摆幅必须使用两个外部电阻降低。联系工厂
详细信息。
当AZP94被禁用,则Q和Q输出被强制为低和输入缓冲器被断电,以
尽量减少馈通。此功能允许三态兼容的并行输出连接。多AZP94芯片
输出可以连接到一起。由于两个输出都在禁用模式强制为低,启用AZP94可以开车
从非选定单元的输出线,而不干扰。此外, AZP94可以并行地使用
与PECL / ECL部分,其输出为高阻态时禁用连接。
当选择÷2模式EN管脚/垫也可以用作复位。在÷ 2模式,计数器复位时,
输出被禁止。
1630 S. STAPLEY DR 。 , SUITE 127
亚利桑那州Mesa 85204
美国
(480) 962-5881
传真( 480 ) 890-2541
www.azmicrotek.com
AZP94
MLP 8 , 2×2毫米的封装( AZP94NA )
该AZP94NA提供了一个V
BB
与1880Ω内部偏置电阻从D到V
BB
。此功能允许交流
耦合用最少的外部元件。在V
BB
引脚支持1.5毫安汇/源出电流,并应
旁路到地或V
CC
用0.01
μF
电容。
DIE ( AZP94X )
该AZP94X提供了一个V
BB
和一个偏置垫940Ω内部电阻从D到BIAS和D BIAS 。
连接BIAS垫V
BB
允许D和D被AC耦合用最少的外部元件。对于单
端应用, D或D可以直接连接到V
BB
以形成单一1880Ω偏置电阻。在V
BB
针
支持1.5毫安汇/源出电流。每当使用时,在V
BB
应当旁路到地或V
CC
用0.01
μF
电容。
典型的三态兼容性操作
三态兼容的操作
该AZP94的输出是射极跟随器,如图在图的左侧。当一个部件是
残疾人,两个输出都处于低状态设置。这使得从启用部分高输出来覆盖
禁用输出和拉合线HIGH如在该图的右手侧所示。当启用
部分的输出为低电平时,将合并的线保持低电平。
如果所有的连接AZP94部件被禁用,这两个输出线将在低状态。
注:电致化学发光/ PECL表中的规格是有效的,当达到热平衡已经建立。
2007年4月修订版1
www.azmicrotek.com
2
AZP94
绝对最大额定值是那些价值超过该设备的寿命可能会受到影响。
符号
V
CC
V
I
V
EE
V
I
I
HGOUT
T
A
T
英镑
特征
PECL电源
(V
EE
= 0V)
PECL输入电压
(V
EE
= 0V)
ECL电源
(V
CC
= 0V)
ECL输入电压
(V
CC
= 0V)
输出电流
- 连续
- 浪涌
工作温度范围
存储温度范围
等级
0至+6.0
0至+6.0
-6.0到0
-6.0到0
50
100
-40至+85
-65到+150
单位
VDC
VDC
VDC
VDC
mA
°C
°C
100K ECL直流特性
(V
EE
= -3.0V至-5.5V ,V
CC
= GND)
符号
V
OH
V
OL
V
IH
特征
-40°C
民
-1085
-1900
最大
-880
-1555
民
-1025
-1900
0°C
最大
-880
-1620
-740
V
CC
-1475
V
EE
+ 800
-1250
150
民
-1025
-1900
-1165
V
EE
+2000
-1900
V
EE
-1390
25°C
最大
-880
-1620
-740
V
CC
-1475
V
EE
+ 800
-1250
150
民
-1025
-1900
-1165
V
EE
+2000
-1900
V
EE
-1390
85°C
最大
-880
-1620
-740
V
CC
-1475
V
EE
+ 800
-1250
150
单位
mV
mV
mV
输出高电压
1
输出低电压
1
输入高电压
-1165
-740
D / D, EN ( ECL )
2
-1165
3
V
EE
+2000
V
CC
EN( CMOS)的
V
EE
+2000
输入低电压
-1900
-1475
-1900
D / D, EN ( ECL )
2
V
EE
V
EE
+ 800
V
EE
EN( CMOS)的
3
参考电压
-1390
-1250
-1390
输入大电流EN
150
输入低电平电流
0.5
0.5
EN( ECL)的
2
-150
-150
EN( CMOS)的
3
电源电流
1
34
通过50Ω电阻到V指定与输出终止
CC
- 2V.
EN -SEL连接到V
EE
通过一个20kΩ的电阻
EN - SEL接V
EE
或悬空( NC)
V
IL
V
BB
I
IH
I
IL
I
EE
1.
2.
3.
mV
mV
μA
μA
0.5
-150
34
34
0.5
-150
37
mA
100K LVPECL直流特性
(V
EE
= GND ,V
CC
= +3.3V)
符号
V
OH
V
OL
V
IH
特征
-40°C
民
2215
1400
最大
2420
1745
民
2275
1400
0°C
最大
2420
1680
民
2275
1400
2135
2000
1400
GND
1910
25°C
最大
2420
1680
2560
V
CC
1825
800
2050
150
民
2275
1400
2135
2000
1400
GND
1910
85°C
最大
2420
1680
2560
V
CC
1825
800
2050
150
单位
mV
mV
mV
输出高电压
1,2
输出低电压
1,2
输入高电压
1
2135
2560
2135
2560
D / D, EN ( PECL )
3
EN( CMOS)的
4
2000
V
CC
2000
V
CC
1
输入低电压
1400
1825
1400
1825
D / D, EN ( PECL )
3
EN( CMOS)的
4
GND
800
GND
800
1
参考电压
1910
2050
1910
2050
输入大电流EN
150
150
输入低电平电流
0.5
0.5
EN ( PECL )
3
-150
-150
EN( CMOS)的
4
电源电流
2
34
34
对于其他的3.3V电源电压,使用ECL表值和ADD的电源电压值。
通过50Ω电阻到V指定与输出终止
CC
- 2V.
EN -SEL连接到V
EE
通过一个20kΩ的电阻
EN - SEL接V
EE
或悬空( NC)
V
IL
V
BB
I
IH
I
IL
I
EE
1.
2.
3.
4.
mV
mV
μA
μA
0.5
-150
34
0.5
-150
37
mA
2007年4月修订版1
www.azmicrotek.com
5
亚利桑那州晶公司
AZP94
ECL / PECL ÷ 1 , ÷ 2时钟发生器芯片具有三态输出兼容
特点
包装可用性
绿色和RoHS /铅(Pb )
包
产品型号
记号
笔记
免费提供套餐
MLP 8 ( 2×2 )绿色
J4G
3.0V至5.5V工作电压
/符合RoHS
AZP94NAG
1,2
<date code>
可选择的分频比
/铅(Pb )免费
可选启用极性和
1
添加R1在零件编号最后为7英寸( 1K件) , R2为13英寸( 2.5K部分)
阈值( CMOS / TTL或PECL )
磁带&卷轴。
2
日期代码格式为:“ Y”的一年,其次是“ WW ”的一周。
三态输出兼容
输入缓冲器关断时
残
可选择的输入偏置
高带宽的
≥1GHz
可在一个MLP 8 ( 2×2 )包装
s参数和IBIS模型文件
可在亚利桑那州晶网站
描述
该AZP94是一家专门÷ 1或2 ÷时钟产生部分包括启用/复位功能。分频比为
用DIV - SEL引脚/垫选择。当DIV - SEL是开放的( NC) ,在AZP94作为一个标准的接收器。如果
DIV -SEL连接到V
EE
,它充当一个÷ 2分频器。
使能(EN )功能的选择与EN - SEL引脚/垫有三种有效状态: ,V开( NC)
EE
或
连接到V
EE
通过20kΩ的± 20%的电阻器。离开EN -SEL开启或将其连接到V
EE
允许EN引脚/垫
函数作为活性高的CMOS / TTL启用。当EN -SEL是开放的,内部75KΩ上拉电阻被选择
这使得每当EN处于打开状态的输出。当EN - SEL连接到V
EE
时,内部75KΩ上拉
下拉电阻选择即禁用EN时处于打开状态的输出。
连接EN - SEL到V
EE
具有20kΩ的电阻器将允许EN管脚/垫充当有源低
PECL / ECL使具有内部75KΩ的下拉电阻。在这种模式下,输出使能当EN为开路
( NC ) 。默认的逻辑状态可以通过连接EN到V被覆盖
CC
用一个外部电阻
≤20kΩ.
如果使能信号为CMOS(轨到轨)和逻辑意义上是活性低( ZH- SEL连接到V
EE
同
一个20kΩ的电阻) , EN引脚/焊盘的电压摆幅必须使用两个外部电阻降低。联系工厂
详细信息。
当AZP94被禁用,则Q和Q输出被强制为低和输入缓冲器被断电,以
尽量减少馈通。此功能允许三态兼容的并行输出连接。多AZP94芯片
输出可以连接到一起。由于两个输出都在禁用模式强制为低,启用AZP94可以开车
从非选定单元的输出线,而不干扰。此外, AZP94可以并行地使用
与PECL / ECL部分,其输出为高阻态时禁用连接。
当选择÷2模式EN管脚/垫也可以用作复位。在÷ 2模式,计数器复位时,
输出被禁止。
1630 S. STAPLEY DR 。 , SUITE 127
亚利桑那州Mesa 85204
美国
(480) 962-5881
传真( 623 ) 505-2414
www.azmicrotek.com
AZP94
MLP 8 , 2×2毫米的封装( AZP94NA )
该AZP94NA提供了一个V
BB
与1880Ω内部偏置电阻从D到V
BB
。此功能允许交流
耦合用最少的外部元件。在V
BB
引脚支持1.5毫安汇/源出电流,并应
旁路到地或V
CC
用0.01
μF
电容。
典型的三态兼容性操作
三态兼容的操作
该AZP94的输出是射极跟随器,如图在图的左侧。当一个部件是
残疾人,两个输出都处于低状态设置。这使得从启用部分高输出来覆盖
禁用输出和拉合线HIGH如在该图的右手侧所示。当启用
部分的输出为低电平时,将合并的线保持低电平。
如果所有的连接AZP94部件被禁用,这两个输出线将在低状态。
注:电致化学发光/ PECL表中的规格是有效的,当达到热平衡已经建立。
2009年6月修订版 - 6
www.azmicrotek.com
2
AZP94
绝对最大额定值是那些价值超过该设备的寿命可能会受到影响。
符号
V
CC
V
I
V
EE
V
I
I
HGOUT
T
A
T
英镑
特征
PECL电源
(V
EE
= 0V)
PECL输入电压
(V
EE
= 0V)
ECL电源
(V
CC
= 0V)
ECL输入电压
(V
CC
= 0V)
输出电流
- 连续
- 浪涌
工作温度范围
存储温度范围
等级
0至+6.0
0至+6.0
-6.0到0
-6.0到0
50
100
-40至+85
-65到+150
单位
VDC
VDC
VDC
VDC
mA
°C
°C
100K ECL直流特性
(V
EE
= -3.0V至-5.5V ,V
CC
= GND)
符号
V
OH
V
OL
V
IH
V
IL
V
BB
I
IH
I
IL
I
EE
1.
2.
3.
特征
-40°C
民
-1085
-1900
最大
-880
-1555
民
-1025
-1900
0°C
最大
-880
-1620
-740
V
CC
-1475
V
EE
+ 800
-1250
150
民
-1025
-1900
-1165
V
EE
+2000
-1900
V
EE
-1390
25°C
最大
-880
-1620
-740
V
CC
-1475
V
EE
+ 800
-1250
150
民
-1025
-1900
-1165
V
EE
+2000
-1900
V
EE
-1390
85°C
最大
-880
-1620
-740
V
CC
-1475
V
EE
+ 800
-1250
150
单位
mV
mV
mV
mV
mV
μA
μA
37
mA
输出高电压
1
输出低电压
1
输入高电压
-1165
-740
D / D, EN ( ECL )
2
-1165
3
V
EE
+2000
V
CC
EN( CMOS)的
V
EE
+2000
输入低电压
-1900
-1475
-1900
D / D, EN ( ECL )
2
V
EE
V
EE
+ 800
V
EE
EN( CMOS)的
3
参考电压
-1390
-1250
-1390
输入大电流EN
150
输入低电平电流
0.5
0.5
EN( ECL)的
2
-150
-150
EN( CMOS)的
3
电源电流
1
34
通过50Ω电阻到V指定与输出终止
CC
- 2V.
EN -SEL连接到V
EE
通过一个20kΩ的电阻
EN - SEL接V
EE
或悬空( NC)
0.5
-150
34
34
0.5
-150
100K LVPECL直流特性
(V
EE
= GND ,V
CC
= +3.3V)
符号
V
OH
V
OL
V
IH
V
IL
V
BB
I
IH
I
IL
I
EE
1.
2.
3.
4.
特征
-40°C
民
2215
1400
最大
2420
1745
民
2275
1400
0°C
最大
2420
1680
民
2275
1400
2135
2000
1400
GND
1910
25°C
最大
2420
1680
2560
V
CC
1825
800
2050
150
民
2275
1400
2135
2000
1400
GND
1910
85°C
最大
2420
1680
2560
V
CC
1825
800
2050
150
单位
mV
mV
mV
mV
mV
μA
μA
37
mA
输出高电压
1,2
输出低电压
1,2
输入高电压
1
2135
2560
2135
2560
D / D, EN ( PECL )
3
EN( CMOS)的
4
2000
V
CC
2000
V
CC
1
输入低电压
1400
1825
1400
1825
D / D, EN ( PECL )
3
EN( CMOS)的
4
GND
800
GND
800
1
参考电压
1910
2050
1910
2050
输入大电流EN
150
150
输入低电平电流
0.5
0.5
EN ( PECL )
3
-150
-150
EN( CMOS)的
4
电源电流
2
34
34
对于其他的3.3V电源电压,使用ECL表值和ADD的电源电压值。
通过50Ω电阻到V指定与输出终止
CC
- 2V.
EN -SEL连接到V
EE
通过一个20kΩ的电阻
EN - SEL接V
EE
或悬空( NC)
0.5
-150
34
0.5
-150
2009年6月修订版 - 6
www.azmicrotek.com
5