AV9173-01
引脚配置
8引脚DIP或SOIC
引脚说明
针
NUMBE-
R
1
2
3
4
5
6
7
8
引脚名称
FBIN
IN
GND
FS0
OE
CLK1
VDD
CLK2
TYPE
INP UT
INP UT
—
INP UT
INP UT
UTP UT
—
UTP UT
描述
反馈输入
输入参考同步脉冲
地
频率选择0输入
OUTPUT ENABLE
时钟输出1
电源(+ 5V)
时钟输出2 ( Divided-逐个2从时钟1 )
表1 :允许输入频率输出频率
(输出以MHz为单位)
f
IN
(千赫)
12
≤
f
IN
≤
14千赫
14
& LT ;
f
IN
≤
17千赫
17
& LT ;
f
IN
≤
30千赫
30
& LT ;
f
IN
≤
35千赫
35
& LT ;
f
IN
≤
1000千赫
f
OUT
为FS = 0( MHz)的
CLK1输出
CLK2输出
44.0 75
22.0 37.5
30.0 75
15.0 37.5
25.0 75
12.5 37.5
7.5至37.5
15.0 75
5.0至37.5
10.0 75
f
OUT
为FS = 1( MHz)的
CLK1输出
CLK2输出
11.0到18.75
5.5到9.375
7.5至18.75
3.75到9.375
6.25到18.75
3.125到9.375
3.75到18.75
1.875到9.375
2.5 18.75
1.25 9.375
2
AV9173-01
使用AV9173-01
大多数视频源,例如视频摄像机,是
异步的,自由运行的设备。数字化视频或
一个视频源同步到另一自由运行
参考视频源,视频“同步锁相” (发电机锁)
电路是必需的。该
AV9173-01
集成了模拟
块,使任务更容易。
在完整的视频同步锁相电路,初级的功能
该
AV9173-01
是提供所需的模拟电路
产生内锁相环(PLL)的视频点时钟。此应用程序是
如图1所示。该电路的输入参考信号
是水平同步式(h-同步)信号。如果一个
正在使用的复合视频的参考源,对h -同步
脉冲必须从复合信号中分离出来。视频
同步分离电路,如美国国家半导体
LM1881 ,可用于这一目的。
在图1所示的时钟反馈分频器是一个数字
在PLL内使用分频器乘以基准
频率。它的分频比建立多少个视频点
时钟周期出现每股H同步脉冲。例如,如果880像素
时钟是每水平同步脉冲所需的,则分频比被设置
到880。因此,共同的H同步频率和外部
分频比建立的像点时钟频率:
规格( VCO频率),输入低到12kHz的
(如NTSC或PAL水平同步)都可以使用。
输出钩取的
AV9173-01
由决定的
期望的像点时钟频率。首要考虑的是
内部VCO其工作在一个频率范围内
10兆赫到75兆赫。由于可选择的VCO输出
分频器和输出CLK2 ,四个额外的除法
不同的输出频率范围可以达到。该
下面的表列出了在这些范围和相应的
设备的配置。
FS0
状态
0
0
1
1
用于输出
CLK1
CLK2
CLK1
CLK2
频带
10 - 75 MHz的
5 - 37.5兆赫
2.5 - 18.75 MHz的
1.25 - 9.375兆赫
请注意,两个输出, CLK1和CLK2 ,可在
操作,即使只有一个经由外部反馈
时钟分频器。
引脚5 , OE ,在三态逻辑低电平输入两个CLK1和CLK2 。
此功能可用于恢复点时钟控制到
系统时钟,当不处于同步锁定状态(因此,当在
同步锁相模式下,系统点时钟必须三态) 。
当未使用,输入FS0和OE必须连接到GND
(逻辑低电平)或VDD (高电平) 。
对于VCO / PLL操作的进一步讨论,因为它适用于
该
AV9173-01,
请参阅AV9170应用笔记。
该AV9170是固定的反馈分频器的类似设备
偏斜控制的应用程序。
f
OUT
=
f
IN
N,其中N是外部的分频比
两
AV9173-01
输入引脚和FBIN只响应
负向输入信号的时钟边沿。的H同步
信号必须是恒定的频率在25kHz至1MHz的范围
和稳定(低时钟抖动),用于建立一个稳定的输出的
时钟。
请参阅应用简介( AB01 )上使用的其他详细信息
低于25kHz的输入频率。通过以下的指导方针
在这个简短的会议,并在交流试验条件
图1 : AV9173-01的视频同步锁相系统的典型应用
3
AV9173-01
绝对最大额定值
V
DD
(参考GND) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7.0 V
偏压下的工作温度。 。 。 。 。 。 。 。 。 0℃至
+70°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
–
65 ℃下,以
+150°C
电压参考GND I / O引脚。 。 。 。 。 GND
–
0.5 V到V
DD
+
0.5 V
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.5瓦特
超出上述上市
绝对最大额定值
上面可能会造成永久性损坏设备。这是一个应力
只有与设备,在这些或以上的业务部门所列出的任何其他条件的功能操作评级
规格是不是暗示。暴露在绝对最大额定值条件下工作会影响产品
可靠性。
电气特性
V
DD
=
+5V ±5%,
T
A
= 0℃至70℃ ,除非另有说明
DC特性
参数
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
1
输出高电压
1
输出高电压
1
输出高电压
1
电源电流
注意事项:
测量1.4V 1.占空比。
2.输入参考频率为25 kHz时,输出频率为25兆赫。相邻的垂直像素之间测量抖动。
3. CLK1频率适用于FS = 0。 FS = 1条件下,通过4因素分为允许CLK1范围。
符号
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH1
V
OH2
V
OH3
I
DD
测试条件
民
V
DD
= 5 V
—
V
DD
= 5 V
2. 0
V
I N
= 0 V
-5
V
I N
= V
DD
-5
I
0 1
= 8毫安
—
I
= - 1毫安,
V
DD
- 0 . 4 V
V
DD
= 5 . 0 V
I
= - 4毫安,
V
DD
- 0 . 8 V
V
DD
= 5 . 0 V
I
= - 8毫安
2.4
卸载, 50兆赫
—
典型值
—
—
—
—
—
—
—
—
20
最大
0.8
—
—
5
0.4
—
—
—
50
单位
V
V
A
A
V
V
V
V
mA
4
AV9173-01
电气特性
V
DD
=
+5V ±5%,
T
A
= 0℃至70℃ ,除非另有说明
AC特性
参数
输入时钟上升时间
1
输入时钟下降时间
1
输出上升时间
1
输出上升时间
1
输出下降时间
1
输出下降时间
1
输出占空比
1
抖动,一个西格玛
1
抖动,绝对
1
抖动,一个西格玛
1
抖动,绝对
1
线 - - 线的抖动,
1
绝对
2
输入频率,
1
IN或FBIN
符号
测试条件
IC LK
r
IC LK
f
t
r1
15pF的负载; 0.8 2.0V
15pF的负载;
t
r2
20%至80 %的V
DD
t
f1
15pF的负载; 2.0 0.8V
15pF的负载;
t
f2
80 %至20 %的V
DD
d
t
15pF的负载
T
1s1
CLK1频率
≥
25 MHZ
T
A B第1条
CLK1频率
≥
25 MHZ
T
1s2
CLK1频率
& LT ;
25 MHZ
T
A B第2
CLK1频率
& LT ;
25 MHZ
TL
ABS
f
i
见许F
i
Bé LO W:
12
≤
f
i
≤
14千赫
14
& LT ;
f
i
≤
17千赫
17
& LT ;
f
i
≤
30千赫
f
CLK1
30
& LT ;
f
i
≤
35千赫
35
& LT ;
f
i
≤
1000千赫
民
—
—
—
—
—
—
40
—
- 400
—
—
—
12
44.0
3 0. 0
25 . 0
15.0
1 0. 0
典型值
—
—
0.6
1.6
1.0
0. 9
47
120
± 25 0
—
—
±4
—
—
—
—
—
—
最大
10
10
1.5
3.0
2.0
2.0
55
250
400
1
2
—
1000
75
75
75
75
75
单位
ns
ns
ns
ns
ns
ns
%
ps
ps
%
%
ns
千赫
兆赫
兆赫
兆赫
兆赫
兆赫
CLK1频率
1, 3, 4
注意事项:
1.参数由设计和特性保证。不是100 %生产测试。
2.输入参考频率为25 kHz时,输出频率为25兆赫。相邻的垂直像素之间测量抖动。
3. CLK1频率适用于FS = 0。 FS = 1条件下,通过4因素分为允许CLK1范围。
4.应用简介( AB01 )记录了AV9173的低输入频率的操作。这提供
准则使用的输入低于25 kHz的要求可用输出频率和反馈率。通过以下
指引, AV9173将下工作,在整个温度,电压和很多到很多变化12 kHz的输入。
5
AV9173-01
引脚配置
8引脚DIP或SOIC
引脚说明
针
NUMBE-
R
1
2
3
4
5
6
7
8
引脚名称
FBIN
IN
GND
FS0
OE
CLK1
VDD
CLK2
TYPE
INP UT
INP UT
—
INP UT
INP UT
UTP UT
—
UTP UT
描述
反馈输入
输入参考同步脉冲
地
频率选择0输入
OUTPUT ENABLE
时钟输出1
电源(+ 5V)
时钟输出2 ( Divided-逐个2从时钟1 )
表1 :允许输入频率输出频率
(输出以MHz为单位)
f
IN
(千赫)
12
≤
f
IN
≤
14千赫
14
& LT ;
f
IN
≤
17千赫
17
& LT ;
f
IN
≤
30千赫
30
& LT ;
f
IN
≤
35千赫
35
& LT ;
f
IN
≤
1000千赫
f
OUT
为FS = 0( MHz)的
CLK1输出
CLK2输出
44.0 75
22.0 37.5
30.0 75
15.0 37.5
25.0 75
12.5 37.5
7.5至37.5
15.0 75
5.0至37.5
10.0 75
f
OUT
为FS = 1( MHz)的
CLK1输出
CLK2输出
11.0到18.75
5.5到9.375
7.5至18.75
3.75到9.375
6.25到18.75
3.125到9.375
3.75到18.75
1.875到9.375
2.5 18.75
1.25 9.375
2
AV9173-01
使用AV9173-01
大多数视频源,例如视频摄像机,是
异步的,自由运行的设备。数字化视频或
一个视频源同步到另一自由运行
参考视频源,视频“同步锁相” (发电机锁)
电路是必需的。该
AV9173-01
集成了模拟
块,使任务更容易。
在完整的视频同步锁相电路,初级的功能
该
AV9173-01
是提供所需的模拟电路
产生内锁相环(PLL)的视频点时钟。此应用程序是
如图1所示。该电路的输入参考信号
是水平同步式(h-同步)信号。如果一个
正在使用的复合视频的参考源,对h -同步
脉冲必须从复合信号中分离出来。视频
同步分离电路,如美国国家半导体
LM1881 ,可用于这一目的。
在图1所示的时钟反馈分频器是一个数字
在PLL内使用分频器乘以基准
频率。它的分频比建立多少个视频点
时钟周期出现每股H同步脉冲。例如,如果880像素
时钟是每水平同步脉冲所需的,则分频比被设置
到880。因此,共同的H同步频率和外部
分频比建立的像点时钟频率:
规格( VCO频率),输入低到12kHz的
(如NTSC或PAL水平同步)都可以使用。
输出钩取的
AV9173-01
由决定的
期望的像点时钟频率。首要考虑的是
内部VCO其工作在一个频率范围内
10兆赫到75兆赫。由于可选择的VCO输出
分频器和输出CLK2 ,四个额外的除法
不同的输出频率范围可以达到。该
下面的表列出了在这些范围和相应的
设备的配置。
FS0
状态
0
0
1
1
用于输出
CLK1
CLK2
CLK1
CLK2
频带
10 - 75 MHz的
5 - 37.5兆赫
2.5 - 18.75 MHz的
1.25 - 9.375兆赫
请注意,两个输出, CLK1和CLK2 ,可在
操作,即使只有一个经由外部反馈
时钟分频器。
引脚5 , OE ,在三态逻辑低电平输入两个CLK1和CLK2 。
此功能可用于恢复点时钟控制到
系统时钟,当不处于同步锁定状态(因此,当在
同步锁相模式下,系统点时钟必须三态) 。
当未使用,输入FS0和OE必须连接到GND
(逻辑低电平)或VDD (高电平) 。
对于VCO / PLL操作的进一步讨论,因为它适用于
该
AV9173-01,
请参阅AV9170应用笔记。
该AV9170是固定的反馈分频器的类似设备
偏斜控制的应用程序。
f
OUT
=
f
IN
N,其中N是外部的分频比
两
AV9173-01
输入引脚和FBIN只响应
负向输入信号的时钟边沿。的H同步
信号必须是恒定的频率在25kHz至1MHz的范围
和稳定(低时钟抖动),用于建立一个稳定的输出的
时钟。
请参阅应用简介( AB01 )上使用的其他详细信息
低于25kHz的输入频率。通过以下的指导方针
在这个简短的会议,并在交流试验条件
图1 : AV9173-01的视频同步锁相系统的典型应用
3
AV9173-01
绝对最大额定值
V
DD
(参考GND) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7.0 V
偏压下的工作温度。 。 。 。 。 。 。 。 。 0℃至
+70°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
–
65 ℃下,以
+150°C
电压参考GND I / O引脚。 。 。 。 。 GND
–
0.5 V到V
DD
+
0.5 V
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.5瓦特
超出上述上市
绝对最大额定值
上面可能会造成永久性损坏设备。这是一个应力
只有与设备,在这些或以上的业务部门所列出的任何其他条件的功能操作评级
规格是不是暗示。暴露在绝对最大额定值条件下工作会影响产品
可靠性。
电气特性
V
DD
=
+5V ±5%,
T
A
= 0℃至70℃ ,除非另有说明
DC特性
参数
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
1
输出高电压
1
输出高电压
1
输出高电压
1
电源电流
注意事项:
测量1.4V 1.占空比。
2.输入参考频率为25 kHz时,输出频率为25兆赫。相邻的垂直像素之间测量抖动。
3. CLK1频率适用于FS = 0。 FS = 1条件下,通过4因素分为允许CLK1范围。
符号
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH1
V
OH2
V
OH3
I
DD
测试条件
民
V
DD
= 5 V
—
V
DD
= 5 V
2. 0
V
I N
= 0 V
-5
V
I N
= V
DD
-5
I
0 1
= 8毫安
—
I
= - 1毫安,
V
DD
- 0 . 4 V
V
DD
= 5 . 0 V
I
= - 4毫安,
V
DD
- 0 . 8 V
V
DD
= 5 . 0 V
I
= - 8毫安
2.4
卸载, 50兆赫
—
典型值
—
—
—
—
—
—
—
—
20
最大
0.8
—
—
5
0.4
—
—
—
50
单位
V
V
A
A
V
V
V
V
mA
4
AV9173-01
电气特性
V
DD
=
+5V ±5%,
T
A
= 0℃至70℃ ,除非另有说明
AC特性
参数
输入时钟上升时间
1
输入时钟下降时间
1
输出上升时间
1
输出上升时间
1
输出下降时间
1
输出下降时间
1
输出占空比
1
抖动,一个西格玛
1
抖动,绝对
1
抖动,一个西格玛
1
抖动,绝对
1
线 - - 线的抖动,
1
绝对
2
输入频率,
1
IN或FBIN
符号
测试条件
IC LK
r
IC LK
f
t
r1
15pF的负载; 0.8 2.0V
15pF的负载;
t
r2
20%至80 %的V
DD
t
f1
15pF的负载; 2.0 0.8V
15pF的负载;
t
f2
80 %至20 %的V
DD
d
t
15pF的负载
T
1s1
CLK1频率
≥
25 MHZ
T
A B第1条
CLK1频率
≥
25 MHZ
T
1s2
CLK1频率
& LT ;
25 MHZ
T
A B第2
CLK1频率
& LT ;
25 MHZ
TL
ABS
f
i
见许F
i
Bé LO W:
12
≤
f
i
≤
14千赫
14
& LT ;
f
i
≤
17千赫
17
& LT ;
f
i
≤
30千赫
f
CLK1
30
& LT ;
f
i
≤
35千赫
35
& LT ;
f
i
≤
1000千赫
民
—
—
—
—
—
—
40
—
- 400
—
—
—
12
44.0
3 0. 0
25 . 0
15.0
1 0. 0
典型值
—
—
0.6
1.6
1.0
0. 9
47
120
± 25 0
—
—
±4
—
—
—
—
—
—
最大
10
10
1.5
3.0
2.0
2.0
55
250
400
1
2
—
1000
75
75
75
75
75
单位
ns
ns
ns
ns
ns
ns
%
ps
ps
%
%
ns
千赫
兆赫
兆赫
兆赫
兆赫
兆赫
CLK1频率
1, 3, 4
注意事项:
1.参数由设计和特性保证。不是100 %生产测试。
2.输入参考频率为25 kHz时,输出频率为25兆赫。相邻的垂直像素之间测量抖动。
3. CLK1频率适用于FS = 0。 FS = 1条件下,通过4因素分为允许CLK1范围。
4.应用简介( AB01 )记录了AV9173的低输入频率的操作。这提供
准则使用的输入低于25 kHz的要求可用输出频率和反馈率。通过以下
指引, AV9173将下工作,在整个温度,电压和很多到很多变化12 kHz的输入。
5