ATV5000/L
特点
先进的可编程逻辑器件 - 高门利用
灵活的互连架构 - 通用路由
灵活的逻辑单元 - 128触发器和锁存器52
多个触发器类型 - 同步或异步寄存器
高速 - 50 MHz工作
完整的第三方软件支持
没有布局,布线和布局所需的软件
成熟,可靠的高速CMOS EPROM工艺
2000 V ESD保护
200毫安闭锁免疫
可重编程 - 为可编程测试100 %
商用,工业和军用温度级
框图
52 INPUT
锁存器
高密
紫外线可擦除
可编程
逻辑器件
8
输入
引脚
万能
和
区域性
互联
52个逻辑单元
(104触发器)
52
I / O
引脚
24埋细胞
(24触发器)
描述
爱特梅尔V5000是一种易于使用的,高密度的可编程逻辑器件。其操作简单,稳压
LAR架构转化为提高利用率和高性能。
该ATV5000有一个可编程的组合逻辑阵列。这保证了接口方便
来自所有节点的连接和性能均匀。 "Sum terms" ,它很容易使用
的AND- OR门的分组,提供组合逻辑块。总和而言可以是无线
逻辑或运算,整合更大的逻辑块。为了扩大逻辑电平,埋之条款
反馈到逻辑阵列。在52的I / O引脚可用由一寄存器或总和术语驱动。
每个I / O引脚都具有单独使能输入锁存器。
所有128个寄存器可配置为D或T-类型,而无需使用额外的逻辑门。个人
总和计算,异步预置,复位和时钟给每个触发器的灵活性。一
直接"clock从pin"选项保证同步和快速时钟输出perform-
ANCE 。
标准的,现成的第三方软件工具和编程支持ATV5000 。
这最大限度地减少启动时的投资,提高了产品支持。
JLCC
芯片载体
引脚配置
引脚名称
IN
引脚2,32,36,66
引脚1,34,35,68
I / O
VCC
功能
逻辑和时钟输入
输入/寄存器时钟1-4
输入/锁存时钟1-4
双向缓冲器
+5 V电源
I / O的
GND
I / O的
VCC
18
I / O的
VCC
I / O的
IN
1
GND
IN
I / O的
I / O的
VCC
52
I / O的
GND
I / O的
35
I / O的
IN
GND
IN
VCC
I / O的
0065B
1-193
绝对最大额定值*
高温下偏置.................- 55
o
C至+ 125
o
C
储存温度......................- 65
o
C至+150
o
C
任何引脚的电压
对于地面..........................- 2.0 V至7.0 V
1
在输入引脚电压
相对于地面
在编程.....................- 2.0 V至14.0 V
1
编程电压与
对于地面........................- 2.0 V至14.0 V
1
一体化紫外线擦除剂量.............. 7258 W
秒/厘米
2
*注意:强调超越那些在"Absolute最大上市
Ratings"可能对器件造成永久性损坏。这是一个
值仅为该器件在功能操作
或超出其它任何条件下的作战指示
本规范的部分将得不到保证。暴露在绝对
最大额定值条件下工作会影响DE-
副可靠性。
注意:
1.最小电压为-0.6 V直流可能下冲至-2.0 V
对于小于20纳秒的脉冲。最大输出引脚电压
V
CC
+0.75 V直流可能过冲至7.0 V的少脉冲
超过20纳秒。
功能逻辑图说明
有52个相同的输入/输出中的逻辑单元和24个相同的
埋入的逻辑单元中的ATV5000 。每个I / O单元有两个倒装
触发器,最多三个总和而言,个别时钟,复位和预置
每个触发器条件,和一个输出使能项。独立
输出配置中,所有触发器都总是可用的,并且有
每个至少有四个乘积项输入。
每个I / O引脚( 52个)信号,或者其被锁定的版本驱动
逻辑阵列。还有就是每个象限1锁存时钟。
该ATV5000具有四个相同的象限(见图2) 。该
通用巴士路线真假信号从每个52
I / O引脚的所有四个象限。区域公交线路的每个四核
咆哮的触发器Q和Q本地。八只输入引脚
可在所有四个地区的巴士。
每个逻辑单元具有多个"regional"和"universal"的精良
UCT术语(参见图1) 。在I / O逻辑单元包含三个总和
而言,两个触发器和一个I / O缓冲器。
掩埋逻辑单元,每个单元包含一个触发器中。另外,在
每个埋逻辑单元的总和期限可以带动区域总线。
这允许逻辑扩展。
串行寄存器预置和可观察性简化测试。所有
寄存器自动清零电。
象限功能逻辑
图ATV5000
通用输入
万能
产品
条款
区域性
产品
条款
区域投入
REGISTERCLOCKS
输入
引脚
REGISTERCLOCKS
万能
产品
条款
区域性
产品
条款
区域投入
通用总线
所有
象限
隐藏
逻辑单元
(共6个
PERQUADRANT )
输入/输出
逻辑单元
(共13件
PERQUADRANT )
I / O
引脚
区域性
公共汽车
图1
直流和交流工作范围
ATV5000-25
工作温度(外壳)
V
CC
电源
广告
0
o
C - 70
o
C
5 V
±
5%
ATV5000/L-30
产业
0
o
C - 70
o
C
5 V
±
10%
ATV5000/L-35
军事
-55
o
C - 125
o
C
5 V
±
10%
1-194
ATV5000/L
ATV5000/L
ATV5000框图
注册
时钟引脚2
LATCH
时钟引脚1
13 I / O引脚
4-15,17
象限
1
13 I / O单元
区域性
公共汽车
区域性
公共汽车
象限
4
13 I / O单元
注册
时钟引脚66
LATCH
时钟引脚68
13 I / O引脚
52,53,55-65
注册
时钟引脚32
LATCH
时钟引脚34
13 I / O引脚
18,19,21-31
6埋
逻辑单元
16
万能
公共汽车
6埋
逻辑单元
16
注册
时钟引脚36
LATCH
时钟引脚35
13 I / O单元
13 I / O单元
13 I / O引脚
38-49,51
6埋
逻辑单元
象限
2
16
16
6埋
逻辑单元
象限
3
区域性
公共汽车
输入引脚
1,2,32,34,35,
36,66,68
区域性
公共汽车
图2
象限逻辑图
和描述
该ATV5000有:四个相同的象限, 52相同的输入/
输出的逻辑单元,和24相同的埋入的逻辑单元。在单向
通用开巴士路线真假信号,从每个52的I / O
销至所有四个象限。区域公交线路的每个象限的
触发器的Q和Q本地。八只输入引脚可
在每一个区域公交。
每个逻辑单元具有多个"regional"和"universal"的精良
UCT术语(参见图3) 。在I / O逻辑单元(图7,图8,图9 )
包含三个总和而言,两个触发器和一个I / O缓冲器。总和
短期内有5个乘积项 - 两个通用和三个区域。
总和计算A和C各有四个方面的产品 - 一个通用
和三个区域。触发器Q1具有全局异步预置,
复位和时钟产品方面。触发器Q2具有普遍的异步
异步的复位和时钟条款和地区的异步预
集合名词。有一个普遍的乘积项为I / O引脚输出
把启用。
埋入的逻辑单元(图4 ),每个包含一个触发器中。该
和项有一个普遍的乘积项和4个地区的精良
UCT而言,总共5 。触发器具有通用异步
理性预设,复位和时钟方面。此外,在各掩埋
逻辑单元格的总和术语可以反馈到区域总线
代替触发器。这允许逻辑扩展。
区域产品方面具有与输入的所有象限触发器输出
看跌期权(或埋触发器输入)和八个专用输入
销。通用产品方面具有相同的输入,加上52
I / O引脚和它们的补。
象限时钟引脚分配
象限
数
1
2
3
4
注册
时钟引脚
2
32
36
66
LATCH
时钟引脚
1
34
35
68
象限结构
万能
产品
条款
区域性
产品
条款
通用总线输入
区域总线输入
IN / LIN
Q1
Q2
注册
时钟
LATCH
时钟
输入/
产量
逻辑
细胞
(共13件)
13 I / O
引脚
OE
Q1/D1
隐藏
逻辑
细胞
(共6个)
注册
时钟
万能
BUS TO ALL
象限
16
区域性
公共汽车
所有8
输入专用管脚
科幻gure 3
1-195
逻辑单元选项
该ATV5000逻辑单元包含大部分芯片的逻辑OP-
系统蒸发散。标准逻辑单元包含两个触发器,三名总和
条款和三个数组输入。三个求和项可以的COM
bined提供的四,五,九,或13的精良和项选项
UCT条款。一个组合信号或Q1的输出可以发送
到I / O元件。
该ATV5000保留ATV2500的埋葬两个稳压能力
在I / O单元存器和仍输出一个组合信号(见图
图8)。一个新的特点,独有的ATV5000 ,是能力
输出Q1和反馈直接在组合期限(见
图7)。这种高速扩张的逻辑长期增加
设备的灵活性和门的利用率。
埋笔期限和逻辑单元
注册以I / O单元
U
U
R
R
R
R
R
U
R
U
R
U
R
R
A
R
U
U
U
R
U
R
C
D2/T2
Q2
CK1
AR1
AP2
时钟
选项
D1/T1
Q1
TO
I / O
CELL
AP1
B
Q1
Q2
埋逻辑单元
每个象限具有六个埋入的逻辑单元(参照图4)。每个单元
包含一个和项与5的乘积项,一个触发器,并
个人预置,清晰,钟条款。配置位SE-
脉冲编码任一的Q输出端和D输入端反馈到
区域公交。
埋逻辑单元
R
R
SELECT
U
R
R
R
R
U
U
U
CK1
AR1
时钟
选项
D1/T1
Q1
AP1
R
R
U
U
CK2
AR2
时钟
选项
图7
触发器的时钟选项
每个寄存器可以连接到其区域的时钟,以提供
快时钟至输出定时(参见图5) 。在这种"synchronous"
模式下,时钟是一个4输入引脚,一个独特的时钟引脚
每个芯片象限。一个乘积项定义了每个触发器的
时钟在"asynchronous"模式。
在"synchronous"模式,区域时钟相与
该产品的术语。这提供了一个同步的快速时序
时钟与产品期限的局部控制。
图4
时钟选项
RCKN
TO
逻辑
CELL
SELECT
时钟
产品
TERM
图5
I / O引脚的逻辑
TO
逻辑
CELL
Q
D
C
I / O引脚锁存器
在ATV5000的每个I / O引脚具有输入锁存器可以是
单独使能或禁用(参见图6) 。每个芯片的四核
咆哮具有独特的锁存时钟。当闩锁处于非活动状态,销
输入直接流入阵列。当被激活时,锁存器是
流,通过当时钟信号为低,并且数据被捕获
在时钟的上升沿。
SELECT
LCKN
从
逻辑
CELL
U
0/1
I / O
OE
触发器类型
每个触发器在ATV5000可以被配置为一个T形
或D型触发器。 T型触发器也可以很容易地config-
置的成JK或SR触发器。
图6
1-196
ATV5000/L
ATV5000/L
逻辑单元,两个埋寄存器,
组合的I / O单元
U
U
R
R
R
R
U
R
R
A
R
U
U
U
R
U
R
U
R
R
U
R
C
R
R
U
U
CK2
AR2
时钟
选项
D2/T2
Q2
AP2
B
TO
I / O
CELL
CK1
AR1
时钟
选项
D1/T1
Q1
AP1
Q1
Q2
从
I / O
CELL
与组合式逻辑单元
森条款,注册的I / O单元
U
U
R
R
R
R
U
R
R
A
R
U
U
U
R
U
R
U
R
R
U
R
C
R
R
U
U
CK2
AR2
时钟
选项
D2/T2
Q2
AP2
B
TO
D1/T1
CK1
AR1
时钟
选项
D1/T1
Q1
TO
I / O
CELL
AP1
Q1
Q2
从
I / O
CELL
图8
图9
直流特性
符号参数
I
LI
I
LO
I
CC
输入负载电流
输出漏电流
电源电流
ATV5000
电源电流
ATV5000L
时钟电源
目前,只有ATV5000L
输出短路
当前
输入低电压
输入高电压
输出低电压
输出高电压
V
IN
= V
IH
或V
白细胞介素,
I
OL
= 8毫安COM ,工业; 6毫安米尔。
I
OH
= -100
A
I
OH
= -4.0毫安
V
CC
-0.3
2.4
条件
V
IN
= -0.1 V到V
CC
+1 V
V
OUT
= -0.1 V到V
CC
+0.1 V
V
CC
=最大,V
IN
= GND或
V
CC
输出打开
V
CC
=最大,V
IN
= GND或
V
CC
输出打开
F = 1MHz时, V
CC
=最大
输出打开
V
OUT
= 0.5 V
-0.6
2.0
COM 。
印第安纳州,米尔。
COM 。
印第安纳州,米尔。
COM 。
印第安纳州,米尔。
200
200
32
32
30
(2)
30
(2)
-120
0.8
V
CC
+0.75
0.5
民
典型值
最大
10
10
350
400
40
50
单位
A
A
mA
mA
mA
mA
mA
mA
mA
V
V
V
V
V
I
CC
I
CC2
I
OS
(1)
V
IL
V
IH
V
OL
V
OH
注:1.不超过一个输出的时间应短。的短路测试持续时间不应该超过30秒。
2.见我
CC
与频率的关系曲线。
1-197
本站由ICminer.com电子图书馆服务版权所有2003
本站由ICminer.com电子图书馆服务版权所有2003
本站由ICminer.com电子图书馆服务版权所有2003
本站由ICminer.com电子图书馆服务版权所有2003
本站由ICminer.com电子图书馆服务版权所有2003