寄存器中在一个时钟周期中执行一个指令来访问。由此产生的
架构提高了代码效率,同时实现最高至10倍,比CON-快
常规CISC微控制器。
资料以ATtiny25 / 85分之45提供了以下特点:在系统可编程2/4 / 8K字节
闪光灯, 128/256/512字节的EEPROM , 128/256/256字节SRAM , 6个通用I / O口线, 32
通用工作寄存器,一个8位定时器/计数器具有比较模式,一个8位的高
高速定时器/计数器,通用串行接口,内部和外部中断,一个4通道,
10位ADC ,一个可编程看门狗定时器具有片内振荡器,三用软件选择
能够省电模式。在空闲模式时CPU停止工作,而SRAM ,
定时器/计数器, ADC ,模拟比较器和中断系统继续工作。该
掉电模式时保存寄存器的内容,禁止所有芯片功能,直到下一个接口
中断或硬件复位。 ADC噪声抑制模式时CPU停止工作,所有的I / O模块
除了ADC ,以降低ADC转换时的开关噪声。
该器件采用Atmel的高密度非易失性存储器技术制造。该
片上ISP Flash允许程序存储器通过一个SPI重新编程系统内
串行接口,通过一个常规的非易失性存储器编程或通过片内引导代码
在AVR内核上运行。
资料以ATtiny25 / 85分之45 AVR具有一整套的编程与系统开发工具
其中包括: C语言编译器,宏汇编,程序调试器/软件仿真器,
和评估板。
2.2
2.2.1
引脚说明
VCC
电源电压。
2.2.2
GND
地面上。
2.2.3
端口B ( PB5..PB0 )
端口B为6位双向I / O和内部上拉电阻(选择的每一位)端口。该
端口B输出缓冲器有两个和吸收大电流对称的驱动特性
能力。作为输入使用时,端口B引脚被外部电路拉低时将输出电流上拉
电阻器被激活。端口的引脚处于三态,当复位过程中,
即使系统时钟没有运行。
端口B也可以用做其他不同的特殊功能资料以ATtiny25的/ 45/ 85作为上市
第61页。
在这份资料以ATtiny25设备的可编程I / O口PB3和PB4 (引脚2和3 )交换
在ATtiny15的兼容模式,用于支撑与ATtiny15的向后兼容性。
2.2.4
RESET
复位输入。该引脚上的低电平持续时间大于最小脉冲长度将产生
复位,即使系统时钟没有运行。的最小脉冲长度被定在
表23-3页
170.
更短的脉冲不能保证可靠复位。
4
ATtiny25/45/85
2586J–AVR–12/06