特点
单片合成器+影响,其特点包括
- 高品质的波表合成,串行MIDI输入&手续, MPU- 401 ( UART )
- 效果:混响+合唱,对MIDI和/或音频输入
- 高达64复音
- 环绕在两个或四个扬声器,带有亮度/延迟控制
- 四波段参数均衡器
- 音频输入处理,通过混响,合唱,均衡器,环绕声
低码片数的应用
- ATSAM2133B合成, ROM / Flash中, DAC
- 内建( 32K ×16 )影响内存
低功耗
- 64 mA典型工作电流, <1 μA掉电
- 2.5V和3.3V电源
- 内置电源开关
16位样本, 44.1 kHz的采样速率,每声24分贝数字滤波器
波表提供固件和样品组
- CleanWave8
低成本通用MIDI 1 -MB +固件样本集
- CleanWave32
- 高品质的4 -MB +固件样本集
- 特殊条件下可提供其它样片集
通过专用引脚内置ROM调试器,闪存编程器
- 产品快速进入市场
占用空间小
- 12 ×12毫米,间距为0.4mm , 100引脚TQFP封装
- 10 ×10毫米,间距0.8mm的100球CBGA封装
典型应用
移动电话
- 卡拉OK电脑,便携式卡拉OK机
- 键盘,便携式键盘乐器
声音
合成
ATSAM2133B
低功耗
合成
效果和
内装RAM
描述
该ATSAM2133B是ATSAM97xx系列的低成本衍生物。它保留了
同样高品质的合成多达64复音。该ATSAM2133B马克西
妈妈波表内存为16 MB和并行通信是通过标准
MPU- 401 。集成32K ×16的RAM使得高品质的效果,而无需额外
tional组件。
该ATSAM2133B的高度集成的架构结合了专业高
性能的基于RISC的数字信号处理器(合成/ DSP)和一个一般陈建
构成在单一芯片上16位CISC的基于控制的处理器。片上存储器
管理单元(MMU )使合成/ DSP和控制处理器共享
外部ROM和/或RAM的存储器件。智能外设I / O接口
函数处理其它I / O接口,如MPU接口,所述片上的MIDI UART,
和编解码器控制接口,与控制处理器的最小干预。
修订版2694A - DRMSD , 5月3日
1
ATSAM2133B
概述
框图
合成/ DSP
ATSAM2133B
P16处理器
16位CISC
处理器内核
包括
256 ×16数据RAM
64插槽RISC DSP核心
包括
512× 32 RAM海藻酸钠
128 ×28 MA1 RAM
256 ×28 MA2 RAM
256 ×28 MB RAM
256 ×16 MX RAM
256 ×12我的内存
64 ×13 ML RAM
编解码器+ DAC
32K ×16的RAM
MMU
内存
管理
单位
I / O功能
包括
控制/状态
MIDI UART
计时器
编解码器数据I / F
主机I / F FIFO
只读存储器
调试/ PROG闪光
只读存储器
or
FL灰
MIDI
MPU
调试/闪存
PROG
合成/ DSP引擎
合成/ DSP引擎上操作与划分的帧的帧定时的基础
到64个工位。每个进程依次分为已知16微指令
作为算法。高达32合成/ DSP算法可以存储在片上的海藻酸钠的RAM
存储器,从而允许该设备被编程为一个数字音频信号的发生器
灰/处理应用。合成/ DSP引擎能够产生64的
使用的算法同时发出的声音,如波表合成插值,
交替循环, 24分贝共振滤波每种音色。时隙可以被链接在一起
(ML RAM)中,以允许执行更复杂的合成算法。
一个典型的应用程序将使用合成/ DSP引擎的一半容量用于合成,
从而为国家的最先进的32 -声音波表复音。其余的处理
功率将被用于典型的功能,例如混响,合唱,音频中的流程 -
荷兰国际集团,环绕效果器,均衡器等。
经常访问的合成/ DSP参数数据都存储在五个银行片上
RAM存储器。样本数据或延时线,这是访问相对较少,
被存储在外部ROM或内部32K ×16的RAM存储器。局域的组合
源化的微程序存储器和本地化参数数据允许微指令到
在20纳秒( 50 MIPS )执行。从每个芯片上的RAM中的参数的独立的总线
存储器区块允许高度的并行数据移动到增加的效力
每个微指令。在此架构下,微单指令可以完成
的6个并行运算(加,乘,加载,存储等) ,提供了一个潜在的
吞吐量为每秒3亿操作( MOPS ) 。
3
2694A–DRMSD–05/03
P16控制处理器
和I / O功能
在P16控制处理器是运行一个通用的16位CISC处理器核心
从外部存储器。它包括256个字的本地RAM数据存储器。
在P16控制处理器写入参数RAM块synthe-内
虫病/ DSP内核,以控制合成过程。在一个典型应用中, P16
控制处理器解析并解释从MIDI UART或传入命令
从MPU -401接口,然后通过写入到控制所述合成/ DSP
参数RAM银行在DSP内核。缓慢变化的合成功能,如
低频振荡器,被周期性地更新的DSP上实现在P16控制处理器
参数RAM变量。
与其他外围设备,如系统中的P16控制处理器接口
控制和状态寄存器中,芯片上的MIDI UART,芯片上的计时器和MPU-
401接口,通过专门的智能外设I / O逻辑。该I / O逻辑自动
配合许多系统的I / O传输,以减少开销的处理量
从P16必需的。
在MPU 401的接口利用一个地址线( A0) ,芯片选择信号实现的,
读取和写入从主机选通脉冲和一个8位数据总线(D0 - D7) 。
卡拉OK和键盘应用程序可以利用8位MPU 401接口的优点
输出与ATSAM2133B在高速通信时,与MIDI IN和MIDI
信号剩余的可用。
内存管理
单元( MMU )
内存管理单元( MMU )模块允许外部ROM /闪存和/或内部
32K ×16的RAM存储器资源到合成/ DSP和P16之间共享
控制处理器。这允许在单个设备(例如,内部RAM )作为延迟线
用于合成/ DSP和作为数据存储器的P16控制处理器。
4
ATSAM2133B
2694A–DRMSD–05/03
ATSAM2133B
引脚说明
100引脚TQFP封装
表1中。
通过引脚功能 - 100引脚TQFP封装
引脚名称
GND
引脚数
10, 16, 31, 36,
45, 56, 68, 76,
80, 84, 96
11, 37, 83, 86,
87
17, 30, 44, 57,
69, 97
77
78
6-9, 12-15
2
4
3
5
TYPE
PWR
功能
电源接地 - 所有GND引脚应返回到数字地。
VC2
PWR
核心电源+ 2.5V ± 10 % 。所有V
C2
引脚应返回到+ 2.5V 。如果内置的电源
开关用于最小功率消耗降低,那么所有这些引脚应
连接到PWROUT ,内置的电源开关的输出。
外围电源+ 2.25V至3.7V 。所有V
C3
引脚应返回到标称+ 3.3V 。 V
C3
不应该比V低
C2
.
电源开关输入, 2.25V至2.95V 。即使不使用电源开关的功能,该引脚
必须连接到标称2.5V 。
电源开关输出。使用这个引脚通过连接到所有V至2.5V的供电核心动力
C2
销。
8位数据总线到主处理器。这两个引脚上的信息是平行MIDI ( MPU- 401型
应用程序)
芯片从主机,低电平有效选择。
从主机,低电平有效写。
阅读来自主机,低电平有效。
选择MPU- 401的内部寄存器:
0 =数据寄存器(读/写)
1 =状态寄存器(读)控制寄存器(写)
三态输出引脚,高电平有效。
主复位输入,低电平有效。
水晶连接。晶体频率应该是Fs的* 256 (典型值11.2896兆赫) 。水晶
频率在内部乘以4来提供集成电路的主时钟。外部11.2896
MHz的时钟也可以在X1中使用(2.5V
PP
最大通过47pF的电容) 。 X 2不能是
用于驱动外部芯片;使用CKOUT代替。
缓冲X2的输出,可用于驱动外部DAC主时钟(256 * Fs的)
两路立体声音频串行数据输出( 4个音频通道) 。每个输出端保持64比特(2× 32)
每帧的串行数据。音频数据具有高达20位的精度。 DABD0可以容纳更多的
控制数据(静音,A / D转换增益,D / A增益等)
音频数据位时钟,定时提供给DABD0 - 1 ,德意志学术交流中心。
音频数据字中进行选择。 WSBD的时间能够被选择为我
2
S或日本
兼容。
立体声串行音频数据输入。
通用可编程I / O引脚。
调试时钟。应连接到V
C3
在正常操作下。如果DBCLK发现低
刚复位后,则内部ROM调试器/编程闪存启动。
调试数据。允许调试/编程闪存的串行通信。
调试确认。切换上发送DBDATA位在接收到每个时间/ 。
VC3
PWRIN
PWROUT
D0 - D7
CS
WR
RD
A0
PWR
PWR
PWR
I / O
IN
IN
IN
IN
IRQ
RESET
X1, X2
1
22
81, 82
TSOUT
IN
-
CKOUT
DABD0 -1
88
93, 92
OUT
OUT
CLBD
WSBD
德意志学术交流中心
P0 - P3
DBCLK
DBDATA
DBACK
94
95
98
18 - 21
90
91
89
OUT
OUT
IN
I / O
IN
I / O
OUT
5
2694A–DRMSD–05/03