添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1236页 > ATMEGA645
特点
高性能,低功耗的AVR
8位微控制器
先进的RISC架构
- 130条指令 - 绝大多数为单时钟周期执行
- 32个8位通用工作寄存器
全静态工作
- 高达16 MIPS的吞吐量,在16兆赫
- 片上2周期乘法器
非易失性程序和数据存储器
- 在系统内可编程Flash ,耐力:10,000写/擦除周期
32K字节( ATmega325 / ATmega3250 )
64K字节( ATmega645 / ATmega6450 )
- 可选Boot代码区具有独立锁定位
在系统编程通过片上引导程序
真正的同时读 - 写操作
- EEPROM ,耐力:100,000写/擦除周期
1K字节( ATmega325 / ATmega3250 )
2K字节( ATmega645 / ATmega6450 )
内部SRAM
2K字节( ATmega325 / ATmega3250 )
4K字节( ATmega645 / ATmega6450 )
- 可以对锁定的软件安全
JTAG ( IEEE 1149.1标准兼容)接口
- 边界扫描功能根据JTAG标准
- 广泛的片上调试支持
- 对Flash , EEPROM ,熔丝位和锁定位通过JTAG接口编程
外设特性
- 两个8位定时器/计数器具有独立预分频器和比较模式
- 1个16位定时器/计数器具有独立预分频器,比较功能和捕捉
模式
- 实时计数器具有独立振荡器
- 四个PWM通道
- 8通道, 10位ADC
- 可编程的串行USART
- 主/从SPI串行接口
- 与启动条件检测器的通用串行接口
- 可编程看门狗定时器具有独立的片上振荡器
- 片上模拟比较器
- 中断和唤醒引脚电平变化
单片机特性
- 上电复位和可编程欠压检测
- 内部振荡器校准
- 外部和内部中断源
- 五种休眠模式:空闲模式, ADC噪声抑制,省电,掉电,和
待机
I / O和封装
- 53/68可编程I / O线
- 64引脚TQFP封装, 64 - QFN垫/ MLF和100引脚TQFP
速度等级:
- ATmega325V / ATmega3250V / ATmega645V / ATmega6450V :
0 - 4兆赫@ 1.8 - 5.5V , 0 - 8兆赫@ 2.7 - 5.5V
- ATmega325 / 3250 /六千四百五分之六百四十五:
0 - 8兆赫@ 2.7 - 5.5V , 0 - 16兆赫@ 4.5 - 5.5V
温度范围:
- -40 ° C至85°C工业
8-bit
微控制器
与系统
可编程
FL灰
ATmega325/V
ATmega3250/V
ATmega645/V
ATmega6450/V
初步
2570J–AVR–11/06
产品特点(续)
超低功耗
- 主动模式:
为1 MHz ,1.8V : 350 μA
32千赫, 1.8V : 20 μA (包括振荡器)
- 掉电模式:
100 nA的在1.8V
销刀豆网络gurations
图1 。
引脚排列ATmega3250 / 6450
PF 5 ( ADC5 / TMS)
PF6 ( ADC6 / TDO )
PF4 ( ADC4 / TCK )
PF7 ( ADC7 / TDI )
PH7 ( PCINT23 )
PH6 ( PCINT22 )
PH5 ( PCINT21 )
PH4 ( PCINT20 )
PF0 ( ADC0 )
PF2 ( ADC2 )
PF3 ( ADC3 )
PF1(ADC1)
AGND
AVCC
AREF
GND
DNC
DNC
DNC
DNC
DNC
VCC
PA0
PA1
77
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
DNC
( RXD / PCINT0 ) PE0
( TXD / PCINT1 ) PE1
( XCK / AIN0 / PCINT2 ) PE2
( AIN1 / PCINT3 ) PE3
( USCK / SCL / PCINT4 ) PE4
( DI / SDA / PCINT5 ) PE5
( DO / PCINT6 ) PE6
( CLKO / PCINT7 ) PE7
VCC
GND
DNC
( PCINT24 ) PJ0
( PCINT25 ) PJ1
DNC
DNC
DNC
DNC
( SS / PCINT8 ) PB0
( SCK / PCINT9 ) PB1
( MOSI / PCINT10 ) PB2
( MISO / PCINT11 ) PB3
( OC0A / PCINT12 ) PB4
( OC1A / PCINT13 ) PB5
( OC1B / PCINT14 ) PB6
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
76
PA2
75
74
INDEX CORNER
73
72
71
70
69
68
67
66
65
64
PA3
PA4
PA5
PA6
PA7
PG2
PC7
PC6
DNC
PH3 ( PCINT19 )
PH2 ( PCINT18 )
PH1 ( PCINT17 )
PH0 ( PCINT16 )
DNC
DNC
DNC
DNC
PC5
PC4
PC3
PC2
PC1
PC0
PG1
PG0
ATmega3250/6450
63
62
61
60
59
58
57
56
55
54
53
52
51
( PCINT26 ) PJ2
( PCINT27 ) PJ3
( PCINT28 ) PJ4
( PCINT29 ) PJ5
( OC2A / PCINT15 ) PB7
( PCINT30 ) PJ6
DNC
(T1), PG3
( T0), PG4
RESET/PG5
VCC
GND
DNC
DNC
DNC
( ICP1 ) PD0
( INT0 ) PD1
PD2
PD3
PD4
PD5
PD6
XTAL2 ( TOSC2 )
2
ATmega325/3250/645/6450
2570J–AVR–11/06
XTAL1 ( TOSC1 )
PD7
ATmega325/3250/645/6450
图2中。
引脚排列ATmega325 / 645
PF 5 ( ADC5 / TMS)
PF6 ( ADC6 / TDO )
PF4 ( ADC4 / TCK )
PF7 ( ADC7 / TDI )
PF0 ( ADC0 )
PF1 ( ADC1 )
PF2 ( ADC2 )
PF3 ( ADC3 )
AVCC
AREF
GND
GND
VCC
PA1
50
PA0
61
60
59
58
57
56
55
54
53
52
51
64
63
DNC
( RXD / PCINT0 ) PE0
( TXD / PCINT1 ) PE1
( XCK / AIN0 / PCINT2 ) PE2
( AIN1 / PCINT3 ) PE3
( USCK / SCL / PCINT4 ) PE4
( DI / SDA / PCINT5 ) PE5
( DO / PCINT6 ) PE6
( CLKO / PCINT7 ) PE7
( SS / PCINT8 ) PB0
( SCK / PCINT9 ) PB1
( MOSI / PCINT10 ) PB2
( MISO / PCINT11 ) PB3
( OC0A / PCINT12 ) PB4
( OC1A / PCINT13 ) PB5
( OC1B / PCINT14 ) PB6
62
49
48 PA3
47 PA4
46 PA5
45 PA6
44 PA7
43 PG2
42 PC7
41 PC6
40 PC5
39 PC4
38 PC3
37 PC2
36 PC1
35 PC0
34 PG1
33 PG0
1
2
INDEX CORNER
3
4
5
6
7
8
9
10
11
12
13
14
15
16
ATmega325/645
GND 22
XTAL2 ( TOSC2 ) 23
XTAL1 ( TOSC1 ) 24
( ICP1 ) PD0 25
PD1 ( INT0 ) 26
PD2 27
PD3 28
( OC2A / PCINT15 ) PB7 17
(T1), PG3 18
( T0), PG4 19
RESET / PG5 20
VCC 21
PD4 29
PD5 30
PD6 31
注意:
该QFN / MLF封装下的大型中心垫片由金属制成,内部
连接到GND 。应焊接或粘在板上,以确保良好的机械
CAL稳定。如果中心焊盘悬空,包可能松动的
板。
放弃
包含在该数据表中的典型值是基于模拟和标定特性
化上相同的工艺技术生产的AVR微控制器。民
和最大值将是可利用的设备,其特征在于后。
PD7 32
PA2
3
2570J–AVR–11/06
概观
在ATmega325 / 3250 / 6450分之645是一款基于AVR的低功耗8位CMOS微控制器增强型RISC architec-
真实存在。通过在单个时钟周期, ATmega325执行强大的指令/ 3250 /六千四百五分之六百四十五的数据吞吐率
每MHz接近1 MIPS使系统设计师能够优化功耗和处理速度之间。
框图
网络连接gure 3 。
框图
GND
VCC
PF0 - PF7
PA0 - PA7
PC0 - PC7
PORTF DRIVERS
PORTA DRIVERS
PORTC DRIVERS
数据寄存器
PORTF
DATA DIR 。
REG 。 PORTF
数据寄存器
PORTA
DATA DIR 。
REG 。 PORTA
数据寄存器
PORTC
DATA DIR 。
REG 。 PORTC
8位数据总线
AVCC
AGND
AREF
ADC
CALIB 。 OSC
国内
振荡器
振荡器
JTAG TAP
节目
计数器
指针
看门狗
定时器
DATA DIR 。
REG 。 PORTH
时间和
控制
PORTH DRIVERS
片上调试
节目
FL灰
SRAM
单片机控制
注册
PH0 - PH7
数据寄存器
PORTH
Boundary-
扫描
指令
注册
一般
用途
注册
X
Y
Z
定时器/
计数器
程序设计
逻辑
指令
解码器
打断
单位
XTAL1
XTAL2
DATA DIR 。
REG 。 PORTJ
控制
线
ALU
EEPROM
PORTJ DRIVERS
AVR CPU
状态
注册
PJ0 - PJ6
数据寄存器
PORTJ
USART
万能
串行接口
SPI
类似物
比较
数据寄存器
PORTE
DATA DIR 。
REG 。 PORTE
数据寄存器
PORTB
DATA DIR 。
REG 。 PORTB
数据寄存器
PORTD
DATA DIR 。
REG 。 PORTD
数据寄存器。
PORTG
DATA DIR 。
REG 。 PORTG
+
-
PORTE DRIVERS
PORTB DRIVERS
PORTD DRIVERS
PORTG DRIVERS
PE0 - PE7
PB0 - PB7
PD0 - PD7
PG0 - PG4
4
ATmega325/3250/645/6450
2570J–AVR–11/06
RESET
ATmega325/3250/645/6450
AVR内核具有丰富的指令集和32个通用工作寄存器。
所有的寄存器都直接连接到算术逻辑单元(ALU) ,允许
两个独立的寄存器中在一个时钟一条指令被访问
周期。这种结构大大提高了代码效率,同时实现吞吐量达
比传统的CISC微控制器快十倍。
在ATmega325 / 3250 / 6450分之645提供以下功能: 32 / 64K字节的在 -
系统内可编程闪存与非同时读 - 写能力, 1 / 2K字节的EEPROM ,
2 / 4K字节的SRAM , 54/69通用I / O口线, 32个通用工作寄存器
TER值,一个JTAG接口进行边界扫描,片上调试支持,
编程,三种灵活的定时器/计数器具有比较模式,内部和外部
中断,可编程串行USART,有启动条件串行接口
化检测器, 8通道, 10位ADC ,一个可编程看门狗定时器内部
振荡器,一个SPI串行端口,以及五种可以通过软件选择的省电模式。空闲
模式时CPU停止工作,而SRAM ,定时器/计数器, SPI端口以及中断
系统继续工作。在掉电模式保存登记内容,但
冻结振荡器,禁用所有其他芯片功能,直到下一个中断或硬件
洁具复位。在省电模式下,异步定时器继续运行,允许
用户保持一个时间基准,而该装置的其余部分处于休眠状态。 ADC噪声
抑制模式时终止CPU和除了异步定时器的所有I / O模块和
ADC以降低ADC转换噪声。在待机模式下, crys-
TAL /谐振振荡器运行时,该设备的其他部分处于休眠状态。这使得
非常快的启动与低功耗。
该器件采用Atmel的高密度非易失性存储器技术制造。
片上系统内可再编程( ISP) Flash允许程序存储器是
通过SPI串行接口重新编程系统内,用常规的非易失性
编程器,或通过在AVR内核上运行的片上引导程序。该
引导程序可以使用任意接口将应用程序下载到的应用
化闪存。在引导Flash软件将继续同时运行
应用Flash区更新,提供真正的同时读 - 写操作。通过
在单片将8位RISC CPU与系统内可编程闪存
芯片, Atmel的ATmega325 / 3250 /六千四百五十零分之六百四十五是一个功能强大的单片机,它提供了
高度灵活和具有成本效益的解决方案为许多嵌入式控制应用。
在ATmega325 / 3250 /六千四百五十〇分之六百四十五AVR具有一整套的编程和系的
统的开发工具,包括: C语言编译器,宏汇编,程序
调试器/仿真器,仿真器和评估板。
5
2570J–AVR–11/06
特点
高性能,低功耗的AVR
8位微控制器
先进的RISC架构
- 130条指令 - 绝大多数为单时钟周期执行
- 32个8位通用工作寄存器
全静态工作
- 高达16 MIPS的吞吐量,在16兆赫
- 片上2周期乘法器
非易失性程序和数据存储器
- 在系统内可编程Flash ,耐力:10,000写/擦除周期
32K字节( ATmega325 / ATmega3250 )
64K字节( ATmega645 / ATmega6450 )
- 可选Boot代码区具有独立锁定位
在系统编程通过片上引导程序
真正的同时读 - 写操作
- EEPROM ,耐力:100,000写/擦除周期
1K字节( ATmega325 / ATmega3250 )
2K字节( ATmega645 / ATmega6450 )
内部SRAM
2K字节( ATmega325 / ATmega3250 )
4K字节( ATmega645 / ATmega6450 )
- 可以对锁定的软件安全
JTAG ( IEEE 1149.1标准兼容)接口
- 边界扫描功能根据JTAG标准
- 广泛的片上调试支持
- 对Flash , EEPROM ,熔丝位和锁定位通过JTAG接口编程
外设特性
- 两个8位定时器/计数器具有独立预分频器和比较模式
- 1个16位定时器/计数器具有独立预分频器,比较功能和捕捉
模式
- 实时计数器具有独立振荡器
- 四个PWM通道
- 8通道, 10位ADC
- 可编程的串行USART
- 主/从SPI串行接口
- 与启动条件检测器的通用串行接口
- 可编程看门狗定时器具有独立的片上振荡器
- 片上模拟比较器
- 中断和唤醒引脚电平变化
单片机特性
- 上电复位和可编程欠压检测
- 内部振荡器校准
- 外部和内部中断源
- 五种休眠模式:空闲模式, ADC噪声抑制,省电,掉电,和
待机
I / O和封装
- 53/68可编程I / O线
- 64引脚TQFP封装, 64 - QFN垫/ MLF和100引脚TQFP
速度等级:
- ATmega325V / ATmega3250V / ATmega645V / ATmega6450V :
0 - 4兆赫@ 1.8 - 5.5V , 0 - 8兆赫@ 2.7 - 5.5V
- ATmega325 / 3250 /六千四百五分之六百四十五:
0 - 8兆赫@ 2.7 - 5.5V , 0 - 16兆赫@ 4.5 - 5.5V
温度范围:
- -40 ° C至85°C工业
8-bit
微控制器
与系统
可编程
FL灰
ATmega325/V
ATmega3250/V
ATmega645/V
ATmega6450/V
初步
摘要
2570JS–AVR–11/06
ATmega325/3250/645/6450
产品特点(续)
超低功耗
- 主动模式:
为1 MHz ,1.8V : 350 μA
32千赫, 1.8V : 20 μA (包括振荡器)
- 掉电模式:
100 nA的在1.8V
销刀豆网络gurations
图1 。
引脚排列ATmega3250 / 6450
PF 5 ( ADC5 / TMS)
PF6 ( ADC6 / TDO )
PF4 ( ADC4 / TCK )
PF7 ( ADC7 / TDI )
PH7 ( PCINT23 )
PH6 ( PCINT22 )
PH5 ( PCINT21 )
PH4 ( PCINT20 )
PF0 ( ADC0 )
PF2 ( ADC2 )
PF3 ( ADC3 )
PF1(ADC1)
AGND
AVCC
AREF
GND
DNC
DNC
DNC
DNC
DNC
VCC
PA0
PA1
77
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
DNC
( RXD / PCINT0 ) PE0
( TXD / PCINT1 ) PE1
( XCK / AIN0 / PCINT2 ) PE2
( AIN1 / PCINT3 ) PE3
( USCK / SCL / PCINT4 ) PE4
( DI / SDA / PCINT5 ) PE5
( DO / PCINT6 ) PE6
( CLKO / PCINT7 ) PE7
VCC
GND
DNC
( PCINT24 ) PJ0
( PCINT25 ) PJ1
DNC
DNC
DNC
DNC
( SS / PCINT8 ) PB0
( SCK / PCINT9 ) PB1
( MOSI / PCINT10 ) PB2
( MISO / PCINT11 ) PB3
( OC0A / PCINT12 ) PB4
( OC1A / PCINT13 ) PB5
( OC1B / PCINT14 ) PB6
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
76
PA2
75
74
INDEX CORNER
73
72
71
70
69
68
67
66
65
64
PA3
PA4
PA5
PA6
PA7
PG2
PC7
PC6
DNC
PH3 ( PCINT19 )
PH2 ( PCINT18 )
PH1 ( PCINT17 )
PH0 ( PCINT16 )
DNC
DNC
DNC
DNC
PC5
PC4
PC3
PC2
PC1
PC0
PG1
PG0
ATmega3250/6450
63
62
61
60
59
58
57
56
55
54
53
52
51
( PCINT26 ) PJ2
( PCINT27 ) PJ3
( PCINT28 ) PJ4
( PCINT29 ) PJ5
( OC2A / PCINT15 ) PB7
( PCINT30 ) PJ6
DNC
(T1), PG3
( T0), PG4
RESET/PG5
VCC
GND
DNC
DNC
DNC
( ICP1 ) PD0
( INT0 ) PD1
PD2
PD3
PD4
PD5
PD6
XTAL2 ( TOSC2 )
XTAL1 ( TOSC1 )
PD7
2
2570JS–AVR–11/06
图2中。
引脚排列ATmega325 / 645
PF 5 ( ADC5 / TMS)
PF6 ( ADC6 / TDO )
PF4 ( ADC4 / TCK )
PF7 ( ADC7 / TDI )
PF0 ( ADC0 )
PF1 ( ADC1 )
PF2 ( ADC2 )
PF3 ( ADC3 )
AVCC
AREF
GND
GND
VCC
PA1
50
PA0
61
60
59
58
57
56
55
54
53
52
51
64
63
DNC
( RXD / PCINT0 ) PE0
( TXD / PCINT1 ) PE1
( XCK / AIN0 / PCINT2 ) PE2
( AIN1 / PCINT3 ) PE3
( USCK / SCL / PCINT4 ) PE4
( DI / SDA / PCINT5 ) PE5
( DO / PCINT6 ) PE6
( CLKO / PCINT7 ) PE7
( SS / PCINT8 ) PB0
( SCK / PCINT9 ) PB1
( MOSI / PCINT10 ) PB2
( MISO / PCINT11 ) PB3
( OC0A / PCINT12 ) PB4
( OC1A / PCINT13 ) PB5
( OC1B / PCINT14 ) PB6
62
49
48 PA3
47 PA4
46 PA5
45 PA6
44 PA7
43 PG2
42 PC7
41 PC6
40 PC5
39 PC4
38 PC3
37 PC2
36 PC1
35 PC0
34 PG1
33 PG0
1
2
INDEX CORNER
3
4
5
6
7
8
9
10
11
12
13
14
15
16
ATmega325/645
GND 22
XTAL2 ( TOSC2 ) 23
XTAL1 ( TOSC1 ) 24
( ICP1 ) PD0 25
PD1 ( INT0 ) 26
PD2 27
PD3 28
( OC2A / PCINT15 ) PB7 17
(T1), PG3 18
( T0), PG4 19
RESET / PG5 20
VCC 21
PD4 29
PD5 30
PD6 31
注意:
该QFN / MLF封装下的大型中心垫片由金属制成,内部
连接到GND 。应焊接或粘在板上,以确保良好的机械
CAL稳定。如果中心焊盘悬空,包可能松动的
板。
放弃
包含在该数据表中的典型值是基于模拟和标定特性
化上相同的工艺技术生产的AVR微控制器。民
和最大值将是可利用的设备,其特征在于后。
3
ATmega325/3250/645/6450
2570JS–AVR–11/06
PD7 32
PA2
ATmega325/3250/645/6450
概观
在ATmega325 / 3250 / 6450分之645是一款基于AVR的低功耗8位CMOS微控制器增强型RISC architec-
真实存在。通过在单个时钟周期, ATmega325执行强大的指令/ 3250 /六千四百五分之六百四十五的数据吞吐率
每MHz接近1 MIPS使系统设计师能够优化功耗和处理速度之间。
框图
网络连接gure 3 。
框图
GND
VCC
PF0 - PF7
PA0 - PA7
PC0 - PC7
PORTF DRIVERS
PORTA DRIVERS
PORTC DRIVERS
数据寄存器
PORTF
DATA DIR 。
REG 。 PORTF
数据寄存器
PORTA
DATA DIR 。
REG 。 PORTA
数据寄存器
PORTC
DATA DIR 。
REG 。 PORTC
8位数据总线
AVCC
AGND
AREF
ADC
CALIB 。 OSC
国内
振荡器
振荡器
JTAG TAP
节目
计数器
指针
看门狗
定时器
DATA DIR 。
REG 。 PORTH
时间和
控制
PORTH DRIVERS
片上调试
节目
FL灰
SRAM
单片机控制
注册
PH0 - PH7
数据寄存器
PORTH
Boundary-
扫描
指令
注册
一般
用途
注册
X
Y
Z
定时器/
计数器
程序设计
逻辑
指令
解码器
打断
单位
XTAL1
XTAL2
DATA DIR 。
REG 。 PORTJ
控制
线
ALU
EEPROM
PORTJ DRIVERS
AVR CPU
状态
注册
PJ0 - PJ6
数据寄存器
PORTJ
USART
万能
串行接口
SPI
类似物
比较
数据寄存器
PORTE
DATA DIR 。
REG 。 PORTE
数据寄存器
PORTB
DATA DIR 。
REG 。 PORTB
数据寄存器
PORTD
DATA DIR 。
REG 。 PORTD
数据寄存器。
PORTG
DATA DIR 。
REG 。 PORTG
+
-
PORTE DRIVERS
PORTB DRIVERS
PORTD DRIVERS
PORTG DRIVERS
PE0 - PE7
PB0 - PB7
PD0 - PD7
PG0 - PG4
2570JS–AVR–11/06
RESET
4
AVR内核具有丰富的指令集和32个通用工作寄存器。
所有的寄存器都直接连接到算术逻辑单元(ALU) ,允许
两个独立的寄存器中在一个时钟一条指令被访问
周期。这种结构大大提高了代码效率,同时实现吞吐量达
比传统的CISC微控制器快十倍。
在ATmega325 / 3250 / 6450分之645提供以下功能: 32 / 64K字节的在 -
系统内可编程闪存与非同时读 - 写能力, 1 / 2K字节的EEPROM ,
2 / 4K字节的SRAM , 54/69通用I / O口线, 32个通用工作寄存器
TER值,一个JTAG接口进行边界扫描,片上调试支持,
编程,三种灵活的定时器/计数器具有比较模式,内部和外部
中断,可编程串行USART,有启动条件串行接口
化检测器, 8通道, 10位ADC ,一个可编程看门狗定时器内部
振荡器,一个SPI串行端口,以及五种可以通过软件选择的省电模式。空闲
模式时CPU停止工作,而SRAM ,定时器/计数器, SPI端口以及中断
系统继续工作。在掉电模式保存登记内容,但
冻结振荡器,禁用所有其他芯片功能,直到下一个中断或硬件
洁具复位。在省电模式下,异步定时器继续运行,允许
用户保持一个时间基准,而该装置的其余部分处于休眠状态。 ADC噪声
抑制模式时终止CPU和除了异步定时器的所有I / O模块和
ADC以降低ADC转换噪声。在待机模式下, crys-
TAL /谐振振荡器运行时,该设备的其他部分处于休眠状态。这使得
非常快的启动与低功耗。
该器件采用Atmel的高密度非易失性存储器技术制造。
片上系统内可再编程( ISP) Flash允许程序存储器是
通过SPI串行接口重新编程系统内,用常规的非易失性
编程器,或通过在AVR内核上运行的片上引导程序。该
引导程序可以使用任意接口将应用程序下载到的应用
化闪存。在引导Flash软件将继续同时运行
应用Flash区更新,提供真正的同时读 - 写操作。通过
在单片将8位RISC CPU与系统内可编程闪存
芯片, Atmel的ATmega325 / 3250 /六千四百五十零分之六百四十五是一个功能强大的单片机,它提供了
高度灵活和具有成本效益的解决方案为许多嵌入式控制应用。
在ATmega325 / 3250 /六千四百五十〇分之六百四十五AVR具有一整套的编程和系的
统的开发工具,包括: C语言编译器,宏汇编,程序
调试器/仿真器,仿真器和评估板。
5
ATmega325/3250/645/6450
2570JS–AVR–11/06
特点
高性能,低功耗的AVR
8位微控制器
先进的RISC架构
- 130条指令 - 绝大多数为单时钟周期执行
- 32个8位通用工作寄存器
全静态工作
- 高达16 MIPS的吞吐量,在16兆赫
- 片上2周期乘法器
非易失性程序和数据存储器
- 在系统内可编程Flash ,耐力:10,000写/擦除周期
32K字节( ATmega325 / ATmega3250 )
64K字节( ATmega645 / ATmega6450 )
- 可选Boot代码区具有独立锁定位
在系统编程通过片上引导程序
真正的同时读 - 写操作
- EEPROM ,耐力:100,000写/擦除周期
1K字节( ATmega325 / ATmega3250 )
2K字节( ATmega645 / ATmega6450 )
内部SRAM
2K字节( ATmega325 / ATmega3250 )
4K字节( ATmega645 / ATmega6450 )
- 可以对锁定的软件安全
JTAG ( IEEE 1149.1标准兼容)接口
- 边界扫描功能根据JTAG标准
- 广泛的片上调试支持
- 对Flash , EEPROM ,熔丝位和锁定位通过JTAG接口编程
外设特性
- 两个8位定时器/计数器具有独立预分频器和比较模式
- 1个16位定时器/计数器具有独立预分频器,比较功能和捕捉
模式
- 实时计数器具有独立振荡器
- 四个PWM通道
- 8通道, 10位ADC
- 可编程的串行USART
- 主/从SPI串行接口
- 与启动条件检测器的通用串行接口
- 可编程看门狗定时器具有独立的片上振荡器
- 片上模拟比较器
- 中断和唤醒引脚电平变化
单片机特性
- 上电复位和可编程欠压检测
- 内部振荡器校准
- 外部和内部中断源
- 五种休眠模式:空闲模式, ADC噪声抑制,省电,掉电,和
待机
I / O和封装
- 53/68可编程I / O线
- 64引脚TQFP封装, 64 - MLF垫,和100引脚TQFP
速度等级:
- ATmega325V / ATmega3250V / ATmega645V / ATmega6450V :
0 - 4兆赫@ 1.8 - 5.5V , 0 - 8兆赫@ 2.7 - 5.5V
- ATmega325 / 3250 /六千四百五分之六百四十五:
0 - 8兆赫@ 2.7 - 5.5V , 0 - 16兆赫@ 4.5 - 5.5V
温度范围:
- -40 ° C至85°C工业
8-bit
微控制器
与系统
可编程
FL灰
ATmega325/V
ATmega3250/V
ATmega645/V
ATmega6450/V
初步
2570A–AVR–09/04
产品特点(续)
超低功耗
- 主动模式:
为1 MHz ,1.8V : 400μA
32千赫, 1.8V : 20μA (包括振荡器)
- 掉电模式:
0.5μA在1.8V
销刀豆网络gurations
图1 。
引脚排列ATmega3250 / 6450
PF6 ( ADC6 / TDO )
PF 5 ( ADC5 / TMS)
PF4 ( ADC4 / TCK )
PF7 ( ADC7 / TDI )
PH7 ( PCINT23 )
PH6 ( PCINT22 )
PH5 ( PCINT21 )
PH4 ( PCINT20 )
PF0 ( ADC0 )
PF2 ( ADC2 )
PF3 ( ADC3 )
PF1(ADC1)
AGND
AVCC
AREF
GND
DNC
DNC
DNC
DNC
DNC
VCC
PA0
PA1
77
100
99
88
87
86
85
84
83
82
81
80
78
DNC
( RXD / PCINT0 ) PE0
( TXD / PCINT1 ) PE1
( XCK / AIN0 / PCINT2 ) PE2
( AIN1 / PCINT3 ) PE3
( USCK / SCL / PCINT4 ) PE4
( DI / SDA / PCINT5 ) PE5
( DO / PCINT6 ) PE6
( CLKO / PCINT7 ) PE7
VCC
GND
DNC
( PCINT24 ) PJ0
( PCINT25 ) PJ1
DNC
DNC
DNC
DNC
( SS / PCINT8 ) PB0
( SCK / PCINT9 ) PB1
( MOSI / PCINT10 ) PB2
( MISO / PCINT11 ) PB3
( OC0A / PCINT12 ) PB4
( OC1A / PCINT13 ) PB5
( OC1B / PCINT14 ) PB6
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
76
98
97
96
95
94
93
92
91
90
89
79
PA2
75
74
INDEX CORNER
73
72
71
70
69
68
67
66
65
64
PA3
PA4
PA5
PA6
PA7
PG2
PC7
PC6
DNC
PH3 ( PCINT19 )
PH2 ( PCINT18 )
PH1 ( PCINT17 )
PH0 ( PCINT16 )
DNC
DNC
DNC
DNC
PC5
PC4
PC3
PC2
PC1
PC0
PG1
PG0
ATmega3250/6450
63
62
61
60
59
58
57
56
55
54
53
52
51
XTAL2 ( TOSC2 )
XTAL1 ( TOSC1 )
( ICP1 ) PD0
( INT0 ) PD1
PD2
PD3
PD4
PD5
PD6
( PCINT30 ) PJ6
(T1), PG3
( OC2A / PCINT15 ) PB7
( T0), PG4
DNC
RESET/PG5
GND
DNC
DNC
( PCINT26 ) PJ2
( PCINT27 ) PJ3
( PCINT28 ) PJ4
2
ATmega325/3250/645/6450
2570A–AVR–09/04
( PCINT29 ) PJ5
DNC
VCC
PD7
ATmega325/3250/645/6450
图2中。
引脚排列ATmega325 / 645
PF 5 ( ADC5 / TMS)
PF6 ( ADC6 / TDO )
PF4 ( ADC4 / TCK )
PF7 ( ADC7 / TDI )
PF0 ( ADC0 )
PF1 ( ADC1 )
PF2 ( ADC2 )
PF3 ( ADC3 )
AVCC
AREF
GND
GND
VCC
PA0
PA1
50
61
60
59
58
57
56
55
54
53
52
51
64
63
DNC
( RXD / PCINT0 ) PE0
( TXD / PCINT1 ) PE1
( XCK / AIN0 / PCINT2 ) PE2
( AIN1 / PCINT3 ) PE3
( USCK / SCL / PCINT4 ) PE4
( DI / SDA / PCINT5 ) PE5
( DO / PCINT6 ) PE6
( CLKO / PCINT7 ) PE7
( SS / PCINT8 ) PB0
( SCK / PCINT9 ) PB1
( MOSI / PCINT10 ) PB2
( MISO / PCINT11 ) PB3
( OC0A / PCINT12 ) PB4
( OC1A / PCINT13 ) PB5
( OC1B / PCINT14 ) PB6
62
49
48 PA3
47 PA4
46 PA5
45 PA6
44 PA7
43 PG2
42 PC7
41 PC6
40 PC5
39 PC4
38 PC3
37 PC2
36 PC1
35 PC0
34 PG1
33 PG0
1
2
INDEX CORNER
3
4
5
6
7
8
9
10
11
12
13
14
15
16
ATmega325/645
GND 22
XTAL2 ( TOSC2 ) 23
XTAL1 ( TOSC1 ) 24
( ICP1 ) PD0 25
PD1 ( INT0 ) 26
PD2 27
PD3 28
( OC2A / PCINT15 ) PB7 17
(T1), PG3 18
( T0), PG4 19
RESET / PG5 20
VCC 21
PD4 29
PD5 30
PD6 31
注意:
在MLF封装下的大型中心垫片由金属制成,并在内部CON组
连接至GND 。应焊接或粘在板上,以保证良好的机械
稳定。如果中心焊盘悬空,包可能放松从董事会。
放弃
包含在该数据表中的典型值是基于模拟和标定特性
化上相同的工艺技术生产的AVR微控制器。民
和最大值将是可利用的设备,其特征在于后。
PD7 32
PA2
3
2570A–AVR–09/04
概观
在ATmega325 / 3250 / 6450分之645是一款基于AVR的低功耗8位CMOS微控制器增强型RISC architec-
真实存在。通过在单个时钟周期, ATmega325执行强大的指令/ 3250 /六千四百五分之六百四十五的数据吞吐率
每MHz接近1 MIPS使系统设计师能够优化功耗和处理速度之间。
框图
网络连接gure 3 。
框图
GND
VCC
PF0 - PF7
PA0 - PA7
PC0 - PC7
PORTF DRIVERS
PORTA DRIVERS
PORTC DRIVERS
数据寄存器
PORTF
DATA DIR 。
REG 。 PORTF
数据寄存器
PORTA
DATA DIR 。
REG 。 PORTA
数据寄存器
PORTC
DATA DIR 。
REG 。 PORTC
8位数据总线
AVCC
AGND
AREF
ADC
CALIB 。 OSC
国内
振荡器
振荡器
JTAG TAP
DATA DIR 。
REG 。 PORTH
节目
计数器
指针
看门狗
定时器
时间和
控制
PORTH DRIVERS
片上调试
节目
FL灰
SRAM
单片机控制
注册
PH0 - PH7
数据寄存器
PORTH
Boundary-
扫描
指令
注册
一般
用途
注册
X
Y
Z
定时器/
计数器
程序设计
逻辑
指令
解码器
打断
单位
RESET
DATA DIR 。
REG 。 PORTD
数据寄存器。
PORTG
DATA DIR 。
REG 。 PORTG
PORTD DRIVERS
PORTG DRIVERS
PD0 - PD7
PG0 - PG4
DATA DIR 。
REG 。 PORTJ
控制
线
ALU
EEPROM
PORTJ DRIVERS
AVR CPU
状态
注册
PJ0 - PJ6
数据寄存器
PORTJ
USART
万能
串行接口
SPI
类似物
比较
数据寄存器
PORTE
DATA DIR 。
REG 。 PORTE
数据寄存器
PORTB
DATA DIR 。
REG 。 PORTB
数据寄存器
PORTD
+
-
PORTE DRIVERS
PORTB DRIVERS
PE0 - PE7
PB0 - PB7
4
ATmega325/3250/645/6450
2570A–AVR–09/04
XTAL1
XTAL2
ATmega325/3250/645/6450
AVR内核具有丰富的指令集和32个通用工作寄存器。
所有的寄存器都直接连接到算术逻辑单元(ALU) ,允许
两个独立的寄存器中在一个时钟一条指令被访问
周期。这种结构大大提高了代码效率,同时实现吞吐量达
比传统的CISC微控制器快十倍。
在ATmega325 / 3250 / 6450分之645提供以下功能: 32 / 64K字节的在 -
系统内可编程闪存与非同时读 - 写能力, 1 / 2K字节的EEPROM ,
2 / 4K字节的SRAM , 53/68通用I / O口线, 32个通用工作寄存器
TER值,一个JTAG接口进行边界扫描,片上调试支持,
编程,三种灵活的定时器/计数器具有比较模式,内部和外部
中断,可编程串行USART,有启动条件串行接口
化检测器, 8通道, 10位ADC ,一个可编程看门狗定时器内部
振荡器,一个SPI串行端口,以及五种可以通过软件选择的省电模式。空闲
模式时CPU停止工作,而SRAM ,定时器/计数器, SPI端口以及中断
系统继续工作。在掉电模式保存登记内容,但
冻结振荡器,禁用所有其他芯片功能,直到下一个中断或硬件
洁具复位。在省电模式下,异步定时器继续运行,允许
用户保持一个时间基准,而该装置的其余部分处于休眠状态。 ADC噪声
抑制模式时终止CPU和除了异步定时器的所有I / O模块和
ADC以降低ADC转换噪声。在待机模式下, crys-
TAL /谐振振荡器运行时,该设备的其他部分处于休眠状态。这使得
非常快的启动与低功耗。
该器件采用Atmel的高密度非易失性存储器技术制造。
片上系统内可再编程( ISP) Flash允许程序存储器是
通过SPI串行接口重新编程系统内,用常规的非易失性
编程器,或通过在AVR内核上运行的片上引导程序。该
引导程序可以使用任意接口将应用程序下载到的应用
化闪存。在引导Flash软件将继续同时运行
应用Flash区更新,提供真正的同时读 - 写操作。通过
在单片将8位RISC CPU与系统内可编程闪存
芯片, Atmel的ATmega325 / 3250 /六千四百五十零分之六百四十五是一个功能强大的单片机,它提供了
高度灵活和具有成本效益的解决方案为许多嵌入式控制应用。
在ATmega325 / 3250 /六千四百五十〇分之六百四十五AVR具有一整套的编程和系的
统的开发工具,包括: C语言编译器,宏汇编,程序
调试器/仿真器,仿真器和评估板。
5
2570A–AVR–09/04
特点
高性能,低功耗的AVR
8位微控制器
先进的RISC架构
- 130条指令 - 绝大多数为单时钟周期执行
- 32个8位通用工作寄存器
全静态工作
- 高达16 MIPS的吞吐量,在16兆赫
- 片上2周期乘法器
高耐用性非易失性内存段
- 在系统内可编程的Flash程序存储器
32K字节( ATmega325 / ATmega3250 )
64K字节( ATmega645 / ATmega6450 )
非易失性存储器EEPROM
1K字节( ATmega325 / ATmega3250 )
2K字节( ATmega645 / ATmega6450 )
内部SRAM
2K字节( ATmega325 / ATmega3250 )
4K字节( ATmega645 / ATmega6450 )
- 写/擦除周期:10,000闪存/ EEPROM 100000
- 数据保存: / 20年85°C百年,在25℃
(1)
- 可选Boot代码区具有独立锁定位
在系统编程通过片上引导程序
真正的同时读 - 写操作
- 可以对锁定的软件安全
JTAG ( IEEE 1149.1标准兼容)接口
- 边界扫描功能根据JTAG标准
- 广泛的片上调试支持
- 对Flash , EEPROM ,熔丝位和锁定位通过JTAG接口编程
外设特性
- 两个8位定时器/计数器具有独立预分频器和比较模式
- 1个16位定时器/计数器具有独立预分频器,比较功能和捕捉
模式
- 实时计数器具有独立振荡器
- 四个PWM通道
- 8通道, 10位ADC
- 可编程的串行USART
- 主/从SPI串行接口
- 与启动条件检测器的通用串行接口
- 可编程看门狗定时器具有独立的片上振荡器
- 片上模拟比较器
- 中断和唤醒引脚电平变化
单片机特性
- 上电复位和可编程欠压检测
- 内部振荡器校准
- 外部和内部中断源
- 五种休眠模式:空闲模式, ADC噪声抑制,省电,掉电,和
待机
I / O和封装
- 53/68可编程I / O线
- 64引脚TQFP封装, 64 - QFN垫/ MLF和100引脚TQFP
速度等级:
- ATmega325V / ATmega3250V / ATmega645V / ATmega6450V :
0 - 4兆赫@ 1.8 - 5.5V , 0 - 8兆赫@ 2.7 - 5.5V
- ATmega325 / 3250 /六千四百五分之六百四十五:
0 - 8兆赫@ 2.7 - 5.5V , 0 - 16兆赫@ 4.5 - 5.5V
温度范围:
- -40 ° C至85°C工业
超低功耗
- 主动模式:
为1 MHz ,1.8V : 350 μA
32千赫, 1.8V : 20 μA (包括振荡器)
- 掉电模式:
100 nA的在1.8V
8-bit
微控制器
与系统
可编程
FL灰
ATmega325/V
ATmega3250/V
ATmega645/V
ATmega6450/V
初步
摘要
1.引脚配置
图1-1 。
引脚排列ATmega3250 / 6450
PF 5 ( ADC5 / TMS)
PF6 ( ADC6 / TDO )
PF4 ( ADC4 / TCK )
PF7 ( ADC7 / TDI )
PH7 ( PCINT23 )
PH6 ( PCINT22 )
PH5 ( PCINT21 )
PH4 ( PCINT20 )
PF0 ( ADC0 )
PF2 ( ADC2 )
PF3 ( ADC3 )
PF1(ADC1)
AGND
AVCC
AREF
GND
DNC
DNC
DNC
DNC
DNC
VCC
PA0
PA1
77
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
DNC
( RXD / PCINT0 ) PE0
( TXD / PCINT1 ) PE1
( XCK / AIN0 / PCINT2 ) PE2
( AIN1 / PCINT3 ) PE3
( USCK / SCL / PCINT4 ) PE4
( DI / SDA / PCINT5 ) PE5
( DO / PCINT6 ) PE6
( CLKO / PCINT7 ) PE7
VCC
GND
DNC
( PCINT24 ) PJ0
( PCINT25 ) PJ1
DNC
DNC
DNC
DNC
( SS / PCINT8 ) PB0
( SCK / PCINT9 ) PB1
( MOSI / PCINT10 ) PB2
( MISO / PCINT11 ) PB3
( OC0A / PCINT12 ) PB4
( OC1A / PCINT13 ) PB5
( OC1B / PCINT14 ) PB6
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
76
PA2
75
74
INDEX CORNER
73
72
71
70
69
68
67
66
65
64
PA3
PA4
PA5
PA6
PA7
PG2
PC7
PC6
DNC
PH3 ( PCINT19 )
PH2 ( PCINT18 )
PH1 ( PCINT17 )
PH0 ( PCINT16 )
DNC
DNC
DNC
DNC
PC5
PC4
PC3
PC2
PC1
PC0
PG1
PG0
ATmega3250/6450
63
62
61
60
59
58
57
56
55
54
53
52
51
DNC
(T1), PG3
( T0), PG4
VCC
GND
DNC
DNC
( PCINT26 ) PJ2
( PCINT27 ) PJ3
( PCINT28 ) PJ4
( PCINT29 ) PJ5
( PCINT30 ) PJ6
DNC
( ICP1 ) PD0
( OC2A / PCINT15 ) PB7
RESET/PG5
( INT0 ) PD1
PD2
PD3
PD4
PD5
PD6
XTAL2 ( TOSC2 )
2
ATmega325/3250/645/6450
2570LS–AVR–08/07
XTAL1 ( TOSC1 )
PD7
ATmega325/3250/645/6450
图1-2 。
引脚排列ATmega325 / 645
PF 5 ( ADC5 / TMS)
PF6 ( ADC6 / TDO )
PF4 ( ADC4 / TCK )
PF7 ( ADC7 / TDI )
PF0 ( ADC0 )
PF1 ( ADC1 )
PF2 ( ADC2 )
PF3 ( ADC3 )
AVCC
AREF
GND
GND
VCC
PA1
50
PA0
61
60
59
58
57
56
55
54
53
52
51
64
63
DNC
( RXD / PCINT0 ) PE0
( TXD / PCINT1 ) PE1
( XCK / AIN0 / PCINT2 ) PE2
( AIN1 / PCINT3 ) PE3
( USCK / SCL / PCINT4 ) PE4
( DI / SDA / PCINT5 ) PE5
( DO / PCINT6 ) PE6
( CLKO / PCINT7 ) PE7
( SS / PCINT8 ) PB0
( SCK / PCINT9 ) PB1
( MOSI / PCINT10 ) PB2
( MISO / PCINT11 ) PB3
( OC0A / PCINT12 ) PB4
( OC1A / PCINT13 ) PB5
( OC1B / PCINT14 ) PB6
62
49
48 PA3
47 PA4
46 PA5
45 PA6
44 PA7
43 PG2
42 PC7
41 PC6
40 PC5
39 PC4
38 PC3
37 PC2
36 PC1
35 PC0
34 PG1
33 PG0
1
2
INDEX CORNER
3
4
5
6
7
8
9
10
11
12
13
14
15
16
ATmega325/645
GND 22
XTAL2 ( TOSC2 ) 23
XTAL1 ( TOSC1 ) 24
( ICP1 ) PD0 25
PD1 ( INT0 ) 26
PD2 27
PD3 28
( OC2A / PCINT15 ) PB7 17
(T1), PG3 18
( T0), PG4 19
RESET / PG5 20
VCC 21
PD4 29
PD5 30
PD6 31
注意:
该QFN / MLF封装下的大型中心垫片由金属制成,并在内部CON组
连接至GND 。应焊接或粘在板上,以保证良好的机械稳定性。如果
中央垫悬空,包可能放松从董事会。
2.免责声明
包含在该数据表中的典型值是基于模拟和表征
在相同的工艺技术生产的AVR微控制器。最小值和最大值
将是可利用的设备,其特征在于后。
3.概述
在ATmega325 / 3250 / 6450分之645是一款基于AVR的低功耗8位CMOS微控制器
增强的RISC架构。通过在一个单一的时钟周期执行功能强大的指令,所述
ATmega325 / 3250 / 6450分之645的数据吞吐率高达1 MIPS每MHz,从而可以
系统设计人员在功耗和处理速度之间。
PD7 32
PA2
3
2570LS–AVR–08/07
3.1
框图
框图
图3-1 。
GND
VCC
PF0 - PF7
PA0 - PA7
PC0 - PC7
PORTF DRIVERS
PORTA DRIVERS
PORTC DRIVERS
数据寄存器
PORTF
DATA DIR 。
REG 。 PORTF
数据寄存器
PORTA
DATA DIR 。
REG 。 PORTA
数据寄存器
PORTC
DATA DIR 。
REG 。 PORTC
8位数据总线
AVCC
AGND
AREF
ADC
CALIB 。 OSC
国内
振荡器
振荡器
JTAG TAP
节目
计数器
指针
看门狗
定时器
DATA DIR 。
REG 。 PORTH
时间和
控制
PORTH DRIVERS
片上调试
节目
FL灰
SRAM
单片机控制
注册
PH0 - PH7
数据寄存器
PORTH
Boundary-
扫描
指令
注册
一般
用途
注册
X
Y
Z
定时器/
计数器
程序设计
逻辑
指令
解码器
打断
单位
XTAL1
XTAL2
DATA DIR 。
REG 。 PORTJ
控制
线
ALU
EEPROM
PORTJ DRIVERS
AVR CPU
状态
注册
PJ0 - PJ6
数据寄存器
PORTJ
USART
万能
串行接口
SPI
类似物
比较
数据寄存器
PORTE
DATA DIR 。
REG 。 PORTE
数据寄存器
PORTB
DATA DIR 。
REG 。 PORTB
数据寄存器
PORTD
DATA DIR 。
REG 。 PORTD
数据寄存器。
PORTG
DATA DIR 。
REG 。 PORTG
+
-
PORTE DRIVERS
PORTB DRIVERS
PORTD DRIVERS
PORTG DRIVERS
PE0 - PE7
PB0 - PB7
PD0 - PD7
PG0 - PG4
AVR内核具有丰富的指令集和32个通用工作寄存器。所有
32个寄存器是直接连接到所述算术逻辑单元(ALU) ,允许两个独立的
寄存器中在一个时钟周期中执行一个指令来访问。由此产生的
架构提高了代码效率,同时实现最高至10倍,比CON-快
常规CISC微控制器。
4
ATmega325/3250/645/6450
2570LS–AVR–08/07
RESET
ATmega325/3250/645/6450
在ATmega325 / 3250 / 6450分之645提供以下功能: 32 / 64K字节的系统内的
可编程闪存与非同时读 - 写能力, 1 / 2K字节的EEPROM , 2 / 4K字节
SRAM , 54/69通用I / O口线, 32个通用工作寄存器,一个JTAG接口
边界扫描,片上调试支持和编程,三种灵活的定时器/计数器
具有比较模式,内部和外部中断,可编程串行USART ,通用
与启动条件检测器, 8通道, 10位ADC ,一个可编程的串行接口
看门狗定时器具有片内振荡器,一个SPI串行端口,以及五种可以通过软件进行选择的
节能模式。在空闲模式时CPU停止工作,而SRAM ,定时器/计数器, SPI
口和中断系统继续工作。在掉电模式时保存寄存器
内容,但冻结振荡器,禁止所有其他芯片功能,直到下一个中断或
硬件复位。在省电模式下,异步定时器继续运行,允许
用户保持一个时间基准,而该装置的其余部分处于休眠状态。 ADC噪声抑制
模式时CPU停止工作并且除了异步定时器和ADC最小化所有I / O模块
ADC转换时的开关噪声。在待机模式下,晶振/谐振器振荡器
运行时,所述装置的其余部分处于休眠状态。这允许非常快速启动结合低
功耗。
该器件采用Atmel的高密度非易失性存储器技术制造。该
片上系统内可再编程( ISP) Flash允许程序存储器是重现
编程在系统通过SPI串行接口,通过一个常规的非易失性存储器
编程器,或通过在AVR内核上运行的片上引导程序。可以在引导程序
使用任意接口将应用程序下载到应用Flash存储器。软
洁具在引导Flash将继续运行,而应用Flash区更新,
提供真正的同时读 - 写操作。通过将8位RISC CPU与系统
自编程闪存的单片芯片上, Atmel的ATmega325 / 3250 /六千四百五十○分之六百四十五是pow-
强大的微控制器,提供了一个高度灵活和具有成本效益的解决方案为许多嵌入式
控制应用。
在ATmega325 / 3250 /六千四百五十〇分之六百四十五AVR具有一整套的编程与系统
开发工具,包括: C语言编译器,宏汇编,程序调试器/模拟器,
在线仿真器和评估板。
3.2
ATmega325 , ATmega3250 , ATmega645和ATmega6450的比较
在ATmega325 , ATmega3250 , ATmega645和ATmega6450的差别仅在于内存大小,
引脚数和引脚。
表3-1第5页
总结了四个不同的构
设备。
表3-1 。
设备
ATmega325
ATmega3250
ATmega645
ATmega6450
配置摘要
FL灰
32K字节
32K字节
64K字节
64K字节
EEPROM
1K字节
1K字节
2K字节
2K字节
内存
2K字节
2K字节
4K字节
4K字节
通用
I / O引脚
54
69
54
69
3.3
引脚说明
以下部分介绍了I / O引脚的特殊功能。
5
2570LS–AVR–08/07
查看更多ATMEGA645PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ATMEGA645
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
ATMEGA645
√ 欧美㊣品
▲10/11+
9838
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ATMEGA645
√ 欧美㊣品
▲10/11+
8078
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ATMEGA645供应信息

深圳市碧威特网络技术有限公司
 复制成功!