特点
3.0V至5.5V工作电压范围
先进,高速,电可擦除可编程逻辑器件
- 22V10的超集
- 增强逻辑的灵活性
- 从架构兼容ATV750B和ATV750软件和硬件
D-或T型触发器
产品期限或直接输入引脚时钟
10 ns最大引脚到引脚延迟5V操作
15 ns最大引脚到引脚延迟3V操作
高密度可编程逻辑可提供24引脚封装
- 高级电可擦除技术
- 可再编程
- 100%测试
增加了逻辑的灵活性
- 42阵列输入, 20笔条款和20个触发器
增强的输出逻辑的灵活性
- 所有20个触发器反馈内部
- 10触发器也可以作为输出
可编程引脚管理人电路
双列直插式和表面贴装封装在标准管脚引出线
商用和工业温度范围
20年的数据保留
2000V的ESD保护
1000擦除/写周期
绿色包装选项铅(Pb /无卤化物/ RoHS标准)可用
快速
复
可编程
逻辑器件
ATF750LVC
1.框图
( OE乘积项)
12
输入
引脚
可编程
互联
和
组合
逻辑阵列
4至8
产品
条款
逻辑
选项
( UP T0 20
触发器)
产量
选项
10
I / O
引脚
(时钟引脚)
2.描述
爱特梅尔
“ 750 ”架构的两倍,功能强大的,因为大多数其他的24针可编
BLE逻辑器件。增加了产品的术语,总和计算,触发器和输出逻辑
配置转化为更多的可用门。高速逻辑和均匀的,预
预测的延迟保证快速的在系统性能。该ATF750LVC是一个高
高性能的CMOS (电可擦除)复杂可编程逻辑器件
( CPLD ) ,利用Atmel的成熟的电可擦除技术。
1447F–PLD–11/08
3.引脚配置
引脚名称
CLK
IN
I / O
GND
VCC
功能
时钟
逻辑输入
双向缓冲器
地
3V至5.5V电源
3.1
PLCC
IN
IN
CLK / IN
VCC
(1)
VCC
I / O
I / O
3.2
DIP / SOIC / TSSOP
CLK / IN
IN
IN
IN
IN
IN
IN
IN
IN
IN
IN
GND
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
IN
4
3
2
1
28
27
26
注意:
1.对于PLCC,引脚1,8 ,15和22可以
悬空。优越
性能,连接到VCC引脚1
和GND引脚到8 , 15 ,和22 。
每个ATF750LVC的22个逻辑引脚可以用作输入。这十个可以用作
输入,输出或双向I / O引脚。每个触发器都被单独配置或者
D-或T型。每个触发器的输出被反馈到阵列独立。这使得掩埋
所有的求和项和触发器。
有可用的171总产品条款。还有,每个输出2和项,提供
更大的灵活性。可变格式用于每四到八个乘积项之间分配
和项。多逻辑可以更换该设备比用任何其它的24针的PLD 。同
20之条款及触发器,复杂的状态机很容易用逻辑来实现的
备用。
产品方面提供个性化的时钟和异步重置为每个触发器。每个倒装
触发器也可以单独配置直接输入引脚来控制时钟。每个输出
放有它自己的实现乘积项。一个乘积项提供了一个通用同步
预置的所有触发器。提供预注册功能,以简化测试。所有寄存器
上电时自动复位。
2
ATF750LVC
1447F–PLD–11/08
IN
IN
GND
GND
(1)
IN
I / O
I / O
12
13
14
15
16
17
18
IN
IN
IN
GND
(1)
IN
IN
IN
5
6
7
8
9
10
11
25
24
23
22
21
20
19
I / O
I / O
I / O
GND
(1)
I / O
I / O
I / O
ATF750LVC
4.绝对最大额定值*
高温下偏置.................................. -40 ° C至+ 85°C
存储温度..................................... -65 ° C至+ 150°C
任何引脚的电压
对于地面............................................- 2.0V至+ 7V
(1)
在输入引脚电压
相对于地面
在编程.....................................- 2.0V至+ 14.0V
(1)
注意:
编程电压与
对于地面.......................................- 2.0V至+ 14.0V
(1)
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间会影响器件的条件
可靠性。
1.最小电压为-0.6V DC,它可以理解
拍摄到-2.0V少于20ns的脉冲。
最大输出引脚电压为V
CC
+ 0.75V直流,
这可能会过冲电压为7V为小于脉冲
20纳秒与VCC的VCC最大。
5.直流和交流工作条件
广告
工作温度(环境)
V
CC
电源
0°C - 70°C
3.0 - 5.25V
产业
-40°C - +85°C
3.0 - 5.5V
6.时钟复用
CKMUX
长江基建
时钟
产品
TERM
CLK
针
TO
逻辑
CELL
SELECT
7.输出选项
3
1447F–PLD–11/08
8.总线型引脚门将输入和I / O
所有的输入和对ATF750LVC I / O引脚具有可编程的“脚老板”电路。如果爱科特
氧基团,当任何引脚驱动为高电平或低电平,随后悬空,它会留在那
前期高或低的水平。
该电路可以防止未使用的输入和I / O线漂浮到中间电压电平,
这导致不必要的功率消耗和系统噪声。门将电路消除
奈特需要外部上拉电阻,消除他们的直流功耗。
启用或禁用销门将电路由所选择的设备类型控制
逻辑编译器设备选择菜单。请参考软件编译表更
详细信息。一旦脚老板电路都被禁止,正常终止的程序是必需的
对于未使用的输入和I / O 。
表1中。
软件编译器模式选择
Synario
ATF750LVC
ATF750LVC ( PPK )
WINCUPL
V750C
V750CPPK
引脚保持电路
残
启用
9.输入图
V
CC
输入
100K
ESD
保护
电路
可编程
选项
10. I / O图
V
CC
OE
数据
I / O
V
CC
100K
可编程
选项
4
ATF750LVC
1447F–PLD–11/08
ATF750LVC
11.直流特性
符号
参数
3V操作
V
CC
电源
电压
输入负载电流
输出漏
当前
电源
目前,待机
电源
目前,待机
输出短路
短路电流
输入低电压
输入高电压
I
OL
= 16毫安
V
OL
输出低
电压
V
IN
= V
IH
或V
IL
,
V
CC
=分钟
V
IN
= V
IH
或V
IL
,
V
CC
=分钟
I
OL
= 12毫安
I
OL
= 24毫安
V
OH
注意事项:
输出高
电压
I
OH
= -100 A
I
OH
= -2.0毫安
融为一体,印第安纳州。
米尔。
COM 。
VCC - 0.3V
2.4
COM 。
5V操作
IND 。
I
LI
I
LO
V
IN
= -0.1V到V
CC
+ 1V
V
OUT
= -0.1V到V
CC
+ 0.1V
V
CC
= 3.6V
V
IN
= 3.6V
输出打开
V
CC
= 5.25V
V
IN
= 5.25V
输出打开
V
OUT
= 0.5V
民
≤
V
CC
≤
最大
-0.6
2.0
COM 。
C-15
IND 。
COM 。
C-15
IND 。
110
190
-120
0.8
V
CC
+
0.75
0.5
0.5
0.8
mA
mA
V
V
V
V
V
V
V
70
100
100
180
mA
mA
65
4.5
5.0
5.5
10
10
90
V
A
A
mA
条件
民
3.0
4.75
典型值
3.3
5.0
最大
3.6
5.25
单位
V
V
I
CC
I
CC
I
OS(1)(2)
V
IL
V
IH
1.没有一个以上的输出的时间应短。的短路测试持续时间不应该超过30秒。
2.本测试仅在初步鉴定执行。
12.输入测试波形和测量水平
t
R
, t
F
& LT ; 3毫微秒(10%至90%)的
13.输出测试负载
VCC
316
Ω
348
Ω
5
1447F–PLD–11/08