特点
先进,高速,电可擦除可编程逻辑器件
- 22V10的超集
- 增强逻辑的灵活性
- 向后兼容ATV750B / BL和ATV750 / L
低功耗的边缘感应“ L”选项1 mA待机电流
D-或T型触发器
产品期限或直接输入引脚时钟
7.5 ns最大引脚到引脚延迟5V操作
高密度可编程逻辑可提供24引脚封装
- 高级电可擦除技术
- 可再编程
- 100%测试
增加了逻辑的灵活性
- 42阵列输入, 20笔条款和20个触发器
增强的输出逻辑的灵活性
- 所有20个触发器反馈内部
- 10触发器也可以作为输出
可编程引脚管理人电路
双列直插式和表面贴装封装在标准管脚引出线
商用和工业温度范围
20年的数据保留
2000V的ESD保护
1000擦除/写周期
快速
复
可编程
逻辑器件
ATF750C
ATF750CL
框图
( OE乘积项)
12
输入
引脚
可编程
互联
和
组合
逻辑阵列
4至8
产品
条款
逻辑
选项
( UP T0 20
触发器)
产量
选项
10
I / O
引脚
(时钟引脚)
描述
该ATF750C (L ) s为两倍强大大多数其他24针可编程逻辑
设备。增加了产品的术语,总和计算,触发器和输出逻辑配置
翻译成更多的可用门。高速逻辑和均匀的,可预测的延迟
(续)
销刀豆网络gurations
引脚名称
CLK
IN
I / O
*
VCC
功能
时钟
逻辑输入
双向缓冲器
无内部连接
+ 5V电源
DIP / SOIC / TSSOP
CLK / IN
IN
IN
IN
IN
IN
IN
IN
IN
IN
IN
GND
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
IN
PLCC
IN
IN
CLK / IN
*
VCC
I / O
I / O
4
3
2
1
28
27
26
IN
IN
GND
*
IN
I / O
I / O
12
13
14
15
16
17
18
IN
IN
IN
*
IN
IN
IN
5
6
7
8
9
10
11
25
24
23
22
21
20
19
I / O
I / O
I / O
*
I / O
I / O
I / O
牧师0776F - 01 / 00
1
保证快速的在系统性能。该ATF750C (L)为
一个高性能的CMOS (电可擦除)络合物
可编程逻辑器件( CPLD) ,利用Atmel的
成熟的电可擦除技术。
每个ATF750C (L)的22个逻辑引脚可以用作一个
输入。这十个可作为输入,输出或双向
双向I / O引脚。每个触发器是单独config-
urable如任一D-或T型。每个触发器的输出被馈送
返回到独立的阵列。这使得所有的埋
之条款及触发器。
有可用的171总产品条款。有两种
概括而言每路输出,提供了更大的灵活性。变量
格式用于四个之间分配到八个产品
计算每一笔期限。多逻辑可以被替换
该设备比任何其他24针PLD 。与20相加
条款及触发器,复杂的状态机很容易
与逻辑备用实施。
产品方面提供个性化的时钟和同步
复位为每个触发器。每个触发器也可以是individu-
盟友配置为直接输入引脚来控制时钟。
每路输出都有自己的使产品的术语。一个产品
长期提供了一个通用的同步预置的所有倒装
无人问津。提供预注册功能,以简化
测试。所有寄存器在上电时自动复位。
该ATF750C (L)为与速度低功率设备
尽可能快15纳秒。该ATF750C (L)提供了最佳的
低功耗CPLD解决方案。该器件显著
降低了系统总功耗,从而使电池 -
供电操作。
绝对最大额定值*
高温下偏置................................ -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
任何引脚的电压
对于地面.........................................- 2.0V至+7.0 V
(1)
在输入引脚电压
相对于地面
在编程.....................................- 2.0V至+ 14.0V
(1)
注意:
编程电压与
对于地面.......................................- 2.0V至+ 14.0V
(1)
1.
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间会影响器件的条件
可靠性。
最低电压为-0.6V DC,它可以理解
拍摄到-2.0V少于20ns的脉冲。 MAX-
imum输出引脚电压为V
CC
+ 0.75V直流,
这可能会过冲至7.0V的少脉冲
超过20纳秒。
直流和交流工作条件
该系列的所有成员都指定任一两种电压范围下工作。参数指定为注意到
无论是2.7V到3.6V , 5V ± 5 %或5V ± 10 % 。
5V操作
工作温度(环境)
V
CC
电源
广告
-7.5, -10, -15
0°C - 70°C
5V
±
5%
产业
-10, -15
-40°C - +85°C
5V
±
10%
2
ATF750C(L)
总线型引脚门将输入和I / O
所有的输入和I / O引脚上的ATF750C (L )具有可编
BLE “脚老板”电路。如果被激活,当任何引脚驱动
高或低的,并且随后悬空,它会留在
以前的高或低的水平。
该电路可以防止未使用的输入和I / O线
浮到中间电压电平,这将导致
不必要的功率消耗和系统噪声。该
表1中。
软件编译器模式选择
Synario
ATF750C
ATF750C ( PPK )
WINCUPL
V750C
V750CPPK
引脚保持电路
残
启用
门将电路无需外部上拉电阻
器,消除他们的直流功耗。
启用或禁用销门将电路的控制
由所选择的逻辑编译器设备的设备类型
选择菜单。请参考软件编译表
了解更多详情。一旦脚老板电路都被禁止,
正常终止程序所需的未使用的
输入和I / O 。
输入图
V
CC
输入
100K
ESD
保护
电路
可编程
选项
I / O图
V
CC
OE
数据
I / O
V
CC
100K
可编程
选项
4
ATF750C(L)
ATF750C(L)
DC特性
符号
I
LI
I
LO
参数
输入负载电流
输出漏
当前
条件
V
IN
= -0.1V到V
CC
+ 1V
V
OUT
= -0.1V到V
CC
+ 0.1V
COM 。
C-7, -10
印第安纳州,米尔。
I
CC
电源
目前,待机
V
CC
=最大,
V
IN
=最大,
输出打开
COM 。
C-15
印第安纳州,米尔。
COM 。
CL-15
印第安纳州,米尔。
I
OS(1)
V
IL
V
IH
输出短路
短路电流
输入低电压
输入高电压
I
OL
= 16毫安
V
OL
输出低
电压
输出高
电压
V
IN
= V
IH
或V
IL
,
V
CC
=分钟
V
IN
= V
IH
或V
IL
,
V
CC
=分钟
I
OL
= 12毫安
I
OL
= 24毫安
V
OH
注意:
I
OH
= -4.0毫安
融为一体,印第安纳州。
米尔。
COM 。
2.4
V
OUT
= 0.5V
4.5
≤
V
CC
≤
5.5V
-0.6
2.0
0.15
2
-120
0.8
V
CC
+ 0.75
0.5
0.5
0.8
mA
mA
V
V
V
V
V
V
135
0.12
190
1
mA
mA
135
125
190
180
mA
mA
125
民
典型值
最大
10
10
180
单位
A
A
mA
1.没有一个以上的输出的时间应短。的短路测试持续时间不应该超过30秒。
输入测试波形和
测量级别
输出测试负载
VCC
300
( 390 MIL )。
t
R
, t
F
& LT ; 3毫微秒(10%至90%)的
390
( 750 MIL )。
5
特点
先进,高速,电可擦除可编程逻辑器件
- 22V10的超集
- 增强逻辑的灵活性
- 向后兼容ATV750B / BL和ATV750 / L
低功耗的边缘感应“ L”选项1 mA待机电流
D-或T型触发器
产品期限或直接输入引脚时钟
7.5 ns最大引脚到引脚延迟5V操作
高密度可编程逻辑可提供24引脚封装
- 高级电可擦除技术
- 可再编程
- 100%测试
增加了逻辑的灵活性
- 42阵列输入, 20笔条款和20个触发器
增强的输出逻辑的灵活性
- 所有20个触发器反馈内部
- 10触发器也可以作为输出
可编程引脚管理人电路
双列直插式和表面贴装封装在标准管脚引出线
商用和工业温度范围
20年的数据保留
2000V的ESD保护
1000擦除/写周期
快速
复
可编程
逻辑器件
ATF750C
ATF750CL
框图
( OE乘积项)
12
输入
引脚
可编程
互联
和
组合
逻辑阵列
4至8
产品
条款
逻辑
选项
( UP T0 20
触发器)
产量
选项
10
I / O
引脚
(时钟引脚)
描述
该ATF750C (L ) s为两倍强大大多数其他24针可编程逻辑
设备。增加了产品的术语,总和计算,触发器和输出逻辑配置
翻译成更多的可用门。高速逻辑和均匀的,可预测的延迟
(续)
销刀豆网络gurations
引脚名称
CLK
IN
I / O
*
VCC
功能
时钟
逻辑输入
双向缓冲器
无内部连接
+ 5V电源
DIP / SOIC / TSSOP
CLK / IN
IN
IN
IN
IN
IN
IN
IN
IN
IN
IN
GND
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
IN
PLCC
IN
IN
CLK / IN
*
VCC
I / O
I / O
4
3
2
1
28
27
26
IN
IN
GND
*
IN
I / O
I / O
12
13
14
15
16
17
18
IN
IN
IN
*
IN
IN
IN
5
6
7
8
9
10
11
25
24
23
22
21
20
19
I / O
I / O
I / O
*
I / O
I / O
I / O
牧师0776F - 01 / 00
1
保证快速的在系统性能。该ATF750C (L)为
一个高性能的CMOS (电可擦除)络合物
可编程逻辑器件( CPLD) ,利用Atmel的
成熟的电可擦除技术。
每个ATF750C (L)的22个逻辑引脚可以用作一个
输入。这十个可作为输入,输出或双向
双向I / O引脚。每个触发器是单独config-
urable如任一D-或T型。每个触发器的输出被馈送
返回到独立的阵列。这使得所有的埋
之条款及触发器。
有可用的171总产品条款。有两种
概括而言每路输出,提供了更大的灵活性。变量
格式用于四个之间分配到八个产品
计算每一笔期限。多逻辑可以被替换
该设备比任何其他24针PLD 。与20相加
条款及触发器,复杂的状态机很容易
与逻辑备用实施。
产品方面提供个性化的时钟和同步
复位为每个触发器。每个触发器也可以是individu-
盟友配置为直接输入引脚来控制时钟。
每路输出都有自己的使产品的术语。一个产品
长期提供了一个通用的同步预置的所有倒装
无人问津。提供预注册功能,以简化
测试。所有寄存器在上电时自动复位。
该ATF750C (L)为与速度低功率设备
尽可能快15纳秒。该ATF750C (L)提供了最佳的
低功耗CPLD解决方案。该器件显著
降低了系统总功耗,从而使电池 -
供电操作。
绝对最大额定值*
高温下偏置................................ -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
任何引脚的电压
对于地面.........................................- 2.0V至+7.0 V
(1)
在输入引脚电压
相对于地面
在编程.....................................- 2.0V至+ 14.0V
(1)
注意:
编程电压与
对于地面.......................................- 2.0V至+ 14.0V
(1)
1.
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间会影响器件的条件
可靠性。
最低电压为-0.6V DC,它可以理解
拍摄到-2.0V少于20ns的脉冲。 MAX-
imum输出引脚电压为V
CC
+ 0.75V直流,
这可能会过冲至7.0V的少脉冲
超过20纳秒。
直流和交流工作条件
该系列的所有成员都指定任一两种电压范围下工作。参数指定为注意到
无论是2.7V到3.6V , 5V ± 5 %或5V ± 10 % 。
5V操作
工作温度(环境)
V
CC
电源
广告
-7.5, -10, -15
0°C - 70°C
5V
±
5%
产业
-10, -15
-40°C - +85°C
5V
±
10%
2
ATF750C(L)
总线型引脚门将输入和I / O
所有的输入和I / O引脚上的ATF750C (L )具有可编
BLE “脚老板”电路。如果被激活,当任何引脚驱动
高或低的,并且随后悬空,它会留在
以前的高或低的水平。
该电路可以防止未使用的输入和I / O线
浮到中间电压电平,这将导致
不必要的功率消耗和系统噪声。该
表1中。
软件编译器模式选择
Synario
ATF750C
ATF750C ( PPK )
WINCUPL
V750C
V750CPPK
引脚保持电路
残
启用
门将电路无需外部上拉电阻
器,消除他们的直流功耗。
启用或禁用销门将电路的控制
由所选择的逻辑编译器设备的设备类型
选择菜单。请参考软件编译表
了解更多详情。一旦脚老板电路都被禁止,
正常终止程序所需的未使用的
输入和I / O 。
输入图
V
CC
输入
100K
ESD
保护
电路
可编程
选项
I / O图
V
CC
OE
数据
I / O
V
CC
100K
可编程
选项
4
ATF750C(L)
ATF750C(L)
DC特性
符号
I
LI
I
LO
参数
输入负载电流
输出漏
当前
条件
V
IN
= -0.1V到V
CC
+ 1V
V
OUT
= -0.1V到V
CC
+ 0.1V
COM 。
C-7, -10
印第安纳州,米尔。
I
CC
电源
目前,待机
V
CC
=最大,
V
IN
=最大,
输出打开
COM 。
C-15
印第安纳州,米尔。
COM 。
CL-15
印第安纳州,米尔。
I
OS(1)
V
IL
V
IH
输出短路
短路电流
输入低电压
输入高电压
I
OL
= 16毫安
V
OL
输出低
电压
输出高
电压
V
IN
= V
IH
或V
IL
,
V
CC
=分钟
V
IN
= V
IH
或V
IL
,
V
CC
=分钟
I
OL
= 12毫安
I
OL
= 24毫安
V
OH
注意:
I
OH
= -4.0毫安
融为一体,印第安纳州。
米尔。
COM 。
2.4
V
OUT
= 0.5V
4.5
≤
V
CC
≤
5.5V
-0.6
2.0
0.15
2
-120
0.8
V
CC
+ 0.75
0.5
0.5
0.8
mA
mA
V
V
V
V
V
V
135
0.12
190
1
mA
mA
135
125
190
180
mA
mA
125
民
典型值
最大
10
10
180
单位
A
A
mA
1.没有一个以上的输出的时间应短。的短路测试持续时间不应该超过30秒。
输入测试波形和
测量级别
输出测试负载
VCC
300
( 390 MIL )。
t
R
, t
F
& LT ; 3毫微秒(10%至90%)的
390
( 750 MIL )。
5