特点
高性能,高密度,电可擦除可编程逻辑器件
与416产品条款完全连接逻辑阵列
15 ns最大引脚至引脚延时为5V操作
24灵活的输出宏单元
- 48触发器 - 两元宏单元
- 72求和条款
- 所有触发器, I / O引脚饲料中独立
D-或T型触发器
产品期限或直接输入引脚时钟
注册或组合内反馈
向下兼容ATV2500B / BQ和ATV2500H软件
先进的电可擦除技术
- 可再编程
- 100%测试
44引脚表面贴装封装和40引脚DIP封装
灵活的设计:长达48埋触发器和24组合输出
同时
8同步产品条款
每个宏单元个别异步复位
每个宏单元OE控制
功能相当于ATV2500B / BQ和ATV2500H
2000V的ESD保护
安全保险丝功能保护守则
商用,工业和军用温度范围参团
10年的数据保存
引脚保持选项
200毫安闭锁抗扰度
绿色包装选项铅(Pb /无卤化物/ RoHS标准)可用
ATF2500C
CPLD系列
数据表
ATF2500C
1.描述
该ATF2500C是一个44引脚表面贴装封装中提供最高的密度PLD
年龄。凭借其完全连接的逻辑阵列和灵活的宏单元结构,高门
利用率是容易获得的。该ATF2500C是一个高性能的CMOS (电气
美云擦除),可编程逻辑器件( PLD) ,利用Atmel的证明
电可擦除技术。这PLD现在是一个完全绿色或可LHF
(铅,无卤化物)封装。
图1-1 。
框图
0777K–PLD–1/24/08
该ATF2500C组织一个通用阵列周围。所有引脚和反馈条款
始终提供给每一个宏。每38逻辑引脚阵列的输入,因为是输出
每个触发器的看跌期权。
在ATF2500C , 4项产品被输入到每一个和项。此外,每个宏单元的
3求和项可以被组合以提供高达每总和项12的乘积项,没有per-
formance处罚。每一触发器是单独的可选择的是或者D-或T型,提供
进一步的逻辑压实。另外,触发器24可以被旁路,以提供内部组合
torial反馈到逻辑阵列。
产品方面提供个性化的时钟和异步重置为每个触发器。触发器
也可单独地配置为具有直接输入引脚的时钟。每个输出都有自己的
使产品的术语。八同步预置乘积项服务的本地组四个或
八个触发器。提供预注册功能,以简化测试。所有寄存器automati-
地清除上电时。
2.引脚配置
表2-1 。
引脚名称
IN
CLK / IN
I / O
I / O 0,2,4 ...
I / O 1,3,5 ...
GND
VCC
销刀豆网络gurations
功能
逻辑输入
时钟引脚和输入
双向缓冲器
即使I / O缓冲器
奇怪的I / O缓冲器
地
+ 5V电源
图2-1 。
CLK / IN
IN
IN
I/O0
I/O1
I/O2
I/O3
I/O4
I/O5
VCC
I/O17
I/O16
I/O15
I/O14
I/O13
I/O12
IN
IN
IN
IN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
DIP
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
IN
IN
IN
IN
I/O6
I/O7
I/O8
I/O9
I/O10
I/O11
GND
I/O23
I/O22
I/O21
I/O20
I/O19
I/O18
IN
IN
IN
图2-2 。
PLCC
I/O1
I/O0
GND
IN
IN
CLK / IN
IN
IN
IN
IN
I/O6
注意:
( PLCC封装)引脚4和引脚26 GND连接
不是必需的,但推荐用于改进噪声
免疫力。
2
ATF2500C
0777K–PLD–1/24/08
I/O12
IN
IN
IN
IN
IN
IN
IN
GND
I/O18
I/O19
18
19
20
21
22
23
24
25
26
27
28
I/O2
I/O3
I/O4
I/O5
VCC
VCC
I/O17
I/O16
I/O15
I/O14
I/O13
7
8
9
10
11
12
13
14
15
16
17
6
5
4
3
2
1
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
I/O7
I/O8
I/O9
I/O10
I/O11
GND
GND
I/O23
I/O22
I/O21
I/O20
ATF2500C
3.使用ATF2500C家庭的许多先进的功能
该ATF2500Cs先进的柔性包装更可用门为44引线比其它可编程逻辑器件。
一些ATF2500Cs主要特点是:
全连接的逻辑阵列 -
每个阵列的输入始终是提供给每一个乘积项。
这使得逻辑布局变得轻而易举。
可选择的D-和T型寄存器 -
每个ATF2500C触发器可以单独
配置为D-或T型。使用T型结构, JK和SR触发器也
轻松创建。这些选项允许更高效的产品长期使用。
埋地组合反馈 -
每个宏单元的寄存器第二季度可能会绕过喂
其输入端(D / T 2 )直接返回到逻辑阵列。这提供了进一步的逻辑扩展能力
无需使用宝贵的引脚资源。
可选的同步/异步时钟 -
每个ATF2500Cs的触发器有
专用时钟乘积项。这将删除所有寄存器使用相同的约束
时钟。埋地状态机,计数器和寄存器都可以共存,而在一台设备
在不同的时钟运行。各个触发器的时钟源选择还允许混合
更高的性能引脚的时钟和灵活的产品期限内的一体式设计的时钟。
48寄存器A总 -
该ATF2500C提供了两个触发器每个宏单元 - 一共有48 。
每个寄存器都有其自己的时钟和复位条件,以及它自己的和项。
独立的I / O引脚和反馈路径 -
在ATF2500C每个I / O引脚都有一个专用的
输入路径。每48寄存器都有自己的任期反馈到数组也是如此。这些
特点,结合各个方面的产品为每个I / O的输出使能,有利于真实
双向I / O设计。
组合的总和条款 -
每个输出宏单元的3和项可以被组合成
一个学期。这提供了一个风扇在每一笔术语可达12个乘积项与
没有速度
点球。
可编程引脚管理人电路 -
这些弱反馈锁存器是有用的公交车
接口应用。浮动引脚可以设定为一个已知的状态,如果该引脚饲养者
启用。
用户行(64比特) -
用它来存储信息,例如单元的历史。
3
0777K–PLD–1/24/08
4,上电复位
在ATF2500Cs寄存器被设计成在上电复位。在推迟了点
稍微从V
CC
交叉V
RST
时,所有寄存器被复位到低状态。将输出状态
取决于输出缓冲器的极性。
此功能对于状态复位的性质,以及如何V的不确定性的关键
CC
实际上在上升
该系统中,需要满足以下条件:
1. V
CC
崛起必须是单调的,
2.复位发生后,所有的输入和反馈设置时间必须在开车前会见
时钟引脚或术语高,并
3.时钟引脚,并从其中时钟术语衍生的任何信号时,必须保持稳定
在t
PR
.
图4-1 。
上电复位波形
表4-1 。
参数
t
PR
V
RST
上电复位
描述
上电复位时间
上电复位电压
典型值
600
3.8
最大
1000
4.5
单位
ns
V
4
ATF2500C
0777K–PLD–1/24/08
ATF2500C
5.预载和注册输出的可观测
该ATF2500Cs寄存器设置有电路,以允许装载每个寄存器asynchro-的
nously具有高或低。此功能将简化测试,因为任何国家可以强制
到寄存器中,以控制测试序列。 A V
IH
上奇我的水平/ O引脚将迫使了合
priate寄存器高;一个V
IL
将迫使它低的,独立的极性或其他配置的位
设置。
预压状态由SMP上放置一个10.25V到10.75V信号输入引线42时
预置时钟SMP的引线23被脉冲高,在I / O引脚的数据被放入12稳压
存器所选择的Q选择和奇/偶选择引脚。
寄存器2可观测模式由引脚放置一个10.25V到10.75V信号输入/铅2.
该模式下,掩埋寄存器组的内容将显示在相关联的输出时
在OE控制信号是积极的。
图5-1 。
预压波形
表5-1 。
预紧水平
Q选择
引脚状态
低
高
低
高
偶数/奇数
SELECT
低
低
高
高
即使Q1
国后
周期
HIGH / LOW
X
X
X
即使Q2
国后
周期
X
HIGH / LOW
X
X
奇Q1
国后
周期
X
X
HIGH / LOW
X
奇Q2
国后
周期
X
X
X
HIGH / LOW
被迫在奇数级
在I / O引脚
PRELOAD周期
V
IH
/V
IL
V
IH
/V
IL
V
IH
/V
IL
V
IH
/V
IL
5
0777K–PLD–1/24/08