特点
高性能全CMOS ,电可擦除可编程情结
逻辑器件
- 64宏单元
- 5.0 ns的引脚对引脚传输延迟
- 注册操作高达333 MHz的
- 增强的路由资源
- 优化工作在1.8V
- 2 I / O组,以促进多电压I / O操作: 1.5V , 1.8V , 2.5V , 3.3V
- SSTL2和SSTL3 I / O标准
在系统编程( ISP )支持
- ISP使用IEEE 1532 ( JTAG )接口
- IEEE 1149.1 JTAG边界扫描测试
灵活的逻辑宏单元
- D / T /锁存器配置的触发器
- 每个宏单元,可扩展的5条款的产品多达40个
- 全球和个人寄存器控制信号
- 全球和个人输出使能
- 可编程输出摆率与低输出驱动
- 可编程开路集电极输出选项
- 通过埋设注册一个组合输出最大的逻辑利用率和
反之亦然
完全环保(符合RoHS )
10 μA待机电流
省电选项可在操作使用PD1和PD2引脚
可编程引脚老板对输入选项和I / O
在输入和I / O引脚可编程施密特触发器选项
可编程输入和I / O上拉选项
未使用的I / O引脚可被配置为接地(可选)
提供商业和工业温度范围
可提供44引脚和100引脚TQFP
先进的数字CMOS技术
- 100%测试
- 完全可再编程
- 10,000编程/擦除周期
- 20年的数据保留
- 2000V的ESD保护
- 200毫安闭锁抗扰度
安全保险丝功能
热插拔支持
HIGH-
性能
CPLD
ATF1504BE
3637B–PLD–1/08
增强功能
改进的连接(附加的反馈路径,交替输入路由)
输出使能产品条款
输出可配置为高或低驱动
输出组合,每个宏单元内的注册信息反馈,反之亦然
三个全局时钟引脚
从产品期限快速注册输入
上拉功能的TMS和TDI引脚JTAG
OTF (的On-the -飞)重配置模式
DRA (直接重新配置接入)
1.描述
该ATF1504BE是一个高性能,高密度复杂可编程逻辑器件
( CPLD ) ,利用Atmel的成熟的电可擦除存储器技术。 64个逻辑巨
rocells和高达68输入,轻松地从多个TTL , SSI , MSI , LSI和经典的集成逻辑
可编程逻辑器件。该ATF1504BE的增强型路由开关矩阵增加可用门数和
成功的引脚锁定设计修改的赔率。
该ATF1504BE有多达64个双向I / O口和四个专用输入引脚。每个德迪
cated输入引脚也可以作为一个全球性的控制信号,时钟寄存器,寄存器复位或输出
启用。每个这些控制信号可被选择为每个单独的宏小区内使用。
科幻居雷什
1-1
和
1-2
显示的引脚分配的100引脚和44引脚TQFP封装
分别。
2
ATF1504BE
3637B–PLD–1/08
ATF1504BE
图1-3 。
框图
8或16个
8或16个
I / O ( MC64 ) / GCLK3
每64个宏单元的生成进到全局总线的掩埋反馈信号(见
图1-3 ) 。
每个输入和I / O引脚也能服务于全球的总线。在每个逻辑开关矩阵
块,然后选择来自全局总线40的各个信号。每个宏单元还产生
折返逻辑术语,去一个地方总线。在宏单元之间的逻辑级联
ATF1504BE可以快速,高效地生成复杂的逻辑功能。该ATF1504BE CON-
tains八个这样的逻辑链,每一个都能够创建和项的逻辑与扇入到40的
产品条款。
该ATF1504BE宏蜂窝,在所示
图1-4 ,
具有高度的灵活性,并能够支持
复杂的逻辑功能以高速运转。宏蜂窝包括五个部分:产品
术语和乘积项选择多路复用器,或/异或/级联逻辑,一个触发器,输出选择
并启用,以及逻辑阵列输入。
一个安全的保险丝,当编程,保护ATF1504BE的内容。两个字节
(16比特)的用户电子签名可访问的用户为目的,例如存储
项目名称,型号,版本或日期。用户电子签名是访问顾及─
少的安全熔丝的状态。
该ATF1504BE设备支持在系统编程( ISP )通过工业标准的4针
JTAG接口( IEEE 1532标准) ,并完全符合IEEE 1149.1的边界
扫描测试。 ISP允许该设备,而不会从印刷电路取出编程
板。除了简化了制造流程, ISP也允许设计修改
可以通过软件制作中的字段。
5
3637B–PLD–1/08